全硬件日历数字钟制造技术

技术编号:2769276 阅读:201 留言:0更新日期:2012-04-11 18:40
本实用新型专利技术属于仪表领域,可解决一般日历钟易出故障,无夜明功能等问题,即使停电,也不会影响本实用新型专利技术正常运行。显示电路1、译码驱动电路2、驱动电路3、三态缓冲电路4、时钟电路5、驱动电路6、位译码电路7、位计数电路8,位计数电路8的输出分两路,一路接缓冲三态缓冲电路4的输入端,另一路接位译码电路7的输入端,驱动电路3的信号输入端与三态缓冲电路4和时钟电路5相连,译码驱动电路2的信号输出端与显示电路1相连,其输入端接驱动电路3的输出端,位译码电路7的信号输入端与时钟电路5相连,驱动电路6的输出端与显示电路1相连,其输入端接位译码电路7的输出端。(*该技术在2003年保护过期,可自由使用*)

【技术实现步骤摘要】

本技术属于仪表领域。现有的日历钟一般有三种形式,一种是人工转动翻牌的带日历石英钟,这种产品操作比较麻烦,且易忘记翻动日历牌;另一种是自动翻牌的日历数字钟,该钟的不足之处是,采用机械传动,易出故障,且无夜明功能;还有一种采用LED数字钟,其弊端在于①使用cmos集成线路搭成,由于使用芯片多,且采用专用时钟片,其工作电流较大,所以不易加保护电源,停电时,时钟将会停止运行,影响时间的准确性;②使用电子表芯改装,生产工艺性差,不易大量生产,如使用计算机线路专用芯片,一是成本较高,二是仍需加一些抗干扰措施,才能保证时钟可靠运行。本技术的目的在于提供一种可靠性高、节能、全自动进位,并带保护电源的全硬件日历数字钟。本技术包括显示电路1、译码驱动电路2、驱动电路3、三态缓冲电路4、时钟电路5、驱动电路6、位译码电路7、位计数电路8,位计数电路8的输出分两路,一路接三态缓冲电路4的输入端,另一路接位译码电路7的输入端,驱动电路3的信号输入端与三态缓冲电路4和时钟电路5相连,译码驱动电路2的信号输出端与显示电路1相连,其输入端接驱动电路3的输出端,位译码电路7的信号输入端与时钟电路5相连,驱动电路本文档来自技高网...

【技术保护点】
全硬件日历数字钟,包括显示电路1、译码驱动电路2、驱动电路3、三态缓冲电路4、驱动电路6、位译码电路7、位计数电路8,其特征在于还包括时钟电路5,位计数电路8的输出分两路,一路接三态缓冲电路4的输入端,另一路接位译码电路7的输入端,驱动电路3的信号输入端与三态缓冲电路4和时钟电路5相连,译码驱动电路2的信号输出端与显示电路1相连,其输入端接驱动电路3的输出端,位译码电路7的信号输入端与显示电路1相连,其输入端接位译码电路7的输出端。

【技术特征摘要】

【专利技术属性】
技术研发人员:齐鹏程
申请(专利权)人:中国人民解放军总后军需生产技术研究所
类型:实用新型
国别省市:11[中国|北京]

相关技术
    暂无相关专利
网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1