滤波电路的设计方法、滤波电路及模块技术

技术编号:27691378 阅读:14 留言:0更新日期:2021-03-17 04:41
本发明专利技术公开了一种滤波电路的设计方法、滤波电路及模块,其中滤波电路的设计方法,用于芯片的供电引脚的滤波,所述芯片包括至少两个所述供电引脚,所述滤波电路包括滤波电容,所有的所述供电引脚中有两个为目标供电引脚,所述设计方法包括:将一个所述滤波电容设置在离两个所述目标供电引脚预设距离的范围内的位置处;将所述滤波电容的一端分别与两个所述目标供电引脚以及电源输出端电连接;将所述滤波电容的另一端接地。通过滤波电路的设计方法能够有效减少滤波电容的数量,在实现相应滤波功能的同时降低了硬件成本,还进一步减少了器件布局面积进而使得模块的封装尺寸减小,有利于模块的集成化。

【技术实现步骤摘要】
滤波电路的设计方法、滤波电路及模块
本专利技术涉及硬件电路设计
,特别涉及一种滤波电路的设计方法、滤波电路及模块。
技术介绍
随着电子技术的发展,对模块的高度集成化以及系统的稳定性要求也越来越高。为了保证系统电路的稳定性,往往会在PMU(PowerManagementUnit,电源管理单元)与CPU(CentralProcessingUnit,中央处理器)之间增加滤波电路,而目前的滤波电路则是分别在CPU的各个供电引脚处增加一个或多个电容,这就造成了电路中的滤波电容过多且需要的器件布局面积变大,进而导致模块的尺寸过大,同时,由于靠近CPU引脚的布局空间有限,部分滤波电容的放置就不得不远离CPU引脚从而导致滤波电容的滤波效果被减弱,导致滤波电容没有起到应有的滤波作用。
技术实现思路
本专利技术要解决的技术问题是为了克服现有技术中模块的各个供电引脚的滤波电路的滤波电容数量过多,导致模块尺寸过大的缺陷,提供一种滤波电路的设计方法、滤波电路及模块。本专利技术是通过下述技术方案来解决上述技术问题:本专利技术提供了一种滤波电路的设计方法,用于芯片的供电引脚的滤波,所述芯片包括至少两个所述供电引脚,所述滤波电路包括滤波电容,所有的所述供电引脚中有两个为目标供电引脚,所述设计方法包括:将一个所述滤波电容设置在离两个所述目标供电引脚预设距离的范围内的位置处;将所述滤波电容的一端分别与两个所述目标供电引脚以及电源输出端电连接;将所述滤波电容的另一端接地。较佳地,所述预设距离小于3mm(毫米)。较佳地,两个所述目标供电引脚之间的距离小于每个所述目标供电引脚与其他所述供电引脚的距离。较佳地,所述滤波电容与所述目标供电引脚的PCB(PrintedCircuitBoard,印制电路板)走线采用星形形式。本专利技术还提供了一种滤波电路,用于芯片的供电引脚的滤波,所述芯片包括至少两个所述供电引脚,所述滤波电路包括滤波电容,所有的所述供电引脚中有两个为目标供电引脚,一个所述滤波电容设置在离两个所述目标供电引脚预设距离的范围内的位置处,所述滤波电容的一端分别与两个所述目标供电引脚以及电源输出端电连接,所述滤波电容的另一端接地。较佳地,所述电源输出端为电源管理单元的输出端。较佳地,所述预设距离小于3mm。较佳地,两个所述目标供电引脚之间的距离小于每个所述目标供电引脚与其他所述供电引脚的距离。较佳地,所述滤波电容与所述目标供电引脚的PCB走线采用星形形式。本专利技术还提供了一种模块,所述模块包括如上所述的滤波电路。本专利技术的积极进步效果在于:通过将一个滤波电容设置在两个目标供电引脚一预设距离内的位置处,滤波电容的一端分别与两个目标供电引脚以及电源输出端电连接,滤波电容的另一端接地的设置方式,即两个供电引脚供用一个滤波电容,能够有效减少滤波电容的数量,在实现相应滤波功能的同时降低了硬件成本,还进一步减少了器件布局面积进而使得模块的封装尺寸减小,有利于模块的集成化。附图说明图1为本专利技术的实施例1的滤波电路的设计方法的流程图。图2为本专利技术的实施例2的滤波电路的结构示意图。图3为本专利技术的实施例2的滤波电路的另一结构示意图。图4为本专利技术的实施例2的滤波电路在PCB上的局部布局示意图。图5为本专利技术的实施例3的模块的结构示意图。具体实施方式下面通过实施例的方式进一步说明本专利技术,但并不因此将本专利技术限制在所述的实施例范围之中。实施例1本实施例提供一种滤波电路的设计方法,如图1所示,用于模块中芯片的供电引脚的滤波,所述芯片包括至少两个所述供电引脚,所述滤波电路包括滤波电容,所有的所述供电引脚中有两个为目标供电引脚,所述设计方法包括:步骤101、将一个所述滤波电容设置在离两个所述目标供电引脚预设距离的范围内的位置处;步骤102、将所述滤波电容的一端分别与两个所述目标供电引脚以及电源输出端电连接;步骤103、将所述滤波电容的另一端接地。具体地,本实施例中的所述预设距离小于3mm,两个所述目标供电引脚之间的距离最近与所述滤波电容连接或者是邻近的两个所述目标供电引脚引脚与所述滤波电容连接。本实施例中,所述滤波电容与所述目标供电引脚的PCB走线采用星形形式,通过星形形式的走线,使得共用一个滤波电容的两个目标供电引脚减少了相互间的影响。在PCB上模块基本上是单面板布局,由于靠近芯片引脚的布局空间有限,所以本实施例中,在PCB布局时,把滤波电容尽可能的靠近芯片的供电引脚处放置,负载端相邻的两个供电引脚共用一个滤波电容,在满足性能要求的前提下精简部分滤波电容节省PCB布局面积可以让模块尺寸做的更小,同时也可以降低成本。实施例2本实施例提供了一种滤波电路,如图2所示,用于芯片1的供电引脚的滤波,所述芯片1包括至少两个所述供电引脚VCC1和VCC2,所述滤波电路包滤波电容C1,所有的所述供电引脚中有两个为目标供电引脚VCC1和VCC2,PCB布局时,一个所述滤波电容C1设置在离两个所述目标供电引脚VCC1和VCC2预设距离的范围内的位置处,所述滤波电容C1的一端分别与两个所述目标供电引脚VCC1和VCC2以及电源输出端2电连接,所述滤波电容C1的另一端接地。本实施例中,所述电源输出端2为电源管理单元的输出端。具体地,本实施例中的所述预设距离小于3mm,两个所述目标供电引脚之间的距离小于每个所述目标供电引脚与其他所述供电引脚的距离。具体地,如图3所示,本实施例中,所述芯片1有4个所述目标供电引脚,分别为VCC1、VCC2、VCC3和VCC4,所述滤波电路中所述滤波电容的数量为2个,分别为C1和C2,其中目标供电引脚VCC1与目标供电引脚VCC2的距离小于目标供电引脚VCC1与目标供电引脚VCC3的距离以及目标供电引脚VCC1与目标供电引脚VCC4的距离,因此,目标供电引脚VCC1与目标供电引脚VCC2共用一个滤波电容C1,同理,目标供电引脚VCC3与目标供电引脚VCC4共用一个滤波电容C2。本实施例中,所述滤波电容与所述目标供电引脚的PCB走线采用星形形式,通过星形形式的走线,使得共用一个滤波电容的两个目标供电引脚减少了相互间的影响。在一种可选的实施方式中,所述滤波电路还包括稳压电容C3,将所述稳压电容C3的一端与所述电源管理单元2的输出端连接,所述稳压电容C3的一端还与所述滤波电容C1的一端连接,所述稳压电容C3的另一端接地。通过在滤波电路中设置稳压电容,进一步保证了滤波电路的稳定性,避免因电压波动造成电路异常甚至损坏。为了进一步说明本实施例的技术方案和技术效果,具体举例说明,如图4所示,在PCB底板4上设有CPU1和PMU2,CPU1上有对应的供电引脚VCC31、VCC32、VCC33和VCC34,PMU2上有电源输出端VCC35,本实施例中,CPU1的具体型号为SDX55,PMU2的具体型号为PMX55,在进本文档来自技高网...

【技术保护点】
1.一种滤波电路的设计方法,用于芯片的供电引脚的滤波,所述芯片包括至少两个所述供电引脚,所述滤波电路包括滤波电容,其特征在于,所有的所述供电引脚中有两个为目标供电引脚,所述设计方法包括:/n将一个所述滤波电容设置在离两个所述目标供电引脚预设距离的范围内的位置处;/n将所述滤波电容的一端分别与两个所述目标供电引脚以及电源输出端电连接;/n将所述滤波电容的另一端接地。/n

【技术特征摘要】
1.一种滤波电路的设计方法,用于芯片的供电引脚的滤波,所述芯片包括至少两个所述供电引脚,所述滤波电路包括滤波电容,其特征在于,所有的所述供电引脚中有两个为目标供电引脚,所述设计方法包括:
将一个所述滤波电容设置在离两个所述目标供电引脚预设距离的范围内的位置处;
将所述滤波电容的一端分别与两个所述目标供电引脚以及电源输出端电连接;
将所述滤波电容的另一端接地。


2.如权利要求1所述的滤波电路的设计方法,其特征在于,所述预设距离小于3mm。


3.如权利要求2所述的滤波电路的设计方法,其特征在于,两个所述目标供电引脚之间的距离小于每个所述目标供电引脚与其他所述供电引脚的距离。


4.如权利要求3所述的滤波电路的设计方法,其特征在于,所述滤波电容与所述目标供电引脚的PCB走线采用星形形式。


5.一种滤波电路,用于芯片的供电引脚的滤波,所述...

【专利技术属性】
技术研发人员:谭长顺
申请(专利权)人:重庆芯讯通无线科技有限公司
类型:发明
国别省市:重庆;50

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1