具有用于信号分配的内部信道的IC布局瓦片制造技术

技术编号:27438436 阅读:15 留言:0更新日期:2021-02-25 03:35
提供了具有用于共享信号的多方向分配的内部信道的模块化布局设计单元。在一个说明性实施例中,集成电路包括:一个或多个模块化单元,每一个模块化单元具有用于信号分配的内部信道。内部信道拥有:模块化单元的每一个边缘上的边缘连接;集线器节点,通过相应的双向缓冲器耦合至每一个边缘连接,该双向缓冲器具有输入以及输出缓冲器并且该输入以及输出缓冲器中的至少一个被禁用,该双向缓冲器协同以将信号从边缘连接中的可选择的一个转向至其他边缘连接中的一个或多个;以及抽头,该抽头提供信号,该信号用于由模块化单元的内部电路使用。用。用。

【技术实现步骤摘要】
具有用于信号分配的内部信道的IC布局瓦片

技术介绍

[0001]大多数集成电路设备已经变得十分复杂,以至于电子设备设计者 从头设计集成电路设备是不切实际的。相反,电子设备设计者依靠集成电路 布局设计的预先限定的模块化单元,根据需要将它们进行布置并接合,以实 现期望设备的各种功能。每一个模块化单元具有已由它的创建者验证的限定 的接口以及行为。尽管每一个模块化单元可能需要大量时间和投资来创建, 但其重复使用以及进一步开发的可用性大大缩短了产品周期时间并且使得产 品变得更好。预先限定的单元可被分层地组织,给定的单元包含一个或多个 低级别单元并且又被包括在高级别单元内。许多组织具有此类预先限定的模 块化单元的库以用于销售或许可,包括,例如:嵌入式处理器、存储器、用 于不同总线标准的接口、功率转换器、倍频器、传感器换能器接口等等。预 先限定的模块化单元也被称为单元、框、核和宏,这些术语具有不同的含义 和变化(“IP核”、“软宏”),但经常被互换地采用。
[0002]可以以不同的方式表达模块化单元,例如,以硬件描述语言 (HDL)文件的形式,或以可直接打印至一系列制造工艺掩模上的完全路由的 设计的形式。完全路由的设计文件通常是特定于工艺的,这意味着可能通常 需要额外的设计工作来将模块化单元迁移到不同的工艺或制造商。HDL形 式的模块化单元需要后续的合成、放置和路由步骤来实现,但是是工艺独立 的,这意味着不同的制造商可以应用其优选的自动合成、放置以及路由工艺 以使用各种制造工艺以实现单元。由于HDL单元的高级别表示,因此可以 更易于修改并且易于可变设计参数的使用,而完全路由的单元可在区域需求 、可靠性以及性能方面提供更好的可预测性。虽然没有固定的规则,但是数 字化模块涉及通常以HDL形式指定,而模拟以及混合信号单元通常被指定 为低级别的物理描述。
[0003]当模块化单元具有兼容接口时,电子设备设计者能够通过使用短 而简单的导体将它们的接口信号路由到一起,或者甚至在某些情况下通过将 模块化单元邻接在一起,使得它们接口信号的输入以及输出节点连接在一起 。然而,更常见的情况是,电子设备设计者期望使用缓冲器和锁存器将模块 化单元“缝合”在一起,以将接口信号从一个单元传送至下一个单元。随着 更多单元被组合并且信号频率增加,缝合变得越来越复杂,特别是有关在不 降低质量的情况下将共享信号分配到多个单元。

技术实现思路

[0004]相应地,本文公开了具有用于共享信号的多方向分配的内置信道 的可铺瓦布局设计单元。在一个说明性实施例中,集成电路包括:一个或多 个模块化单元,每一个模块化单元具有用于信号分配的内部信道。内部信道 拥有:边缘连接,该边缘连接在模块化单元的每一个边缘上;集线器节点, 该集线器节点通过相应的双向缓冲器耦合至每一个边缘连接,该双向缓冲器 具有输入缓冲器以及输出缓冲器,其中该输入缓冲器以及输出缓冲器中的至 少一个被禁用,该双向缓冲器协同以将信号从边缘连接中的可选择的一个转 向至其他边缘连接中的一个或多个;以及抽头,该抽头提供信号,该信号用 于由模块化单元的内部电路使用。
[0005]在另一说明性实施例中,用于制造集成电路的方法包括:布置多 个模块化单元以形成阵列,该阵列中每一个模块化单元具有内部信道,该内 部信道用于经由模块化单元的每一个边缘上的边缘连接将信号分配至相邻的 模块化单元,该内部信道包括集线器节点,该集线器节点通过相应的双向缓 冲器耦合至每一个边缘连接,该双向缓冲器具有输入缓冲器以及输出缓冲器; 将信号的源耦合至边缘连接中的一个;并且选择性地禁用该双向缓冲器的输 入缓冲器以及输出缓冲器以提供从源到多个模块化单元中的每一个的信号分 配路径。
[0006]在又另一说明性实施例中,用于分配时钟信号的方法包括:提供 多个模块化单元,每一个模块化单元具有内部信道;将多个模块化单元中的 每一个经由内部信道的边缘连接电连接至其他多个模块化单元中的一个或多 个,以在多个模块化单元中的每一个上延伸内部信道;将时钟信号耦合至该 多个模块化单元中的一个的边缘连接;并且禁用内部信道的输出缓冲器以及 输入缓冲器中的所选择的缓冲器以将内部信道配置为时钟分配树,该时钟分 配树将时钟信号传送至多个模块化单元中的每一个。
[0007]前述实施例中的每一个可以单独或组合地实现,并且能以任何合 适的组合来利用以下特征中的一个或多个来实现:1.模块化单元具有四个 边缘。2.双向缓冲器将信号从边缘连接中的可选择的一个转向至其他边缘 连接中的每一个。3.一个或多个模块化单元包括彼此邻接以形成阵列的多 个模块化单元,该邻接将相邻的模块化单元的边缘连接电连接。4.一些双 向缓冲器被禁用以防止信号分配路径内的环路和/或冲突。5.信号是时钟信 号。6.模块化单元的内部电路包括从该时钟信号中得出采样时钟的解串器 。7.抽头包括缓冲器,该缓冲器将集线器节点连接至内部电路。8.双向缓 冲器中的一个与相应的边缘连接之间的每一个连接是臂分段。9.该抽头是 来自给定臂分段的多个抽头中的一个。10.一个或多个臂分段被抽出以提供 信号,该信号用于由模块化单元的内部电路使用。11.多个模块化单元中的 每一个中的双向缓冲器协同以将信号从边缘连接中所选择的一个转向至其他 边缘连接中的一个或多个。12.所述布置包括邻接多个模块化单元以将相邻 的模块化单元的边缘连接电连接。
附图说明
[0008]图1A是经图案化有集成电路设备的晶片的平面图。
[0009]图1B是说明性专用集成电路的框图。
[0010]图1C是分享时钟的多个解串器实例的框图。
[0011]图2A是第一说明性模块化框的示意图。
[0012]图2B是第二说明性模块化框的示意图。
[0013]图2C是第三说明性模块化框的示意图。图2D是第四说明性模块化框的示意图。
[0014]图3是由邻接和本地连接的模块化框实现的说明性分配树的示意 图。
具体实施方式
[0015]尽管在附图和以下描述中给出了特定实施例,但是注意它们不限 制本公开。相反,它们为普通技术人员提供用于辨别包含在所附权利要求书 的范围内的替代形式、等效
物和修改的基础。
[0016]图1A示出了半导体晶片100的平面图,该半导体晶片100被图案 化以形成集成电路102的阵列,该阵列可被分割为IC芯片并且被封装为用于 组装在电子设备中的组件。IC芯片可被单独地封装或使用内插件和/或封装 基板来组合进多芯片模块,在这两种情况中的任一种情况下,采用球栅阵列 或引线框提供外部触点,以便通常经由印刷电路板与其他电路组件电连接。 每一个IC芯片能够实现数字逻辑、模拟功能、和/或混合信号电路。
[0017]晶片的图案化是由半导体制造厂(“fab”)采用一系列清洁、对准 、沉积、图案化、蚀刻、布植和相关工艺来执行的。所采用的“方法 (recipe)”(图案以及工艺步骤的序列)确定了所得到的集成电路的功能。为制 造厂客户或为拥有制造厂的公司工作的电子设备设计者指定要使用的方法。 如在背景技本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种集成电路,包括:一个或多个模块化单元,每一个模块化单元具有用于信号分配的内部信道,所述内部信道包括:边缘连接,所述边缘连接在所述模块化单元的每一个边缘上;集线器节点,所述集线器节点通过相应的双向缓冲器耦合至每一个边缘连接,所述双向缓冲器具有输入缓冲器以及输出缓冲器,并且所述输入缓冲器以及所述输出缓冲器中的至少一个被禁用,所述双向缓冲器协同以将信号从所述边缘连接中的可选择的一个转向至其他边缘连接中的一个或多个;以及抽头,所述抽头提供所述信号,所述信号用于由所述模块化单元的内部电路使用。2.根据权利要求1所述的集成电路,其特征在于,所述模块化单元具有四个边缘,并且其中所述双向缓冲器将所述信号从所述边缘连接中的所述可选择的一个转向至所述其他边缘连接中的每一个。3.根据权利要求1所述的集成电路,其特征在于,所述一个或多个模块化单元包括彼此邻接以形成阵列的多个模块化单元,所述邻接将相邻的模块化单元的边缘连接电连接。4.根据权利要求3所述的集成电路,其特征在于,所述双向缓冲器中的一些被禁用以防止所述信号分配路径内部的环路。5.根据权利要求1所述的集成电路,其特征在于,所述信号是时钟信号。6.根据权利要求5所述的集成电路,其特征在于,所述模块化单元的所述内部电路包括从所述时钟信号中得出采样时钟的解串器。7.根据权利要求1所述的集成电路,其特征在于,所述抽头包括缓冲器,所述缓冲器将所述集线器节点连接至所述内部电路。8.根据权利要求1所述的集成电路,其特征在于,所述双向缓冲器中的一个与所述相应的边缘连接之间的每一个连接是臂分段,并且其中所述抽头是来自给定的臂分段的多个抽头中的一个。9.根据权利要求1所述的集成电路,其特征在于,所述双向缓冲器中的一个与所述相应的边缘连接之间的每一个连接是臂分段,并且其中多个此类分段被抽出以提供所述信号以用于由所述模块化单元的内部电路使用。10.一种制造集成电路的方法,所述方法包括:布置多个模块化单元以形成阵列,所述阵列中的每一个模块化单元具有内部信道,所述内部信道用于经由所述模块化单元的每一个边缘上的边缘连接将信号分配至相邻的模块化单元,所述内部信道包括集线器节点,所述集线器节点通过相应的双向缓冲器耦合至每一个边缘连接,所述双向缓冲器具有输入缓冲器以及输出缓冲器;将信号的源耦合至所述边缘连接中的一个;并且选择性地禁用所述双向缓冲器的输入缓冲器以及输出缓冲...

【专利技术属性】
技术研发人员:J
申请(专利权)人:默升科技集团有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1