检测电路、锁相环系统、集成电路芯片及电子设备技术方案

技术编号:27255256 阅读:21 留言:0更新日期:2021-02-04 12:34
本申请涉及一种检测电路、锁相环系统、集成电路芯片及电子设备。本申请实施例提供的检测电路包括参考时钟采样模块、反馈时钟采样模块和结果输出模块。参考时钟采样模块用于以参考时钟作为工作频率,对鉴频鉴相器输出的第一鉴别信号进行采样,获得第一上升沿采样结果和第一下降沿采样结果。反馈时钟采样模块用于以反馈时钟作为工作频率,对鉴频鉴相器输出的第二鉴别信号进行采样,获得第二上升沿采样结果和第二下降沿采样结果。结果输出模块用于根据第一上升沿采样结果、第一下降沿采样结果、第二上升沿采样结果和第二下降沿采样结果,获得状态检测结果。本申请实施例提供的检测电路能够获取实时的状态检测结果,其能够保证状态检测结果的准确性。测结果的准确性。测结果的准确性。

【技术实现步骤摘要】
检测电路、锁相环系统、集成电路芯片及电子设备


[0001]本申请涉及计算机集成电路设计与制造
,具体而言,涉及一种检测电路、锁相环系统、集成电路芯片及电子设备。

技术介绍

[0002]锁相环系统是一种负反馈控制系统,其主要功能为:利用频率相位差产生的电压,去调谐压控振荡器以保证锁相环系统产生的反馈时钟与参考时钟具有相同频率及相位,使得锁相环系统的输出频率最终稳定在目标频率。基于此,在锁相环系统中,通常需要搭建检测电路,以检测锁相环系统产生的输出时钟是否稳定在目标频率。
[0003]现有技术中,检测电路通常包括计数器,计数器分别对参考时钟、振荡器或反馈时钟进行计数,获得目标计数周期内参考时钟的第一计数结果和目标计数周期内振荡器或反馈时钟的第二计数结果,若第一计数结果和第二计数结果位于预设差值范围内,则判定锁相环系统处于锁定状态,也即,判定锁相环系统产生的输出时钟是否稳定在目标频率,若第一计数结果和第二计数结果超出预设差值范围,则认为锁相环系统处于不稳定或失锁状态,也即,判定锁相环系统产生的输出时钟不稳定。显然,该种方式由于受到目标计数周期和差值范围等取值设定的影响,不仅无法实现实时检测,还无法准确的判断锁相环系统是否处于锁定状态。

技术实现思路

[0004]本申请的目的在于,提供一种检测电路、锁相环系统、集成电路芯片及电子设备,以解决上述问题。
[0005]第一方面,本申请实施例提供的检测电路,包括参考时钟采样模块、反馈时钟采样模块和结果输出模块;
[0006]参考时钟采样模块用于以参考时钟作为工作频率,对鉴频鉴相器在输入参考时钟之后,输出的第一鉴别信号进行采样,获得第一上升沿采样结果和第一下降沿采样结果;
[0007]反馈时钟采样模块用于以反馈时钟作为工作频率,对鉴频鉴相器在输入反馈时钟之后,输出的第二鉴别信号进行采样,获得第二上升沿采样结果和第二下降沿采样结果;
[0008]结果输出模块用于根据第一上升沿采样结果、第一下降沿采样结果、第二上升沿采样结果和第二下降沿采样结果,获得状态检测结果,状态检测结果用于表征包括鉴频鉴相器的锁相环系统是否处于锁定状态。
[0009]结合第一方面,本申请实施例还提供了第一方面的第一种可选的实施方式,参考时钟采样模块包括第一触发器和第二触发器;
[0010]第一触发器的时钟控制端口通过第一延时模块接入参考时钟,第一触发器的输入端口接入第一鉴别信号,第一触发器的输出端口用于输出第一上升沿采样结果,或用于输出第一下降沿采样结果;
[0011]第二触发器的时钟控制端口通过第一延时模块接入参考时钟,第二触发器的输入
端口接入第一鉴别信号,第二触发器的输出端口用于在第一触发器的输出端口输出第一下降沿采样结果时,输出第一上升沿采样结果,以及用于在第一触发器的输出端口输出第一上升沿采样结果时,输出第一下降沿采样结果。
[0012]结合第一方面的第一种可选的实施方式,本申请实施例还提供了第一方面的第二种可选的实施方式,反馈时钟采样模块包括第三触发器和第四触发器;
[0013]第三触发器的时钟控制端口通过第二延时模块接入反馈时钟,第三触发器的输入端口接入第二鉴别信号,第三触发器的输出端口用于输出第二上升沿采样结果,或用于输出第二下降沿采样结果;
[0014]第四触发器的时钟控制端口通过第二延时模块接入反馈时钟,第四触发器的输入端口接入第二鉴别信号,第四触发器的输出端口用于在第三触发器的输出端口输出第二下降沿采样结果时,输出第二上升沿采样结果,以及用于在第三触发器的输出端口输出第二上升沿采样结果时,输出第二下降沿采样结果。
[0015]结合第一方面的第二种可选的实施方式,本申请实施例还提供了第一方面的第三种可选的实施方式,第一延时模块包括至少一对第一反相器对,每对第一反相器对包括第一反相器和第二反相器,第一反相器的输出端与第二反相器的输入端连接;
[0016]第二延时模块包括至少一对第二反相器对,每对第二反相器对包括第三反相器和第四反相器,第三反相器的输出端与第四反相器的输入端连接。
[0017]结合第一方面的第二种可选的实施方式,本申请实施例还提供了第一方面的第四种可选的实施方式,鉴频鉴相器包括第五触发器、第六触发器、与非门和第三延时模块;
[0018]第五触发器的时钟控制端口接入参考时钟,第五触发器的输入端口接入内部电源,第五触发器的输出端口与与非门的第一输入端连接,第五触发器的反相输出端口用于输出第一鉴别信号;
[0019]第六触发器的时钟控制端口接入反馈时钟,第六触发器的输入端口接入内部电源,第六触发器的输出端口与与非门的第二输入端连接,第六触发器的反相输出端口用于输出第二鉴别信号;
[0020]与非门的输出端通过第三延时模块分别与第五触发器的复位控制端口和第六触发器的复位控制端口连接;
[0021]若第五触发器和第六触发器为上升沿触发的触发器,则第一触发器和第三触发器为下降沿触发的触发器,第二触发器和第四触发器为上升沿触发的触发器,第一触发器的输出端口用于输出第一下降沿采样结果,第二触发器的输出端口用于输出第一上升沿采样结果,第三触发器的输出端口用于输出第二下降沿采样结果,第四触发器的输出端口用于输出第二上升沿采样结果;
[0022]若第五触发器和第六触发器为下降沿触发的触发器,则第一触发器和第三触发器为上升沿触发的触发器,第二触发器和第四触发器为下降沿触发的触发器,第一触发器的输出端口用于输出第一上升沿采样结果,第二触发器的输出端口用于输出第一下降沿采样结果,第三触发器的输出端口用于输出第二上升沿采样结果,第四触发器的输出端口用于输出第二下降沿采样结果。
[0023]结合第一方面的第二种可选的实施方式,本申请实施例还提供了第一方面的第五种可选的实施方式,鉴频鉴相器包括第五触发器、第五反相器、第六触发器、第六反相器、与
非门和第三延时模块;
[0024]第五触发器的时钟控制端口接入参考时钟,第五触发器的输入端口接入内部电源,第五触发器的输出端口与与非门的第一输入端连接,第五触发器的输出端口与第五反相器的输入端连接,以使第五反相器的输出端输出第一鉴别信号;
[0025]第六触发器的时钟控制端口接入反馈时钟,第六触发器的输入端口接入内部电源,第六触发器的输出端口与与非门的第二输入端连接,第六触发器的输出端口与第六反相器的输入端连接,以使第六反相器的输出端输出第二鉴别信号;
[0026]与非门的输出端通过第三延时模块分别与第五触发器的复位控制端口和第六触发器的复位控制端口连接;
[0027]若第五触发器和第六触发器为上升沿触发的触发器,则第一触发器和第三触发器为下降沿触发的触发器,第二触发器和第四触发器为上升沿触发的触发器,第一触发器的输出端口用于输出第一下降沿采样结果,第二触发器的输出端口用于输出第一上升沿采样结果,第三触发器的输出端口用于输出第二下降沿采样结果,第四触发器的输出端口用于输出第二上升沿采本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种检测电路,其特征在于,包括参考时钟采样模块、反馈时钟采样模块和结果输出模块;所述参考时钟采样模块用于以参考时钟作为工作频率,对鉴频鉴相器在输入所述参考时钟之后,输出的第一鉴别信号进行采样,获得第一上升沿采样结果和第一下降沿采样结果;所述反馈时钟采样模块用于以反馈时钟作为工作频率,对所述鉴频鉴相器在输入所述反馈时钟之后,输出的第二鉴别信号进行采样,获得第二上升沿采样结果和第二下降沿采样结果;所述结果输出模块用于根据所述第一上升沿采样结果、所述第一下降沿采样结果、所述第二上升沿采样结果和所述第二下降沿采样结果,获得状态检测结果,所述状态检测结果用于表征包括所述鉴频鉴相器的锁相环系统是否处于锁定状态。2.根据权利要求1所述的检测电路,其特征在于,所述参考时钟采样模块包括第一触发器和第二触发器;所述第一触发器的时钟控制端口通过第一延时模块接入所述参考时钟,所述第一触发器的输入端口接入所述第一鉴别信号,所述第一触发器的输出端口用于输出所述第一上升沿采样结果,或用于输出所述第一下降沿采样结果;所述第二触发器的时钟控制端口通过所述第一延时模块接入所述参考时钟,所述第二触发器的输入端口接入所述第一鉴别信号,所述第二触发器的输出端口用于在所述第一触发器的输出端口输出所述第一下降沿采样结果时,输出所述第一上升沿采样结果,以及用于在所述第一触发器的输出端口输出所述第一上升沿采样结果时,输出所述第一下降沿采样结果。3.根据权利要求2所述的检测电路,其特征在于,所述反馈时钟采样模块包括第三触发器和第四触发器;所述第三触发器的时钟控制端口通过第二延时模块接入所述反馈时钟,所述第三触发器的输入端口接入所述第二鉴别信号,所述第三触发器的输出端口用于输出所述第二上升沿采样结果,或用于输出所述第二下降沿采样结果;所述第四触发器的时钟控制端口通过所述第二延时模块接入所述反馈时钟,所述第四触发器的输入端口接入所述第二鉴别信号,所述第四触发器的输出端口用于在所述第三触发器的输出端口输出所述第二下降沿采样结果时,输出所述第二上升沿采样结果,以及用于在所述第三触发器的输出端口输出所述第二上升沿采样结果时,输出所述第二下降沿采样结果。4.根据权利要求3所述的检测电路,其特征在于,所述第一延时模块包括至少一对第一反相器对,每对所述第一反相器对包括第一反相器和第二反相器,所述第一反相器的输出端与所述第二反相器的输入端连接;所述第二延时模块包括至少一对第二反相器对,每对所述第二反相器对包括第三反相器和第四反相器,所述第三反相器的输出端与所述第四反相器的输入端连接。5.根据权利要求3所述的检测电路,其特征在于,所述鉴频鉴相器包括第五触发器、第六触发器、与非门和第三延时模块;所述第五触发器的时钟控制端口接入所述参考时钟,所述第五触发器的输入端口接入
内部电源,所述第五触发器的输出端口与所述与非门的第一输入端连接,所述第五触发器的反相输出端口用于输出所述第一鉴别信号;所述第六触发器的时钟控制端口接入所述反馈时钟,所述第六触发器的输入端口接入内部电源,所述第六触发器的输出端口与所述与非门的第二输入端连接,所述第六触发器的反相输出端口用于输出所述第二鉴别信号;所述与非门的输出端通过所述第三延时模块分别与所述第五触发器的复位控制端口和所述第六触发器的复位控制端口连接;若所述第五触发器和所述第六触发器为上升沿触发的触发器,则所述第一触发器和所述第三触发器为下降沿触发的触发器,所述第二触发器和所述第四触发器为上升沿触发的触发器,所述第一触发器的输出端口用于输出所述第一下降沿采样结果,所述第二触发器的输出端口用于输出所述第一上升沿采样结果,所述...

【专利技术属性】
技术研发人员:姚舜王文根
申请(专利权)人:海光信息技术股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1