一种门控时钟电路制造技术

技术编号:27250873 阅读:14 留言:0更新日期:2021-02-04 12:27
本公开的实施例提供了一种门控时钟电路。所述门控时钟电路包括第一同步电路M1、第二同步电路M2,二输入与门M3与反相器M4;第一同步电路M1的CP端口接入输入时钟脉冲信号CP,RDN端口接入RSTN信号,D端口接入电源VDD;第二同步电路M2的CP端口接入输入时钟脉冲信号CP,RDN端口接入第一同步电路M1的Q端口,D端口接入EN使能信号;二输入与门M3的A端口接入第二同步电路M2的Q端口,B端口接入输入时钟脉冲信号CP;二输入与门M3的Q端口的输出信号为输出时钟Q;反相器M4的I端口接入二输入与门M3的Q端口;反相器M4的QN端口的输出信号为输出时钟QN。以此方式,可以实现时钟关闭时输出时钟状态确定,时钟开关过程中不产生毛刺。时钟开关过程中不产生毛刺。时钟开关过程中不产生毛刺。

【技术实现步骤摘要】
一种门控时钟电路


[0001]本公开的实施例一般涉及数字电路
,并且更具体地,涉及一种门控时钟电路。

技术介绍

[0002]在数字电路中,电路根据时钟信号而操作。当电路不需要工作时,为了节省功耗,可以将时钟关闭。用来控制时钟打开或关闭的电路就是门控时钟电路。
[0003]传统门控时钟电路的输出时钟在关闭时,可能是高电平,也可能是低电平,这与输入时钟的状态有关。当输入时钟状态不确定时,输出时钟关闭时的状态也不确定。在数字电路对时钟关闭状态有严格要求的场景下,传统门控时钟电路无法满足需求。

技术实现思路

[0004]根据本公开的实施例,提供了一种门控时钟电路,所述门控时钟电路包括第一同步电路M1、第二同步电路M2,二输入与门M3与反相器M4;其中,第一同步电路M1的CP端口接入输入时钟脉冲信号CP,RDN端口接入RSTN信号,D端口接入电源VDD;第二同步电路M2的CP端口接入输入时钟脉冲信号CP,RDN端口接入第一同步电路M1的Q端口,D端口接入EN使能信号;二输入与门M3的A端口接入第二同步电路M2的Q端口,B端口接入输入时钟脉冲信号CP;二输入与门M3的Q端口的输出信号为所述门控时钟电路的输出时钟Q;反相器M4的I端口接入二输入与门M3的Q端口;反相器M4的QN端口的输出信号为所述门控时钟电路的输出时钟QN。
[0005]如上所述的方面和任一可能的实现方式,进一步提供一种实现方式,第一同步电路M1的CP端口接入的输入时钟脉冲信号CP、第二同步电路M2的CP端口接入的输入时钟脉冲信号CP与二输入与门M3的B端口接入的输入时钟脉冲信号CP同步。
[0006]如上所述的方面和任一可能的实现方式,进一步提供一种实现方式,当RSTN=0,EN=0,二输入与门M3的Q端口为低电平,反相器M4的QN端口为高电平。
[0007]如上所述的方面和任一可能的实现方式,进一步提供一种实现方式,当RSTN=1,EN由0变1,二输入与门M3的Q端口输出的时钟信号Q与CP同步,反相器M4的QN端口输出的时钟信号QN与CP反相。
[0008]如上所述的方面和任一可能的实现方式,进一步提供一种实现方式,当RSTN=1,EN由1变0,二输入与门M3的Q端口为低电平,反相器M4的QN端口为高电平。
[0009]应当理解,
技术实现思路
部分中所描述的内容并非旨在限定本公开的实施例的关键或重要特征,亦非用于限制本公开的范围。本公开的其它特征将通过以下的描述变得容易理解。
附图说明
[0010]结合附图并参考以下详细说明,本公开各实施例的上述和其他特征、优点及方面
将变得更加明显。在附图中,相同或相似的附图标记表示相同或相似的元素,其中:
[0011]图1示出了根据本公开的实施例的门控时钟电路的方框图;
[0012]图2示出了根据本公开的实施例的门控时钟电路的时序图。
具体实施方式
[0013]为使本公开实施例的目的、技术方案和优点更加清楚,下面将结合本公开实施例中的附图,对本公开实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本公开一部分实施例,而不是全部的实施例。基于本公开中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的全部其他实施例,都属于本公开保护的范围。
[0014]另外,本文中术语“和/或”,仅仅是一种描述关联对象的关联关系,表示可以存在三种关系,例如,A和/或B,可以表示:单独存在A,同时存在A和B,单独存在B这三种情况。另外,本文中字符“/”,一般表示前后关联对象是一种“或”的关系。
[0015]图1示出了根据本公开实施例的门控时钟电路的方框图。如图1所示,所述门控时钟电路包括:
[0016]第一同步电路M1、第二同步电路M2,二输入与门M3与反相器M4;其中,
[0017]第一同步电路M1的CP端口接入时钟脉冲信号CP,RDN端口接入RSTN信号(低电平有效),D端口接入电源VDD;
[0018]第二同步电路M2的CP端口接入时钟脉冲信号CP,RDN端口接入第一同步电路M1的Q端口,D端口接入EN使能信号(高电平有效);
[0019]二输入与门M3的A端口接入第二同步电路M2的Q端口,B端口接入时钟脉冲信号CP;
[0020]反相器M4的I端口接入二输入与门M3的Q端口;
[0021]在一些实施例中,第一同步电路M1的CP端口接入的输入时钟脉冲信号CP、第二同步电路M2的CP端口接入的输入时钟脉冲信号CP与二输入与门M3的B端口接入的输入时钟脉冲信号CP同步。
[0022]在一些实施例中,二输入与门M3的Q端口的输出信号为所述门控时钟电路的输出时钟Q,反相器M4的QN端口的输出信号为所述门控时钟电路的输出时钟QN。
[0023]图2示出了根据本公开的实施例的门控时钟电路的时序图,如图2所示,
[0024]当RSTN=0,EN=0的情况下,第一同步电路M1复位,其Q端口为低电平;由于第二同步电路M2的RDN端口接入第一同步电路M1的Q端口,因此,第二同步电路M2复位,其Q端口为低电平;由于二输入与门M3的A端口接入第二同步电路M2的Q端口,因此,在A端口为低电平的情况下,二输入与门M3的Q端口为低电平,反相器M4的QN端口为高电平。可见,输出时钟Q、QN状态确定,与输入时钟CP无关。
[0025]当RSTN=1时,第一同步电路M1工作,由于CP上升沿有效,第一同步电路M1的Q端口与第一个CP上升沿同步,输出为1;CP=0时,保持原来状态不变,输出仍为1;由于第二同步电路M2的RDN端口接入第一同步电路M1的Q端口,因此,第二同步电路M2工作,包括以下两种情况:
[0026]当EN由0变1时,第二同步电路M2的Q端口与第一个CP上升沿同步,输出为1;CP=0时,保持原来状态不变,输出仍为1。可见,二输入与门M3的A端口与第一个CP上升沿同步,由0变为1,不产生毛刺。二输入与门M3的Q端口输出的时钟信号Q与CP同步,反相器M4的QN端口
输出的时钟信号QN与CP反相。
[0027]当EN由1变0时,第二同步电路M2的Q端口与第一个CP上升沿同步,输出为0;CP=0时,保持原来状态不变,输出仍为0。可见,二输入与门M3的A端口与第一个CP上升沿同步,由1变为0,不产生毛刺。二输入与门M3的Q端口为低电平,反相器M4的QN端口为高电平。
[0028]根据本公开的实施例,实现了以下技术效果:
[0029]输出时钟关闭时,输出时钟状态确定,满足了对时钟关闭状态有严格要求的场景;
[0030]时钟开关过程中不产生毛刺。
[0031]需要说明的是,对于前述实施例,为了简单描述,故将其表述为一系列的动作组合,但是本领域技术人员应该知悉,本公开并不受所描述的动作顺序的限制,因为依据本公开,某些步骤可以采用其他顺序或者同时进行。其次,本领域技术人员也应该知悉,说明书中所描述的实施例均属于可选实施例本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种门控时钟电路,其特征在于,包括:第一同步电路M1、第二同步电路M2,二输入与门M3与反相器M4;其中,第一同步电路M1的CP端口接入输入时钟脉冲信号CP,RDN端口接入RSTN信号,D端口接入电源VDD;第二同步电路M2的CP端口接入输入时钟脉冲信号CP,RDN端口接入第一同步电路M1的Q端口,D端口接入EN使能信号;二输入与门M3的A端口接入第二同步电路M2的Q端口,B端口接入输入时钟脉冲信号CP;二输入与门M3的Q端口的输出信号为所述门控时钟电路的输出时钟Q;反相器M4的I端口接入二输入与门M3的Q端口;反相器M4的QN端口的输出信号为所述门控时钟电路的输出时钟QN。2.根据权利要求1所述的门控时钟电路,其特征在于,...

【专利技术属性】
技术研发人员:刘宝光刘志哲孟庆龙马承光
申请(专利权)人:拓维电子科技上海有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1