芯片时钟频率调整方法、装置、芯片及电子设备制造方法及图纸

技术编号:26892918 阅读:16 留言:0更新日期:2020-12-29 16:14
本申请提供一种芯片时钟频率调整方法、装置、芯片及电子设备,所述芯片包括RC振荡器,所述RC振荡器用于输出时钟信号,所述RC振荡器包括由第一电阻和第一电容构成的RC选频网络,所述方法包括:确定所述RC振荡器输出的时钟信号的频率误差,所述频率误差为时钟频率差值与目标时钟频率的比值,所述时钟频率差值为所述RC振荡器输出的时钟信号的第一时钟频率与所述目标时钟频率的差值;在所述频率误差的绝对值大于第一预设值的情况下,调整所述RC选频网络的电阻值,以使所述频率误差的绝对值小于或等于所述第一预设值,所述第一预设值大于0,且所述第一预设值小于1。本申请实施例能够提高通信质量。

【技术实现步骤摘要】
芯片时钟频率调整方法、装置、芯片及电子设备
本申请涉及通信
,尤其涉及一种芯片时钟频率调整方法、装置、芯片及电子设备。
技术介绍
随着电子设备的普及,电子设备的功能越来越完善,但电子设备的结构也越来越复杂。为便于电子设备的屏幕实现全面屏,电子设备的驱动芯片与天线的距离达到亚毫米级。为避免驱动芯片的时钟信号干扰天线,可以将时钟信号的时钟频率避开通信频段。时钟信号由RC振荡器生成,而现有技术中RC振荡器的时钟频率在通信频段内或接近通信频段,导致通信质量较低。
技术实现思路
本申请实施例提供一种芯片时钟频率调整方法、装置、芯片及电子设备,能够解决现有技术中RC振荡器的时钟频率在通信频段内或接近通信频段,导致通信质量较低的问题。为了解决上述技术问题,本专利技术是这样实现的:第一方面,本申请实施例提供了一种芯片时钟频率调整方法,应用于芯片,所述芯片包括RC振荡器,所述RC振荡器用于输出时钟信号,所述RC振荡器包括由第一电阻和第一电容构成的RC选频网络,所述方法包括:确定所述RC振荡器输出的时钟信号的频率误差,所述频率误差为时钟频率差值与目标时钟频率的比值,所述时钟频率差值为所述RC振荡器输出的时钟信号的第一时钟频率与所述目标时钟频率的差值;在所述频率误差的绝对值大于第一预设值的情况下,调整所述RC选频网络的电阻值,以使所述频率误差的绝对值小于或等于所述第一预设值,所述第一预设值大于0,且所述第一预设值小于1。第二方面,本申请实施例提供了一种芯片,所述芯片包括RC振荡器,所述RC振荡器用于输出时钟信号,所述RC振荡器包括由第一电阻和第一电容构成的RC选频网络,所述RC振荡器还包括与所述第一电阻连接的阻值调整模块,所述阻值调整模块用于调整所述RC选频网络的电阻值,以使所述RC振荡器输出的时钟信号的频率误差的绝对值小于或等于第一预设值,所述频率误差为时钟频率差值与目标时钟频率的比值,所述时钟频率差值为所述RC振荡器输出的时钟信号的第一时钟频率与所述目标时钟频率的差值,所述第一预设值大于0,且所述第一预设值小于1。第三方面,本申请实施例提供了一种芯片时钟频率调整装置,所述芯片包括RC振荡器,所述RC振荡器用于输出时钟信号,所述RC振荡器包括由第一电阻和第一电容构成的RC选频网络,所述装置包括:第一确定模块,用于确定所述RC振荡器输出的时钟信号的频率误差,所述频率误差为时钟频率差值与目标时钟频率的比值,所述时钟频率差值为所述RC振荡器输出的时钟信号的第一时钟频率与所述目标时钟频率的差值;调整模块,用于在所述频率误差的绝对值大于第一预设值的情况下,调整所述RC选频网络的电阻值,以使所述频率误差的绝对值小于或等于所述第一预设值,所述第一预设值大于0,且所述第一预设值小于1。第四方面,本申请实施例提供了一种电子设备,该电子设备包括处理器、存储器及存储在所述存储器上并可在所述处理器上运行的程序或指令,所述程序或指令被所述处理器执行时实现如第一方面所述的芯片时钟频率调整方法中的步骤。第五方面,本申请实施例提供了一种可读存储介质,所述可读存储介质上存储程序或指令,所述程序或指令被处理器执行时实现如第一方面所述的芯片时钟频率调整方法中的步骤。第六方面,本申请实施例提供了一种芯片,所述芯片包括处理器和通信接口,所述通信接口和所述处理器耦合,所述处理器用于运行程序或指令,实现如第一方面所述的方法。在本申请实施例中,确定所述RC振荡器输出的时钟信号的频率误差,所述频率误差为时钟频率差值与目标时钟频率的比值,所述时钟频率差值为所述RC振荡器输出的时钟信号的第一时钟频率与所述目标时钟频率的差值;在所述频率误差的绝对值大于第一预设值的情况下,调整所述RC选频网络的电阻值,以使所述频率误差的绝对值小于或等于所述第一预设值,所述第一预设值大于0,且所述第一预设值小于1。这样,通过调整RC选频网络的电阻值,能够降低RC振荡器输出的时钟信号的频率误差,从而能够调整时钟信号的时钟频率避开当前射频通信频段,能够提高通信质量。附图说明图1是本申请实施例提供的一种芯片时钟频率调整方法的流程图;图2是本申请实施例提供的一种芯片的结构示意图;图3是本申请实施例提供的一种时钟脉冲计数的示意图;图4是本申请实施例提供的一种调整时钟频率的示意图;图5是本申请实施例提供的一种芯片的部分结构示意图;图6是本申请实施例提供的一种芯片时钟频率调整装置的结构示意图之一;图7是本申请实施例提供的一种芯片时钟频率调整装置的结构示意图之二;图8是本申请实施例提供的一种电子设备的结构示意图之一;图9是本申请实施例提供的一种电子设备的结构示意图之二。具体实施方式下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。本申请的说明书和权利要求书中的术语“第一”、“第二”等是用于区别类似的对象,而不用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便本申请的实施例能够以除了在这里图示或描述的那些以外的顺序实施,且“第一”、“第二”等所区分的对象通常为一类,并不限定对象的个数,例如第一对象可以是一个,也可以是多个。此外,说明书以及权利要求中“和/或”表示所连接对象的至少其中之一,字符“/”,一般表示前后关联对象是一种“或”的关系。下面结合附图,通过具体的实施例及其应用场景对本申请实施例提供的芯片时钟频率调整方法进行详细地说明。参见图1,图1是本申请实施例提供的一种芯片时钟频率调整方法的流程图,所述方法应用于芯片,所述芯片包括RC振荡器,所述RC振荡器用于输出时钟信号,如图2所示,所述RC振荡器包括由第一电阻21和第一电容构成的RC选频网络2,如图1所示,包括以下步骤:步骤101、确定所述RC振荡器输出的时钟信号的频率误差,所述频率误差为时钟频率差值与目标时钟频率的比值,所述时钟频率差值为所述RC振荡器输出的时钟信号的第一时钟频率与所述目标时钟频率的差值。其中,所述第一电阻的数量可以为一个或多个,所述第一电容的数量可以为一个或多个。如图2所示,所述第一电阻的数量可以为3个,所述第一电容的数量可以为3个。所述RC振荡器可以包括放大器,所述RC选频网络2可以与放大器连接,通过放大器输出时钟信号。所述第一时钟频率可以为RC振荡器输出的时钟信号的时钟频率,即当前实际时钟频率。所述目标时钟频率可以为预设时钟频率,或者可以为基于当前射频通信频段确定的时钟频率。步骤102、在所述频率误差的绝对值大于第一预设值的情况下,调整所述RC选频网络的电阻值,以使所述频率误差的绝对值小于或等于所述第一预设值,所述第一预设值大于0,且所述第一预设值小于1。其中,所述第一预设值可以本文档来自技高网...

【技术保护点】
1.一种芯片时钟频率调整方法,应用于芯片,其特征在于,所述芯片包括RC振荡器,所述RC振荡器用于输出时钟信号,所述RC振荡器包括由第一电阻和第一电容构成的RC选频网络,所述方法包括:/n确定所述RC振荡器输出的时钟信号的频率误差,所述频率误差为时钟频率差值与目标时钟频率的比值,所述时钟频率差值为所述RC振荡器输出的时钟信号的第一时钟频率与所述目标时钟频率的差值;/n在所述频率误差的绝对值大于第一预设值的情况下,调整所述RC选频网络的电阻值,以使所述频率误差的绝对值小于或等于所述第一预设值,所述第一预设值大于0,且所述第一预设值小于1。/n

【技术特征摘要】
1.一种芯片时钟频率调整方法,应用于芯片,其特征在于,所述芯片包括RC振荡器,所述RC振荡器用于输出时钟信号,所述RC振荡器包括由第一电阻和第一电容构成的RC选频网络,所述方法包括:
确定所述RC振荡器输出的时钟信号的频率误差,所述频率误差为时钟频率差值与目标时钟频率的比值,所述时钟频率差值为所述RC振荡器输出的时钟信号的第一时钟频率与所述目标时钟频率的差值;
在所述频率误差的绝对值大于第一预设值的情况下,调整所述RC选频网络的电阻值,以使所述频率误差的绝对值小于或等于所述第一预设值,所述第一预设值大于0,且所述第一预设值小于1。


2.根据权利要求1所述的方法,其特征在于,所述确定所述RC振荡器输出的时钟信号的频率误差,包括:
接收行扫描信号;
获取在至少两个行扫描信号的接收时刻之间所述RC振荡器输出的时钟信号的第一脉冲数;
基于所述目标时钟频率获取目标脉冲数;
基于所述第一脉冲数与所述目标脉冲数确定所述RC振荡器输出的时钟信号的频率误差。


3.根据权利要求1所述的方法,其特征在于,所述在所述频率误差的绝对值大于第一预设值的情况下,调整所述RC选频网络的电阻值,以使所述频率误差的绝对值小于或等于所述第一预设值,包括:
在所述频率误差的绝对值大于第一预设值,且所述频率误差大于0的情况下,增大所述RC选频网络的电阻值,以使所述频率误差的绝对值小于或等于所述第一预设值;
在所述频率误差的绝对值大于第一预设值,且所述频率误差小于0的情况下,减小所述RC选频网络的电阻值,以使所述频率误差的绝对值小于或等于所述第一预设值。


4.根据权利要求1所述的方法,其特征在于,所述确定所述RC振荡器输出的时钟信号的频率误差之前,所述方法还包括:
获取当前射频通信频段;
若所述第一时钟频率处于所述当前射频通信频段内,则基于所述当前射频通信频段确定所述目标时钟频率,其中,所述目标时钟频率处于所述当前射频通信频段外。


5.一种芯片,其特征在于,所述芯片包括RC振荡器,所述RC振荡器用于输出时钟信号,所述RC振荡器包括由第一电阻和第一电容构成的RC选频网络,所述RC振荡器还包括与所述第一电阻连接的阻值调整模块,所述阻值调整模块用于调整所述RC选频网络的电阻值,以使所述RC振荡器输出的时钟信号的频率误差的绝对值小于或等于第一预设值,所述频率误差为时钟频率差值与目标时钟频率的比值,所述时钟频率差值为所述RC振荡器输出的时钟信号的第一时钟频率与所述目标时钟频率的差值,所述第一预设值大于0,且所述第一预设值小于1。


6.根据权利要求5所述的芯片,其特征在于,所述阻值调整模块包括至少一个阻值减小单元和至少一个阻值增大单元,所述阻值减小单元用于减小所述RC选频网络的电阻值,所述阻值增大单元用于增大所述RC选频网络的电阻值;
每个所述阻值减小单元均包括:与所述第一电阻并联的至少一个第二电阻,以及与每个所述第二电阻串联的第一开关;
每...

【专利技术属性】
技术研发人员:刘广辉
申请(专利权)人:维沃移动通信有限公司
类型:发明
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1