栅极驱动电路及其驱动方法、显示面板及显示装置制造方法及图纸

技术编号:26892917 阅读:28 留言:0更新日期:2020-12-29 16:14
本发明专利技术实施例公开了一种栅极驱动电路及其控制方法、显示面板及显示装置。该栅极驱动电路包括N级级联的移位寄存器,移位寄存器包括:第一输出控制模块,用于将第一电压端的电压传输至输出端;第二输出控制模块,用于将第二电压端的电压传输至输出端;第一节点控制模块,将第一输入端的电压传输至第一节点,以及将第二电压端的电压传输至第一节点;第二节点控制模块,将第二电压端的电压传输至第二节点,以及将第二时钟信号端的电压传输至第二节点;第三节点控制模块,用于将第一电压端的电压传输至第三节点,以及将第一时钟信号端的电压传输至第三节点。本发明专利技术实施例提供的技术方案可使栅极驱动电路的结构简单,成本低。

【技术实现步骤摘要】
栅极驱动电路及其驱动方法、显示面板及显示装置
本专利技术实施例涉及显示
,尤其涉及栅极驱动电路及其控制方法、显示面板及显示装置。
技术介绍
目前,市面上的显示面板通常包括显示区和非显示区,显示区内阵列排布有子像素单元,非显示区内设置有栅极驱动电路,其中,栅极驱动电路用于输出栅极驱动信号,以控制显示区内的子像素单元有序发光。因此,栅极驱动电路一直以来都是显示领域的一大研究热点,提供一种结构简单的栅极驱动电路成为必要趋势。
技术实现思路
本专利技术提供一种栅极驱动电路及其控制方法、显示面板及显示装置,以提供一种结构简单,成本低的栅极驱动电路。第一方面,本专利技术实施例提供了一种栅极驱动电路,该栅极驱动电路包括:N级级联的移位寄存器,其中,N为大于等于2的整数;所述移位寄存器包括:第一电压端、第二电压端、第一输入端、输出端、第一时钟信号端、第二时钟信号端,以及,第一输出控制模块,用于响应于第一节点的导通电平,将所述第一电压端的电压传输至所述输出端;第二输出控制模块,用于响应于第二节点的导通电平,将所述第二电压端的电压传输至所述输出端;第一节点控制模块,用于响应于所述第一时钟信号端的导通电平,将所述第一输入端的电压传输至所述第一节点,以及响应于所述第二时钟信号端和第三节点的导通电平,将所述第二电压端的电压传输至所述第一节点;第二节点控制模块,用于响应于所述第一节点的导通电平,将所述第二电压端的电压传输至所述第二节点,以及响应于所述第三节点和所述第二时钟信号端的导通电平,将所述第二时钟信号端的电压传输至所述第二节点;第三节点控制模块,用于响应于所述第一时钟信号端的导通电平,将所述第一电压端的电压传输至所述第三节点,以及响应于所述第一输入端和所述第一时钟信号端的导通电平,将所述第一时钟信号端的电压传输至所述第三节点。第二方面,本专利技术实施例还提供了一种显示面板,该显示面板包括第二方面所述的栅极驱动电路。第三方面,本专利技术实施例还提供了一种显示装置,该显示装置包括第三方面所述的显示面板。第四方面,本专利技术实施例还提供了一种栅极驱动电路的驱动方法,该方法包括:在T1阶段,所述第一节点控制模块响应于所述第一时钟信号端的导通电平将所述第一输入端的电压传输至所述第一节点;所述第一输出控制模块响应于所述第一节点的导通电平,将所述第一电压端的电压传输至所述输出端;在T2阶段,所述第一输出控制模块响应于所述第一节点的导通电平,将所述第一电压端的电压传输至所述输出端;在T3阶段,所述输出端维持输出其在所述T2阶段输出的电压;在T4阶段,所述第二节点控制模块响应于所述第三节点和所述第二时钟信号端的导通电平,将所述第二时钟信号端的电压传输至所述第二节点;第二输出控制模块响应于所述第二节点的导通电平,将所述第二电压端的电压传输至所述输出端;在T5阶段,第二输出控制模块响应于所述第二节点的导通电平,将所述第二电压端的电压传输至所述输出端;在T6阶段,所述第二节点控制模块响应于所述第三节点和所述第二时钟信号端的导通电平,将所述第二时钟信号端的电压传输至所述第二节点;第二输出控制模块响应于所述第二节点的导通电平,将所述第二电压端的电压传输至所述输出端;在T7阶段,所述第一节点控制模块响应于所述第一时钟信号端的导通电平将所述第一输入端的电压传输至所述第一节点;所述第一输出控制模块响应于所述第一节点的导通电平,将所述第一电压端的电压传输至所述输出端;在T8阶段,所述第一输出控制模块响应于所述第一节点的导通电平,将所述第一电压端的电压传输至所述输出端。本专利技术实施例提供的栅极驱动电路,通过设置其包括N级级联的移位寄存器,移位寄存器包括第一输出控制模块、第二输出控制模块、第一节点控制模块、第二节点控制模块以及第三节点控制模块,使得第一输出控制模块响应于第一节点的导通电平,将第一电压端的电压传输至输出端,以及第二输出控制模块响应于第二节点的导通电平,将第二电压端的电压传输至输出端,解决现有技术中迫切需求结构简洁的栅极驱动电路的问题,实现简化栅极驱动电路,降低成本的效果。附图说明图1是本专利技术实施例提供的一种栅极驱动电路的结构示意图;图2是本专利技术实施例提供的一种移位寄存器的结构示意图;图3是本专利技术实施例提供的一种栅极驱动电路的驱动时序图;图4是本专利技术实施例提供的一种栅极驱动电路的驱动方法的流程示意图;图5是本专利技术实施例提供的一种移位寄存器的电路元件图;图6是本专利技术实施例提供的另一种栅极驱动电路的结构示意图;图7是本专利技术实施例提供的另一种移位寄存器的结构示意图;图8是本专利技术实施例提供的又一种移位寄存器的结构示意图;图9是本专利技术实施例提供的再一种移位寄存器的结构示意图;图10是本专利技术实施例提供的另一种移位寄存器的电路元件图;图11是图10所示移位寄存器的一种驱动时序图;图12是本专利技术实施例提供的又一种移位寄存器的电路元件图;图13是图12所示移位寄存器的一种驱动时序图;图14是本专利技术实施例提供的再一种移位寄存器的电路元件图;图15是图14所示移位寄存器的一种驱动时序图;图16是本专利技术实施例提供的一种移位寄存器的电路元件图;图17是图16所示移位寄存器的一种驱动时序图;图18是本专利技术实施例提供的另一种移位寄存器的电路元件图;图19是本专利技术实施例提供的又一种移位寄存器的电路元件图;图20是本专利技术实施例提供的再一种移位寄存器的电路元件图;图21是本专利技术实施例提供的一种显示装置的结构示意图。具体实施方式下面结合附图和实施例对本专利技术作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本专利技术,而非对本专利技术的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本专利技术相关的部分而非全部结构。有鉴于
技术介绍
中提到的问题,本专利技术实施例提供了一种栅极驱动电路,该栅极驱动电路包括:N级级联的移位寄存器,其中,N为大于等于2的整数;移位寄存器包括:第一电压端、第二电压端、第一输入端、输出端、第一时钟信号端、第二时钟信号端,以及,第一输出控制模块,用于响应于第一节点的导通电平,将第一电压端的电压传输至输出端;第二输出控制模块,用于响应于第二节点的导通电平,将第二电压端的电压传输至输出端;第一节点控制模块,用于响应于第一时钟信号端的导通电平,将第一输入端的电压传输至第一节点,以及响应于第二时钟信号端和第三节点的导通电平,将第二电压端的电压传输至第一节点;第二节点控制模块,用于响应于第一节点的导通电平,将第二电压端的电压传输至第二节点,以及响应于第三节点和第二时钟信号端的导通电平,将第二时钟信号端的电压传输至第二节点;第三节点控制模块,用于响应于第一时钟信号端的导通电平,将第一电压端的电压传输至第三节点,以及响应本文档来自技高网
...

【技术保护点】
1.一种栅极驱动电路,其特征在于,包括:N级级联的移位寄存器,其中,N为大于等于2的整数;/n所述移位寄存器包括:第一电压端、第二电压端、第一输入端、输出端、第一时钟信号端、第二时钟信号端,以及,/n第一输出控制模块,用于响应于第一节点的导通电平,将所述第一电压端的电压传输至所述输出端;/n第二输出控制模块,用于响应于第二节点的导通电平,将所述第二电压端的电压传输至所述输出端;/n第一节点控制模块,用于响应于所述第一时钟信号端的导通电平,将所述第一输入端的电压传输至所述第一节点,以及响应于所述第二时钟信号端和第三节点的导通电平,将所述第二电压端的电压传输至所述第一节点;/n第二节点控制模块,用于响应于所述第一节点的导通电平,将所述第二电压端的电压传输至所述第二节点,以及响应于所述第三节点和所述第二时钟信号端的导通电平,将所述第二时钟信号端的电压传输至所述第二节点;/n第三节点控制模块,用于响应于所述第一时钟信号端的导通电平,将所述第一电压端的电压传输至所述第三节点,以及响应于所述第一输入端和所述第一时钟信号端的导通电平,将所述第一时钟信号端的电压传输至所述第三节点。/n

【技术特征摘要】
1.一种栅极驱动电路,其特征在于,包括:N级级联的移位寄存器,其中,N为大于等于2的整数;
所述移位寄存器包括:第一电压端、第二电压端、第一输入端、输出端、第一时钟信号端、第二时钟信号端,以及,
第一输出控制模块,用于响应于第一节点的导通电平,将所述第一电压端的电压传输至所述输出端;
第二输出控制模块,用于响应于第二节点的导通电平,将所述第二电压端的电压传输至所述输出端;
第一节点控制模块,用于响应于所述第一时钟信号端的导通电平,将所述第一输入端的电压传输至所述第一节点,以及响应于所述第二时钟信号端和第三节点的导通电平,将所述第二电压端的电压传输至所述第一节点;
第二节点控制模块,用于响应于所述第一节点的导通电平,将所述第二电压端的电压传输至所述第二节点,以及响应于所述第三节点和所述第二时钟信号端的导通电平,将所述第二时钟信号端的电压传输至所述第二节点;
第三节点控制模块,用于响应于所述第一时钟信号端的导通电平,将所述第一电压端的电压传输至所述第三节点,以及响应于所述第一输入端和所述第一时钟信号端的导通电平,将所述第一时钟信号端的电压传输至所述第三节点。


2.根据权利要求1所述的栅极驱动电路,其特征在于,
所述第一输出控制模块包括第一晶体管,所述第一晶体管的第一端与所述第一电压端电连接,所述第一晶体管的第二端与所述输出端电连接,所述第一晶体管的控制端与所述第一节点电连接;
所述第二输出控制模块包括第二晶体管,所述第二晶体管的第一端与所述第二电压端电连接,所述第二晶体管的第二端与所述输出端电连接,所述第二晶体管的控制端与所述第二节点电连接。


3.根据权利要求1所述的栅极驱动电路,其特征在于,
所述第一节点控制模块包括第三晶体管、第四晶体管、第五晶体管和第一电容;
所述第三晶体管的第一端与所述第一输入端电连接,所述第三晶体管的第二端与所述第一节点电连接,所述第三晶体管的控制端与所述第一时钟信号端电连接;
所述第四晶体管的第一端与所述第一节点电连接,所述第四晶体管的控制端与所述第二时钟信号端电连接;
所述第五晶体管的第一端与所述第二电压端电连接,所述第五晶体管的第二端与所述第四晶体管的第二端电连接,所述第五晶体管的控制端与所述第三节点电连接;
所述第一电容的第一极板与所述第二时钟信号端电连接,所述第一电容的第二极板与所述第一节点电连接。


4.根据权利要求3所述的栅极驱动电路,其特征在于,
所述第二节点控制模块包括第六晶体管、第七晶体管、第八晶体管、第二电容和第三电容;
所述第六晶体管的第一端与所述第二电压端电连接,所述第六晶体管的第二端与所述第二节点电连接,所述第六晶体管的控制端与所述第一节点电连接;
所述第七晶体管的第一端与所述第二节点电连接,所述第七晶体管的第二端与第四节点电连接,所述第七晶体管的控制端与所述第二时钟信号端电连接;
所述第八晶体管的第一端与所述第二时钟信号端电连接,所述第八晶体管的第二端与所述第四节点电连接,所述第八晶体管的控制端与所述第三节点电连接;
所述第二电容的第一极板与所述第四节点电连接,所述第二电容的第二极板与所述第三节点电连接;
所述第三电容的第一极板与所述第二电压端电连接,所述第三电容的第二极板与所述第二节点电连接。


5.根据权利要求1所述的栅极驱动电路,其特征在于,
所述第三节点控制模块包括第九晶体管、第十晶体管、第一开关单元和第四电容;
所述第九晶体管的第一端与所述第一电压端电连接,所述第九晶体管的第二端与所述第三节点电连接,所述第九晶体管的控制端与所述第一时钟信号端电连接;
所述第十晶体管的第一端与所述第一输入端电连接,所述第十晶体管的第二端与所述第一开关单元的控制端电连接,所述第十晶体管的控制端与所述第一时钟信号端电连接;
所述第一开关单元的第一端与所述第一时钟信号端电连接,所述第一开关单元的第二端与所述第三节点电连接;所述第一开关单元包括至少两个串联的第十一晶体管;
所述第四电容的第一极板与所述第二电压端电连接,所述第四电容的第二极板与所述第一开关单元的控制端电连接。


6.根据权利要求4所述的栅极驱动电路,其特征在于,所述移位寄存器还包括第二输入端、选通端和第一节点辅助控制模块,
所述第一节点辅助控制模块用于响应于所述选通端的第一选通电平,将所述第二时钟信号端的电压传输至所述第一电容的第二极板,以及响应于所述选通端的第二选通电平,将所述第二输入端的电压传输至所述第一电容的第二极板。


7.根据权利要求6所述的栅极驱动电路,其特征在于,所述第一节点辅助控制模...

【专利技术属性】
技术研发人员:马向文
申请(专利权)人:武汉天马微电子有限公司
类型:发明
国别省市:湖北;42

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1