移位寄存器单元、栅极驱动电路、显示装置和控制方法制造方法及图纸

技术编号:26847514 阅读:23 留言:0更新日期:2020-12-25 13:12
本公开提供了一种移位寄存器单元、栅极驱动电路、显示装置和控制方法,涉及显示技术领域。该移位寄存器单元包括第一输入子电路、第二输入子电路、隔离子电路和第一输出子电路。第一输入子电路用于控制第一节点的电位。第二输入子电路用于控制第二节点的电位。隔离子电路用于控制第一节点与第二节点之间的电耦合的导通与中断。第一输出子电路与第一节点电连接。第一输出子电路用于在显示阶段输出栅极驱动信号,以及在场消隐阶段输出补偿驱动信号。该移位寄存器单元实现了分别输出栅极驱动信号和补偿驱动信号的目的。

【技术实现步骤摘要】
移位寄存器单元、栅极驱动电路、显示装置和控制方法
本公开涉及显示
,特别涉及一种移位寄存器单元、栅极驱动电路、显示装置和控制方法。
技术介绍
在显示技术(例如OLED(OrganicLightEmittingDiode,有机发光二极管)显示技术)中,栅极驱动电路可以用于替代栅极集成电路,从而可以减少成本。另外,在显示技术中,还可能需要对子像素发光进行补偿。
技术实现思路
本公开的专利技术人发现,在相关技术中,栅极驱动电路分别输出用于显示的驱动信号和用于子像素补偿的驱动信号是比较困难的。鉴于此,本公开的实施例提供了一种用于栅极驱动电路的移位寄存器单元,以便分别输出用于显示的驱动信号和用于子像素补偿的驱动信号。根据本公开实施例的一个方面,提供了一种移位寄存器单元,包括:第一输入子电路,被配置为控制第一节点的电位;第二输入子电路,被配置为控制第二节点的电位;隔离子电路,设置在所述第一节点与所述第二节点之间,被配置为控制所述第一节点与所述第二节点之间的电耦合的导通与中断;以及第一输出子电路,与所述第一节点电连接本文档来自技高网...

【技术保护点】
1.一种移位寄存器单元,包括:/n第一输入子电路,被配置为控制第一节点的电位;/n第二输入子电路,被配置为控制第二节点的电位;/n隔离子电路,设置在所述第一节点与所述第二节点之间,被配置为控制所述第一节点与所述第二节点之间的电耦合的导通与中断;以及/n第一输出子电路,与所述第一节点电连接,被配置为在显示阶段输出栅极驱动信号,以及在所述显示阶段之后的场消隐阶段输出补偿驱动信号。/n

【技术特征摘要】
1.一种移位寄存器单元,包括:
第一输入子电路,被配置为控制第一节点的电位;
第二输入子电路,被配置为控制第二节点的电位;
隔离子电路,设置在所述第一节点与所述第二节点之间,被配置为控制所述第一节点与所述第二节点之间的电耦合的导通与中断;以及
第一输出子电路,与所述第一节点电连接,被配置为在显示阶段输出栅极驱动信号,以及在所述显示阶段之后的场消隐阶段输出补偿驱动信号。


2.根据权利要求1所述的移位寄存器单元,其中,
所述第一输入子电路被配置为在显示阶段,在第一输入信号的控制下,将所述第一节点的电位由第一电平变为第二电平;
所述第二输入子电路设置在第一电压端与第二电压端之间,所述第一电压端用于提供所述第一电平,所述第二电压端用于提供所述第二电平,所述第二输入子电路被配置为在所述显示阶段,在第二输入信号的控制下,将所述第二节点的电位由所述第一电平变为所述第二电平,并将所述第二电平保持到所述场消隐阶段;
所述隔离子电路被配置为在所述场消隐阶段,在第三输入信号的控制下,导通所述第一节点与所述第二节点之间的电耦合,以使得复位后的所述第一节点的电位由所述第一电平变为所述第二电平;
所述第一输出子电路被配置为在所述显示阶段,在第一时钟信号的控制下将所述第一节点的电位由所述第二电平变为第三电平以输出栅极驱动信号,以及在所述场消隐阶段,在所述第一时钟信号的控制下将所述第一节点的电位由所述第二电平变为所述第三电平以输出补偿驱动信号;其中,所述第二电平在所述第一电平与所述第三电平之间。


3.根据权利要求2所述的移位寄存器单元,其中,
所述第二输入子电路包括第一电容器和第一开关晶体管;
所述第一电容器的第一端电连接至所述第二节点,所述第一电容器的第二端电连接至所述第一电压端;
所述第一开关晶体管的第一电极电连接至所述第二电压端,所述第一开关晶体管的第二电极电连接至所述第二节点,所述第一开关晶体管的栅极被配置为接收所述第二输入信号。


4.根据权利要求2所述的移位寄存器单元,其中,
所述隔离子电路包括第二开关晶体管;
所述第二开关晶体管的第一电极电连接至所述第一节点,所述第二开关晶体管的第二电极电连接至所述第二节点,所述第二开关晶体管的栅极被配置为接收所述第三输入信号。


5.根据权利要求2所述的移位寄存器单元,还包括:
第一复位子电路,被配置为在第一复位信号的控制下,将所述第一节点的电位复位;
第二复位子电路,被配置为在第二复位信号的控制下,将所述第一节点的电位和所述第二节点的电位复位;以及
第三复位子电路,被配置为在第四输入信号和第五输入信号的控制下,将所述第二节点的电位复位。


6.根据权利要求5所述的移位寄存器单元,其中,
所述第一复位子电路包括第三开关晶体管,
其中,所述第三开关晶体管的第一电极电连接至所述第一节点,所述第三开关晶体管的第二电极电连接至所述第一电压端,所述第三开关晶体管的栅极被配置为接收所述第一复位信号。


7.根据权利要求5所述的移位寄存器单元,其中,
所述第二复位子电路包括第四开关晶体管,
其中,所述第四开关晶体管的第一电极电连接至所述第二节点,所述第四开关晶体管的第二电极电连接至所述第一电压端,所述第四开关晶体管的栅极被配置为接收所述第二复位信号。


8.根据权利要求5所述的移位寄存器单元,其中,
所述第三复位子电路包括第五开关晶体管和第六开关晶体管;
所述第五开关晶体管的第一电极电连接至所述第二节点,所述第五开关晶体管的第二电极电连接至所述第六开关晶体管的第一电极,所述第五开关晶体管的栅极被配置为接收所述第四输入信号;
所述第六开关晶体管的第二电极电连接至所述第一电压端,所述第六开关晶体管的栅极被配置为接收所述第五输入信号。


9.根据权利要求2所述的移位寄存器单元,还包括:
第二输出子电路,被配置为在所述显示阶段,在第二时钟信号的控制下输出进位控制信号。


10.根据权利要求9所述的移位寄存器单元,还包括:
降噪子电路,被配置为在所述第一节点的电位被复位的情况下,将所述第一节点的电位保持为所述第一电平;以及
电位保持子电路,被配置为在所述第一节点的电位被复位的情况下,将所述第一输出子电路的输出端的电位保持为第四电平,以及将所述第二输出子电路的输出端的电位保持为所述第一电平,其中,所述第二电平在所述第四电平与所述第三电平之间。


11.根据权利要求10所述的移位寄存器单元,其中,
所述降噪子电路包括第七开关晶体管、第八开关晶体管和第九开关晶体管;
其中,所述第七开关晶体管的第一电极和栅极均电连接至用于提供第二电平的第三电压端,所述第七开关晶体管的第二电极电连接至第三节点;
所述第八开关晶体管的第一电极电连接至所述第三节点,所述第八开关晶体管的第二电极电连接至所述第一电压端,所述第八开关晶体管的栅极电连接至所述第一节点;
所述第九开关晶体管的第一电极电连接至所述第一节点,所述第九开关晶体管的第二电极电连接至所述第一电压端,所述第九开关晶体管的栅极电连接至所述第三节点。


12.根据权利要求10所述的移位寄存器单元,其中,
所述电位保持子电路包括第十开关晶体管和第十一开关晶体管;
其中,所述第十开关晶体管的第一电极电连接至所述第二输出子电路的输出端,所述第十开关晶体管的第二电极电连接至所述第一电压端,所述第十开关晶体管的栅极电连接至所述第三节点;
所述第十一开关晶体管的第一电极电连接至所述第一输出子电路的输出端,所述第十一开关晶体管的第二电极电连接至用于提供所述第四电平的第四电压端,所述第十一开关晶体管的栅极电连接至所述第三节点。


13.根据权利要求2所述的移位寄存器单元,其中,
所述第一输出子电路包括第十二开关晶体管和第二电容器;
其中,所述第十二开关晶体管的第一电极被配置为接收所述第一时钟信号,所述第十二开关晶体管的第二电极作为所述第一输出子电路的输出端,所述第十二开关晶体管的栅极电连接至所述第一节点;
所述第二电容器的第一端电连接至所述第十二开关晶体管的栅极,所述第二电容器的第二端电连接至所述第十二开关晶体管的第二电极。


14.根据权利要求9所述的移位寄存器单元,其中,
所述第二输出子电路包括第十三开...

【专利技术属性】
技术研发人员:冯雪欢李永谦
申请(专利权)人:京东方科技集团股份有限公司合肥京东方卓印科技有限公司
类型:发明
国别省市:北京;11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1