像素驱动电路、显示面板和显示装置制造方法及图纸

技术编号:26767666 阅读:11 留言:0更新日期:2020-12-18 23:45
本发明专利技术公开了一种像素驱动电路、显示面板和显示装置。该像素驱动电路包括驱动晶体管、存储模块、数据写入模块、第一初始化模块、第二初始化模块和发光器件;第一初始化模块用于对驱动晶体管的栅极进行初始化;第二初始化模块的控制端和第一端与像素驱动电路的扫描信号输入端连接,用于对发光器件进行初始化;数据写入模块用于向驱动晶体管的栅极写入数据电压;存储模块用于存储驱动晶体管的栅极电压;驱动晶体管用于根据数据电压输出驱动电流,驱动发光器件发光。可以提高设置有像素驱动电路的显示面板的显示均一性,同时降低了显示面板的布线难度,有利于显示面板实现高刷新频率或高PPI。

【技术实现步骤摘要】
像素驱动电路、显示面板和显示装置
本专利技术实施例涉及显示
,尤其涉及一种像素驱动电路、显示面板和显示装置。
技术介绍
在显示面板显示的过程中,像素驱动电路驱动发光二极管发光进行显示。当显示面板的刷新频率比较高或像素密度(PixelsPerInch,PPI)比较高时,显示面板的远端和近端的像素驱动电路的充电率不同,导致显示面板的不同位置发光亮度不同,显示面板的显示均一性比较差。
技术实现思路
本专利技术提供一种像素驱动电路、显示面板和显示装置,以减少像素驱动电路的充电时间,提高显示面板的显示均一性。第一方面,本专利技术实施例提供了一种像素驱动电路,包括驱动晶体管、存储模块、数据写入模块、第一初始化模块、第二初始化模块和发光器件;所述第一初始化模块用于对所述驱动晶体管的栅极进行初始化;所述第二初始化模块的控制端和第一端与像素驱动电路的扫描信号输入端连接,用于对所述发光器件进行初始化;所述数据写入模块用于向所述驱动晶体管的栅极写入数据电压;所述存储模块用于存储所述驱动晶体管的栅极电压;所述驱动晶体管用于根据所述数据电压输出驱动电流,驱动所述发光器件发光。可选地,所述像素驱动电路包括第一扫描信号输入端和第二扫描信号输入端;所述第一扫描信号输入端与所述第一初始化模块的控制端连接,所述第二扫描信号输入端与所述数据写入模块的控制端连接;所述第二初始化模块的控制端和第一端与所述第一扫描信号输入端或所述第二扫描信号输入端连接。可选地,所述第二初始化模块包括第一晶体管;所述第一晶体管的栅极作为所述第二初始化模块的控制端,所述第一晶体管的第一极作为所述第二初始化模块的第一端,所述第一晶体管的第二极与所述发光器件的阳极连接。可选地,所述像素驱动电路包括第一扫描信号输入端和第二扫描信号输入端;所述第一初始化模块包括第二晶体管,所述数据写入模块包括第三晶体管;所述第二晶体管的栅极与所述第一扫描信号输入端连接,所述第二晶体管的第一极与初始化信号输入端连接,所述第二晶体管的第二极与所述驱动晶体管的栅极连接;所述第三晶体管的栅极与所述第二扫描信号输入端连接,所述第三晶体管的第一极与数据信号输入端连接,所述第三晶体管的第二极与所述驱动晶体管的第一极连接。可选地,像素驱动电路还包括阈值补偿模块和发光控制模块;所述存储模块包括存储电容;所述阈值补偿模块的控制端与所述第二扫描信号输入端连接,所述阈值补偿模块的第一端与所述驱动晶体管的栅极和所述存储电容的第一极连接,所述阈值补偿模块的第二端与所述驱动晶体管的第二极连接;所述发光控制模块的控制端与发光控制信号输入端连接,所述发光控制模块的第一端和所述存储电容的第二极与第一电源信号输入端连接,所述发光控制模块的第二端与所述驱动晶体管的第一极连接,所述发光控制模块的第三端与所述驱动晶体管的第二极连接,所述发光控制模块的第四端与所述发光器件的阳极连接,所述发光器件的阴极与第二电源信号输入端连接。可选地,所述阈值补偿模块包括第四晶体管;所述第四晶体管的栅极作为所述阈值补偿模块的控制端,所述第四晶体管的第一极作为所述阈值补偿模块的第一端,所述第四晶体管的第二极作为所述阈值补偿模块的第二端。可选地,所述发光控制模块包括第五晶体管和第六晶体管;所述第五晶体管的第一极作为所述发光控制模块的第一端,所述第五晶体管的第二极作为所述发光控制模块的第二端,所述第六晶体管的第一极作为所述发光控制模块的第三端,所述第六晶体管的第二极作为所述发光控制模块的第四端,所述第五晶体管的栅极和所述第六晶体管的栅极作为所述发光控制模块的控制端。可选地,所述驱动晶体管为P型晶体管,所述第一电源信号输入端提供的第一电源信号和所述驱动晶体管的阈值电压之和为第一电压;所述初始化信号输入端提供的初始化信号的电压大于零,且小于所述第一电压。第二方面,本专利技术实施例还提供了一种显示面板,包括本专利技术任意实施例提供的像素驱动电路。第三方面,本专利技术实施例还提供了一种显示装置,包括本专利技术任意实施例提供的显示面板。本专利技术实施例的技术方案,通过设置第一初始化模块的第一端与初始化信号输入端连接,第二初始化模块的控制端和第一端与扫描信号输入端连接,在对驱动晶体管的栅极和发光器件的阳极进行初始化时,可以通过初始化信号对驱动晶体管的栅极进行初始化,初始化信号可以根据像素驱动电路的数据写入阶段的时长适应性设置,避免初始化结束时驱动晶体管的栅极电位太低导致的数据电压写入不充分,同时可以避免不同的像素驱动电路的充电率不同导致的驱动电流不同,提高了设置有像素驱动电路的显示面板的显示均一性。而且,通过扫描信号对发光器件的阳极进行初始化,可以避免额外设置另一初始化信号输入端,从而可以避免额外设置一条初始化信号线,降低了显示面板的布线难度,有利于显示面板实现高刷新频率或高PPI。附图说明图1为现有的一种显示面板的结构示意图;图2为本专利技术实施例提供的一种像素驱动电路的结构示意图;图3为本专利技术实施例提供的另一种像素驱动电路的结构示意图;图4为本专利技术实施例提供的另一种像素驱动电路的结构示意图;图5为本专利技术实施例提供的另一种像素驱动电路的结构示意图;图6为本专利技术实施例提供的另一种像素驱动电路的结构示意图;图7为图6提供的像素驱动电路对应的一种时序图;图8为本专利技术实施例提供的一种显示面板的结构示意图;图9为本专利技术实施例提供的一种显示装置的结构示意图。具体实施方式下面结合附图和实施例对本专利技术作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本专利技术,而非对本专利技术的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本专利技术相关的部分而非全部结构。图1为现有的一种显示面板的结构示意图。如图1所示,该显示面板包括信号线101和驱动芯片102,驱动芯片102设置于显示面板的第一端103,信号线101由显示面板的第一端103延伸至与第一端103对应设置的第二端104,驱动芯片101通过信号线101为显示面板中的像素驱动电路提供数据信号。例如,信号线101可以为数据线和电源信号线。当显示面板的刷新频率比较高或PPI比较高时,显示面板中的像素驱动电路的一帧时长比较短,使得像素驱动电路的数据写入阶段的时长比较短。而且,信号线101沿其延伸方向连接多个像素驱动电路,作为信号线101的负载,使得信号线101沿其延伸方向的阻抗越来越大,导致信号线101为不同位置的像素驱动电路充电时充电率不同。在像素驱动电路的数据写入阶段时长比较短时,信号线101为不同位置的像素驱动电路充电的充电率不同,使得信号线101为不同位置的像素驱动电路提供的信号电压不同,导致不同位置的像素驱动电路形成的驱动电流不同,进而使得显示面板的显示均一性比较差。示例性地,当信号线101为数据线时,沿着信号线101延伸的方向,像素驱动电路的充电率越来越小,使得像素驱动电路写入的本文档来自技高网...

【技术保护点】
1.一种像素驱动电路,其特征在于,包括驱动晶体管、存储模块、数据写入模块、第一初始化模块、第二初始化模块和发光器件;/n所述第一初始化模块用于对所述驱动晶体管的栅极进行初始化;/n所述第二初始化模块的控制端和第一端与像素驱动电路的扫描信号输入端连接,用于对所述发光器件进行初始化;/n所述数据写入模块用于向所述驱动晶体管的栅极写入数据电压;所述存储模块用于存储所述驱动晶体管的栅极电压;所述驱动晶体管用于根据所述数据电压输出驱动电流,驱动所述发光器件发光。/n

【技术特征摘要】
1.一种像素驱动电路,其特征在于,包括驱动晶体管、存储模块、数据写入模块、第一初始化模块、第二初始化模块和发光器件;
所述第一初始化模块用于对所述驱动晶体管的栅极进行初始化;
所述第二初始化模块的控制端和第一端与像素驱动电路的扫描信号输入端连接,用于对所述发光器件进行初始化;
所述数据写入模块用于向所述驱动晶体管的栅极写入数据电压;所述存储模块用于存储所述驱动晶体管的栅极电压;所述驱动晶体管用于根据所述数据电压输出驱动电流,驱动所述发光器件发光。


2.根据权利要求1所述的像素驱动电路,其特征在于,所述像素驱动电路包括第一扫描信号输入端和第二扫描信号输入端;
所述第一扫描信号输入端与所述第一初始化模块的控制端连接,所述第二扫描信号输入端与所述数据写入模块的控制端连接;
所述第二初始化模块的控制端和第一端与所述第一扫描信号输入端或所述第二扫描信号输入端连接。


3.根据权利要求1所述的像素驱动电路,其特征在于,所述第二初始化模块包括第一晶体管;
所述第一晶体管的栅极作为所述第二初始化模块的控制端,所述第一晶体管的第一极作为所述第二初始化模块的第一端,所述第一晶体管的第二极与所述发光器件的阳极连接。


4.根据权利要求3所述的像素驱动电路,其特征在于,所述像素驱动电路包括第一扫描信号输入端和第二扫描信号输入端;所述第一初始化模块包括第二晶体管,所述数据写入模块包括第三晶体管;
所述第二晶体管的栅极与所述第一扫描信号输入端连接,所述第二晶体管的第一极与初始化信号输入端连接,所述第二晶体管的第二极与所述驱动晶体管的栅极连接;
所述第三晶体管的栅极与所述第二扫描信号输入端连接,所述第三晶体管的第一极与数据信号输入端连接,所述第三晶体管的第二极与所述驱动晶体管的第一极连接。


5.根据权利要求4所述的像素驱动电路,其特征在于,还包括阈...

【专利技术属性】
技术研发人员:解红军
申请(专利权)人:云谷固安科技有限公司
类型:发明
国别省市:河北;13

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1