时钟电路、计算芯片、算力板和数字货币挖矿机制造技术

技术编号:26609813 阅读:37 留言:0更新日期:2020-12-04 21:35
本公开涉及时钟电路、计算芯片、算力板和数字货币挖矿机。所述时钟电路包括串联的M级时钟驱动电路,M是不小于2的整数,所述M级时钟驱动电路中的每一级时钟驱动电路的输入端和输出端之间都设置有串联的N个反相器,其中N是不小于3的奇数。该时钟电路能够提供性能良好的时钟信号。

【技术实现步骤摘要】
时钟电路、计算芯片、算力板和数字货币挖矿机
本公开涉及电子电路领域,并且更具体地涉及时钟电路以及应用该时钟电路的计算芯片、算力板和数字货币挖矿机。
技术介绍
许多计算芯片包括流水线结构。流水线结构可以包括用于执行数据处理任务的级联(或者说,串联)的多级流水线电路。通常,多级流水线电路中的每一级流水线电路都需要一个时钟信号。可以使用时钟电路来提供所需的这些时钟信号。时钟电路可以包括多级时钟驱动电路。由时钟源提供的初始时钟信号可以沿着这些时钟驱动电路逐级传播并且被输出给各级流水线电路。随着计算芯片的功能变得复杂,流水线电路的级别的数量也显著增加。例如,用于执行与虚拟数字加密货币(诸如比特币)相关联的数据处理任务的计算芯片可能具有数十或上百级流水线电路。在这种情况下,期望由时钟电路提供给各级流水线电路的时钟信号能够维持一定的信号幅度和占空比。同时还期望这样时钟电路具有简单的结构和低廉的成本。
技术实现思路
本公开的实施例旨在提供并应用性能良好的时钟信号。根据本公开的第一方面,提供了一种时钟电路,所述时钟电路包括串联的M本文档来自技高网...

【技术保护点】
1.一种时钟电路,其特征在于,所述时钟电路包括串联的M级时钟驱动电路,M是不小于2的整数,所述M级时钟驱动电路中的每一级时钟驱动电路的输入端和输出端之间都设置有串联的N个反相器,其中N是不小于3的奇数。/n

【技术特征摘要】
1.一种时钟电路,其特征在于,所述时钟电路包括串联的M级时钟驱动电路,M是不小于2的整数,所述M级时钟驱动电路中的每一级时钟驱动电路的输入端和输出端之间都设置有串联的N个反相器,其中N是不小于3的奇数。


2.如权利要求1所述的时钟电路,其特征在于,所述M级时钟驱动电路中的每一级时钟驱动电路的输出端为用于执行数据处理任务的流水线结构中的对应一级流水线电路提供时钟信号。


3.如权利要求2所述的时钟电路,其特征在于,所述M级时钟驱动电路中的每一级时钟驱动电路的输出端与所述流水线结构中的对应一级流水线电路的时钟信号输入端之间设置有对应的负载平衡与相位调整模块,所述负载平衡与相位调整模块构成该级时钟驱动电路的输出端口电容负载的一部分,并且对该级时钟驱动电路输出的时钟信号的相位进行调整。


4.如权利要求3所述的时钟电路,其特征在于,所述负载平衡和相位调整模块具有反相器与缓冲器,并且所述负载平衡和相位调整模块根据以下两种配置模式中的一种配置模式被配置:
第一配置模式,其中所述反相器的输入端与所述缓冲器的输入端都被连接到对应一级时钟驱动电路的输出端,所述反相器的输出端被连接到流水线结构的对应一级流水线电路的时钟信号输入端,而所述缓冲器的输出端空载;或者
第二配置模式,其中所述反相器的输入端与所述缓冲器的输入端都被连接到对应一级时钟驱动电路的输出端,所述缓冲器的输出端被连接到流水线结构的流水线电路的时钟信号输入端,而所述反相器的输出端空载。


5.如权利要求4所述的时钟电路,其特征在于,所述M级时钟驱动电路中的相邻的两级时钟驱动电路所对应的两个负载平衡和相位调整模块各自具有选自所述第一配置模式和所述第二配置模式当中的不同配置模式。


6.如权利要求4所述的时钟电路,其特征在于,所述M级时钟驱动电路中的每一级时钟驱动电路...

【专利技术属性】
技术研发人员:李楠杨作兴范志军郭海丰许超
申请(专利权)人:深圳比特微电子科技有限公司
类型:新型
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1