【技术实现步骤摘要】
像素传感电路、控制方法、芯片及像素传感器
本专利技术涉及传感器芯片
,尤其涉及一种像素传感电路、控制方法、芯片及像素传感器。
技术介绍
高位置分辨率一直是智能CMOS(ComplementaryMetalOxideSemiconductor互补金属氧化物半导体)像素传感器芯片的重要指标。目前的智能CMOS像素传感器芯片中的每个像素中都包括感应电路、信号处理电路和读出电路。位置分辨率由感应电路区域的密度决定,在感应电路区域面积相同的情况下,各感应区的间距越小,感应区的密度就越大,位置分辨率就越高。为了提高位置分辨率,传统的技术方案通过尽量简化信号处理电路和读出电路来缩小单像素的面积,以缩小各个感应区域的间距,从而提高感应区的密度。经过多年的研究和发展,目前这种技术路线基本上已经达到极限,很难进一步缩小像素面积,限制了智能CMOS像素传感器芯片的进一步发展。快读出也是智能CMOS像素传感器芯片的另外一个重要指标。最传统的读出方式是卷帘快门式(Rolling-Shutter)。为了提升读出效率,一种做法是采取多行同时 ...
【技术保护点】
1.一种像素传感电路,其特征在于,所述像素传感电路包括:读出电路、及多个像素集群电路,所述像素集群电路中包括多个像素电路;所述读出电路的输入端和所述像素集群电路的输出端连接,所述读出电路的输出端和信息采集电路的输入端连接,其中,/n所述像素集群电路,用于采集感应信息并将所述感应信息转换为状态电信号;/n所述读出电路,用于根据所述像素集群电路接收感应信息的先后顺序的优先级读出所述状态电信号,根据所述状态电信号获取所述像素集群电路的集群地址信息和像素分布信息,将所述集群地址信息和所述像素分布信息发送至信息采集电路,复位所述集群地址信息对应的像素集群电路。/n
【技术特征摘要】
1.一种像素传感电路,其特征在于,所述像素传感电路包括:读出电路、及多个像素集群电路,所述像素集群电路中包括多个像素电路;所述读出电路的输入端和所述像素集群电路的输出端连接,所述读出电路的输出端和信息采集电路的输入端连接,其中,
所述像素集群电路,用于采集感应信息并将所述感应信息转换为状态电信号;
所述读出电路,用于根据所述像素集群电路接收感应信息的先后顺序的优先级读出所述状态电信号,根据所述状态电信号获取所述像素集群电路的集群地址信息和像素分布信息,将所述集群地址信息和所述像素分布信息发送至信息采集电路,复位所述集群地址信息对应的像素集群电路。
2.如权利要求1所述的像素传感电路,其特征在于,所述像素电路包括感应电路和信号处理电路;所述感应电路的输出端和所述信号处理电路的输入端连接,所述信号处理电路的输出端和所述读出电路连接;其中,
所述感应电路,用于接收外界发送的感应信息,并将所述感应信息转换为电信号发送给所述信号处理电路;
所述信号处理电路,用于接收所述电信号并将所述电信号转换为状态电信号;
所述读出电路,用于根据优先级统一读出所述像素集群电路中所有状态电信号。
3.如权利要求2所述的像素传感电路,其特征在于,所述读出电路包括总线开关电路、优先级编码电路及信息处理总线;所述总线开关电路的输入端和所述信号处理电路的输出端连接,所述总线开关电路的第一输出端和所述优先级编码电路连接,所述总线开关电路的第二输出端和所述信息处理总线的输入端连接,所述优先级编码电路的输出端和所述信息处理总线的输入端连接,所述信息处理总线的输出端和所述信号采集电路连接;其中,
所述总线开关电路包括多个或门,所述总线开关电路中的或门和所述像素集群电路一一对应;所述或门用于接收对应的像素集群电路输出的状态电信号,并将所述状态电信号转换为集群地址信号发送至所述优先级编码电路;
所述优先级编码电路,用于根据优先级接收所述集群地址信号,并将所述集群地址信号转换为集群使能信号发送至所述总线开关电路;
所述总线开关电路,用于根据所述集群使能信号控制所述信息处理总线的开启,以使所述信息处理总线获取集群地址信息;
所述总线开关电路,还用于将所述状态电信号发送至所述信息处理总线;
所述信息处理总线,用于根据所述状态电信号获取像素分布信息,并将所述集群地址信息和所述像素分布信息发送至信息采集电路。
4.如权利要求3所述的像素传感电路,其特征在于,所述优先级编码电路,还用于在像素集群电路被读出后,根据读出顺序和所述集群地址信息对所述像素集群电路复位...
【专利技术属性】
技术研发人员:孙向明,康慧丽,
申请(专利权)人:湖北秉正讯腾科技有限公司,
类型:发明
国别省市:湖北;42
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。