【技术实现步骤摘要】
比较器系统
本公开涉及比较器系统,并且尤其涉及但非排他地涉及与开关电源转换器一起使用的电比较器系统。
技术介绍
比较器是接收两个输入信号并且基于输入信号之间的比较提供输出的设备。输入信号中的一个可以是与另一个输入进行比较的恒定参考信号。图1是根据现有技术的比较器100的示意图。比较器100具有用于接收输入电压102的第一输入、用于接收参考电压104的第二输入以及用于提供输出电压106的输出。输出电压106可以处于两种状态中的一个,即:高状态或低状态。高状态可另选地称为高信号,并且低状态可以另选地称为低信号。当输出电压106处于高状态时,输出电压106可以等于提供给比较器100的供电电压,而在处于低状态时,输出电压可以等于零伏(可以称为接地)。比较器100可以被配置为当输入信号102大于参考信号104时以高状态输出输出电压106,并且可以被配置为当输入信号102小于参考信号104时以低状态输出输出电压106。如图2A所示,输出电压106在有限时间内在状态之间转变。图2A是示出图1的比较器100的 ...
【技术保护点】
1.一种用于比较输入信号和参考信号的比较器系统,包括:/n控制器,所述控制器被配置为调节系统输出信号的上升的输出延迟和/或下降的输出延迟;其中:/n所述系统输出信号取决于所述输入信号与所述参考信号之间的比较。/n
【技术特征摘要】
20190517 US 16/415,0541.一种用于比较输入信号和参考信号的比较器系统,包括:
控制器,所述控制器被配置为调节系统输出信号的上升的输出延迟和/或下降的输出延迟;其中:
所述系统输出信号取决于所述输入信号与所述参考信号之间的比较。
2.根据权利要求1所述的比较器系统,其中:
所述系统输出信号包括高状态和低状态;
所述上升的输出延迟包括上升的延迟时间和上升时间;
所述下降的输出延迟包括下降的延迟时间和下降时间;
所述上升的延迟时间是从所述输入信号与所述参考信号之间的所述比较花费的时间,所述参考信号触发了所述系统输出信号从所述低状态到所述高状态的低至高的转变,直到所述低至高的转变开始;
所述上升时间是所述系统输出信号从所述低至高转变开始时从所述低状态转变到所述高状态所花费的时间;
所述下降的延迟时间是从所述输入信号与所述参考信号之间的所述比较花费的时间,所述参考信号触发了所述系统输出信号从所述高状态到所述低状态的高至低的转变,直到所述高至低的转变开始;并且
所述下降时间是所述系统输出信号从所述高至低转变开始时从所述高状态转变到所述低状态所花费的时间。
3.根据权利要求1或权利要求2所述的比较器系统,其中:
所述上升的输出延迟是所述上升的延迟时间与所述上升时间的总和;并且
所述下降的输出延迟是所述下降的延迟时间与所述下降时间的总和。
4.根据任一前述权利要求所述的比较器系统,其中所述控制器被配置为调节所述系统输出信号的所述上升的输出延迟和所述下降的输出延迟,使得:
i)所述上升的输出延迟小于所述下降的输出延迟;或者
ii)所述下降的输出延迟小于所述上升的输出延迟;或者
iii)所述上升的输出延迟和所述下降的输出延迟相等。
5.根据任一前述权利要求所述的比较器系统,其中所述控制器被配置为基于从下列中的一者处接收的信号来调节所述系统输出信号的所述上升的输出延迟和/或所述下降的输出延迟:
i)存储器元件,所述存储器元件被配置为存储与所述系统输出信号的所述上升的输出延迟和/或所述下降的输出延迟有关的数据,其中从所述存储器元件处接收的所述信号取决于存储在所述存储器元件内的所述数据;或者
ii)电路的至少一部分,其中由所述控制器接收的所述信号取决于所述电路的所述至少一部分的一个或多个要求。
6.根据权利要求5所述的比较器系统,其中:
所述控制器被配置为基于从所述电路的所述至少一部分处接收的所述信号来调节所述系统输出信号的所述上升的输出延迟和/或所述下降的输出延迟;并且
所述比较器系统是在所述电路内实现的。
7.根据任一前述权利要求所述的比较器系统,包括比较器,所述比较器被配置为:
接收所述输入信号和所述参考信号;以及
提供所述系统输出信号。
8.根据权利要求7所述的比较器系统,其中:
所述比较器耦接到所述控制器,所述控制器被配置为调节所述系统输出信号的所述上升的输出延迟和/或所述下降的输出延迟。
9.根据权利要求8所述的比较器系统,其中:
所述控制器被配置为通过执行下列中的至少一者来调节所述系统输出信号的所述上升的输出延迟和/或所述下降的输出延迟:
调节提供给所述比较器的第一供电电压;
调节提供给所述比较器的偏置电流;以及
启用和/或禁用所述比较器的部件。
10.根据权利要求7至9中任一项所述的比较器系统,其中所述比较器为磁滞比较器。
11.根据权利要求1至6中任一项所述的比较器系统,包括多个比较器,其中:
每个比较器被配置为:
i)接收所述输入信号和所述参考信号;以及
ii)提供比较器输出信号,其中所述比较器输出信号中的每个具有不同的上升的输出延迟和/或下降的输出延迟;
所述控制器被配置为通过选择性地启用或禁用所述比较器中的至少一个比较器来调节所述系统输出信号的所述上升的输出延迟和/或所述下降的输出延迟;并且
所述系统输出信号包括由启用的比较器提供的所述比较器输出信号。
12.根据权利要求11所述的比较器系统,包括一个或多个逻辑门,其中:
所述比较器输出信号中的每个被提供给所述逻辑门或每个逻辑门;并且
所述逻辑门或每个逻辑门输出所述系统输出信号,使得所述系统输出信号包括由启用的比较器提供的所述比较器输出信号。
13.根据权利要求12所述的比较器系统,其中所述逻辑门或每个逻辑门是或门。
14.根据权利要求11至13中任一项所述的比较器系统,其中所述比较器中的至少一个比较器为磁滞比较器。
15.根据权利要求11至14中任一项所述的比较器系统,其中所述多个比较器包括第一比较器和第二比较器。
16.根据权利要求15所述的比较器系统,其中所述控制器被配置为:
从所述第一比较器处接收所述比较器输出信号;以及
基于从所述第一比较器处接收的所述比较器输出信号来启用或禁用所述第二比较器。
17.根据权利要求16所...
【专利技术属性】
技术研发人员:维卡斯·维纳亚克,大卫·库尼思·周,内森·威利斯·约翰,西德尼·陈,
申请(专利权)人:西莱戈技术有限公司,
类型:发明
国别省市:美国;US
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。