一种准N查找表的FPGA架构制造技术

技术编号:26346345 阅读:20 留言:0更新日期:2020-11-13 21:20
一种准N查找表的FPGA架构,涉及集成电路技术。本发明专利技术是基于一种准N查找表的FPGA架构的设计,以常用的四查找表FPGA为例,本发明专利技术使用的准五查找表,具有五个输入信号及17种输出状态包括16种可编程状态以及1种关断状态。其中五个输入信号包括四个常规输入信号和一个控制输入信号,只有控制信号为低时与四个常规输入信号组成16种可编程输出状态;当控制信号为高时查找表都被关闭,这意味着查找表不存在漏电流。本发明专利技术的有益效果是:通过关断待机的查找表,可以显著降低FPGA的静态功耗,解决现在静态功耗过大的问题;可以解决由于FPGA晶体管密度较大带来的成品率较低的问题,当出厂检测FPGA中有小部分查找表功能异常时,可通过软件编程的方式将该损坏部分查找表的控制输入信号长置为0,使损坏的查找表部分保持关闭被禁用,进而防止其影响整个电路的良性。

【技术实现步骤摘要】
一种准N查找表的FPGA架构
本专利技术涉及集成电路技术,更具体涉及一种新型准N查找表的FPGA架构。
技术介绍
现场可编程门阵列(FPGA),作为专用集成电路(ASIC)领域中的一种半定制电路,因为其既拥有定制电路的所不具备的灵活性,又克服了原有可编程器件门电路数有限的缺点,可以显著降低成本与设计周期,因而得到了广泛的应用。然而随着工艺尺寸不断地缩小到目前的7nm,FPGA器件中的晶体管密度也越来越大,并且随着单元门的阈值电压越来越低,漏电流问题所产生的静态功耗已经到了不可忽视的程度。功耗过高会导致发热量增大,提高运行成本的同时还会增大由于温度过高以致系统重启等问题的可能性,同时对FPGA内部的时序也有不利影响,最终导致可靠性下降。因此需要一种有效的FPGA设计架构来解决其静态功耗的问题。当前降低FPGA静态功耗的方法主要是依靠低功耗工艺与器件,比如提高非关键路径上晶体管的阈值电压以减小亚阈值漏电流,但这类方法同时也会出现提高延迟、牺牲器件性能等问题。同样的,由于FPGA中晶体管密度越来越大,工艺生产过程中出现某一部分本文档来自技高网...

【技术保护点】
1.一种准N查找表的FPGA架构,包含一种新型可编程逻辑模块,其特征在于,所述可编程逻辑模块包含若干准N查找表。/n

【技术特征摘要】
1.一种准N查找表的FPGA架构,包含一种新型可编程逻辑模块,其特征在于,所述可编程逻辑模块包含若干准N查找表。


2.如权利要求1所述的准N查找表,其特征在于,N为输入信号个数,当N等于5时,具有五个输入信号及17种输出状态其中包括16种可编程状态以及1种关断状态。


3.如权利要求2所述的五个输入信号,其特征在于,包括四个常规输入信号和一个控制输入信号,其中只有常规输入信号为低时与四个常规输入信号I组成16种可编程输出状态;当控制输入信号为高时的其他16种输入状态所述查找表都被关闭,漏电流无法通过。


4.如权利要求3所述的控制输...

【专利技术属性】
技术研发人员:廖永波林凡侯伶俐李平聂瑞宏彭辰曦
申请(专利权)人:电子科技大学
类型:发明
国别省市:四川;51

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1