【技术实现步骤摘要】
逐次比较型模数转换器和流水线型模数转换器
本专利技术涉及一种逐次比较型模数转换器(ADconverter)和流水线型模数转换器。
技术介绍
以往,在耳机的主动降噪(ANC)系统中,首先对来自外部的噪声进行AD转换。接着,由DSP(DigitalSignalProcessor:数字信号处理器)计算要消除AD转换后的噪声中的到达耳朵的噪声分量的声音。然后,将该计算结果进行数模(DA)转换后从耳机输出,由此消除到达耳朵的噪声。此时,如果AD转换花费时间,则要消除噪声的信号赶不上来自外部的噪声,无法完全消除噪声。因此,在这样的系统中,期望一种转换延迟少的AD转换器。作为延迟少的AD转换器,例如已知一种专利文献1和2中记载的流水线型A/D转换器。另外,作为AD转换器,已知一种专利文献3中记载的逐次比较型A/D转换器。现有技术文献专利文献专利文献1:日本特开2003-163597号公报专利文献2:美国专利第8643529号说明书专利文献3:日本特开2011-114577号公报 >专利技术内本文档来自技高网...
【技术保护点】
1.一种逐次比较型模数转换器,具备:/n接收电路,其接收第一模拟输入信号,连续地输出与所述第一模拟输入信号相应的第二模拟输入信号;/n差信号计算电路,其计算n次的逐次转换中的各次逐次转换中的所述第二模拟输入信号与模拟基准信号的差信号,其中,n为2以上的自然数,以下相同;/n判定电路,其判定所述差信号的电压是否高于参照电压;/n基准值运算电路,其基于所述判定电路的判定结果来更新基准值,使得所述模拟基准信号接近所述第二模拟输入信号;/n数模转换器,其将所述基准值转换为所述模拟基准信号;以及/n输出电路,其基于所述判定电路的判定结果来输出数字输出信号。/n
【技术特征摘要】
20190507 JP 2019-087622;20200302 JP 2020-0348501.一种逐次比较型模数转换器,具备:
接收电路,其接收第一模拟输入信号,连续地输出与所述第一模拟输入信号相应的第二模拟输入信号;
差信号计算电路,其计算n次的逐次转换中的各次逐次转换中的所述第二模拟输入信号与模拟基准信号的差信号,其中,n为2以上的自然数,以下相同;
判定电路,其判定所述差信号的电压是否高于参照电压;
基准值运算电路,其基于所述判定电路的判定结果来更新基准值,使得所述模拟基准信号接近所述第二模拟输入信号;
数模转换器,其将所述基准值转换为所述模拟基准信号;以及
输出电路,其基于所述判定电路的判定结果来输出数字输出信号。
2.根据权利要求1所述的逐次比较型模数转换器,还具备:
作为所述接收电路的第一接收电路至第m接收电路,其中,m为2以上的自然数,以下相同;
作为所述判定电路的第一判定电路至第m判定电路;
作为所述数模转换器的第一数模转换器至第m数模转换器;以及
作为所述差信号计算电路的第一差信号计算电路至第m差信号计算电路,
所述基准值运算电路基于所述第一判定电路至所述第m判定电路的在进行所述逐次转换的时刻的判定结果,来更新与所述第一数模转换器至所述第m数模转换器分别相对应的所述基准值,
所述输出电路基于所述第一判定电路至所述第m判定电路的判定结果,来运算所述数字输出信号。
3.根据权利要求2所述的逐次比较型模数转换器,其中,
所述基准值运算电路基于所述第一判定电路至所述第m判定电路的判定结果,来设定具有判定所述第二模拟输入信号时的多个判定区间的电压范围,
所述基准值运算电路对与所述第一数模转换器至所述第m数模转换器分别相对应的所述基准值进行更新运算,使得基于所述判定电路的第j次的判定的所述多个判定区间中的第一判定区间内的判定结果所设定的第(j+1)次的判定时的所述电压范围成为与基于同所述第一判定区间邻接的第二判定区间内的判定结果所设定的第(j+1)次的判定时的电压范围在至少一部分的范围重叠的电压范围,其中,j为1≤j≤(n-1)的自然数,以下相同。
4.根据权利要求3所述的逐次比较型模数转换器,其中,
所述基准值运算电路对与所述第一数模转换器至所述第m数模转换器分别相对应的所述基准值进行更新,使得在第(j+1)次的判定时所述电压范围的宽度为第j次的判定时的所述电压范围的宽度的一半的宽度。
5...
【专利技术属性】
技术研发人员:小山一夫,
申请(专利权)人:旭化成微电子株式会社,
类型:发明
国别省市:日本;JP
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。