【技术实现步骤摘要】
电容取样电路
本公开涉及电容取样电路,且具体地说(但不排他性地)涉及包括电容取样电路的逐次近似寄存器(SAR)模/数转换器(ADC)。
技术介绍
逐次近似模/数转换器电路(ADC)是使用逐次近似寄存器(SAR)将模拟波形转换为数字输出信号的一种类型的模/数转换器电路。SARADC上的取样可在总体SARADC电路的数/模转换器(DAC)中存在的取样电容器的底板或顶板中的任一个上发生。
技术实现思路
根据本公开的第一方面,提供一种电路,其包括电容取样电路,其中所述电容取样电路包括:第一差分输入端,其被配置成接收一对差分输入信号中的第一个;第二差分输入端,其被配置成接收所述对差分输入信号中的另一个;电容电路输出端,其被配置成提供经取样输出信号;多个第一取样电容器,其各自具有第一板和第二板;多个参考电压端子,其各自配置成接收相应参考电压;第一电容器第一板开关块,其被配置成选择性地将所述多个第一取样电容器中的每一个的第一板连接到以下中的任一个:(i)第一差分输入端;或(ii)所述多个参考电压端子中的相应一个;以及第一电容器第二板开关,其被配置成选择性地将所述多个第一取样电容器的第二板连接到第二差分输入端,或从第二差分输入端断开。此电容取样电路可执行全差分电容取样,这可有利地减小跨越第一取样电容器取样的任何共模噪声。在一个或多个实施例中,所述电路进一步包括控制器,其被配置成控制第一电容器第一板开关块和第一电容器第二板开关,以便在以下两者之 ...
【技术保护点】
1.一种电路,其特征在于,包括电容取样电路(330),其中所述电容取样电路(330)包括:/n第一差分输入端(304),其被配置成接收一对差分输入信号中的第一个;/n第二差分输入端(302),其被配置成接收所述一对差分输入信号中的另一个;/n电容电路输出端(305),其被配置成提供经取样的输出信号;/n多个第一取样电容器(320),其各自具有第一板(334)和第二板(336);/n多个参考电压端子(332),其各自配置成接收相应参考电压;/n第一电容器第一板开关块(326),其被配置成选择性地将所述多个第一取样电容器(320)中的每一个的所述第一板(334)连接到以下中的任一个:(i)所述第一差分输入端(304);或(ii)所述多个参考电压端子(332)中的相应一个;以及/n第一电容器第二板开关(327),其被配置成选择性地将所述多个第一取样电容器(320)中的每一个的所述第二板(336)连接到所述第二差分输入端(302)或从所述第二差分输入端(302)断开。/n
【技术特征摘要】
20190327 EP 19165614.91.一种电路,其特征在于,包括电容取样电路(330),其中所述电容取样电路(330)包括:
第一差分输入端(304),其被配置成接收一对差分输入信号中的第一个;
第二差分输入端(302),其被配置成接收所述一对差分输入信号中的另一个;
电容电路输出端(305),其被配置成提供经取样的输出信号;
多个第一取样电容器(320),其各自具有第一板(334)和第二板(336);
多个参考电压端子(332),其各自配置成接收相应参考电压;
第一电容器第一板开关块(326),其被配置成选择性地将所述多个第一取样电容器(320)中的每一个的所述第一板(334)连接到以下中的任一个:(i)所述第一差分输入端(304);或(ii)所述多个参考电压端子(332)中的相应一个;以及
第一电容器第二板开关(327),其被配置成选择性地将所述多个第一取样电容器(320)中的每一个的所述第二板(336)连接到所述第二差分输入端(302)或从所述第二差分输入端(302)断开。
2.根据权利要求1所述的电路,其特征在于,进一步包括控制器,所述控制器被配置成控制所述第一电容器第一板开关块(326)和所述第一电容器第二板开关(327)以便在以下两者之间交替:
(a)取样操作状态,其中:
所述第一电容器第一板开关块(326)将所述多个第一取样电容器(320)中的每一个的所述第一板(334)连接到所述第一差分输入端(304);且
所述第一电容器第二板开关(327)将所述多个第一取样电容器(320)中的每一个的所述第二板(336)连接到所述第二差分输入端(302);以及
(b)转换操作状态,其中:
所述第一电容器第一板开关块(326)将所述多个第一取样电容器(320)中的每一个的所述第一板(334)连接到所述多个参考电压端子(332)中的相应一个;且
所述第一电容器第二板开关(327)将所述多个第一取样电容器(320)中的每一个的所述第二板(336)从所述第二差分输入端(302)断开。
3.根据权利要求1或权利要求2所述的电路,其特征在于,所述电路为数/模转换器电路。
4.根据权利要求1或权利要求2所述的电路,其特征在于,所述电路为模/数转换器电路电路。
5.一种SARADC电路(300;400),其特征在于,包括:
第一电容取样电路(330;430),其包括根据权利要求1或权利要求2所述的电容取样电路;
比较器(314;414),其包括比较器第一输入端和比较器输出端;以及
SAR逻辑块(316;416),其包括:
SAR逻辑输入端(354;454),其被配置成接收比较器输出信号;
SAR逻辑反馈端子(356;456),其被配置成提供SAR逻辑反馈信号,所述SAR逻辑反馈信号表示用于供应为针对所述第一电容取样电路(330;430)的参考的数字词,其中所述数字词包括多个位,其中所述SAR逻辑块(316;416)被配置成处理所述比较器输出信号以便确定所述SAR逻辑反馈信号;以及
SAR逻辑输出端(358;458),其被配置成在转换结束时提供表示所述数字词的ADC输出信号;
其中:
所述第一电容取样电路(330;430)的所述电容电路输出端(30...
【专利技术属性】
技术研发人员:埃里克·奥列曼,阿方斯·利特耶斯,利昂·范德迪森,
申请(专利权)人:恩智浦有限公司,
类型:发明
国别省市:荷兰;NL
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。