当前位置: 首页 > 专利查询>清华大学专利>正文

一种低杂散的模拟锁相环线性化电路制造技术

技术编号:26226163 阅读:71 留言:0更新日期:2020-11-04 11:03
本发明专利技术涉及一种低杂散的模拟锁相环线性化电路,属于模拟集成电路设计技术领域。本发明专利技术由鉴频鉴相器、电荷泵、脉冲电流源、脉冲产生器、压控振荡器、分频器以及误差积累调制器组成。所述脉冲产生器控制脉冲电流源产生一定脉宽的电流,将稳态下的锁定点移动到电荷泵的线性工作区,从而减小量化噪声折叠效应以及压控振荡器输入电压的瞬间纹波。本发明专利技术的低杂散的模拟锁相环线性化电路,达到了既可以使得PLL工作在CP线性区域又不引起显著参考杂散的电路结构的效果。

【技术实现步骤摘要】
一种低杂散的模拟锁相环线性化电路
本专利技术涉及一种低杂散的模拟锁相环线性化电路,属于模拟集成电路设计

技术介绍
锁相环(以下简称PLL)是各类通信、时钟芯片中的核心电路,其输出信号的频谱噪声、抖动、杂散等指标非常关键,会直接关系到系统性能。电荷泵(以下简称CP)是PLL中的重要模块,其输出电流经过环路滤波器后产生压控振荡器的控制电压。CP输出信号的噪声性能至关重要,决定着整个PLL的带内噪底以及PLL输出时钟的抖动。电荷泵将鉴频鉴相器输出的相位信号转化为电流信号,理想的CP输入输出函数是斜率固定的线性关系,如图8(a)所示,纵坐标为电荷泵的输出电荷,横坐标为相位差,但实际电路中由于器件工作的各类非理想因素,会在相位差为零附近出现非线性效应。尤其是在小数分频PLL中,CP的非线性特性会将PLL带宽之外的小数调制器噪声折叠搬移到PLL带宽之内,恶化PLL的带内噪声;同时也会恶化PLL参考杂散频率处的杂散性能。对于CP的非线性恶化PLL带内噪声的问题,已有文献记载了解决方法。如Hung-MingChien在2004年发表的本文档来自技高网...

【技术保护点】
1.一种低杂散的模拟锁相环线性化电路,其特征在于,所述模拟锁相环线性化电路至少包括:/n脉冲电流源、脉冲产生器、鉴频鉴相器、电荷泵、滤波器、压控振荡器、分频器以及误差积累调制器;/n所述的脉冲产生器通过脉冲信号连接并控制所述脉冲电流源;所述的鉴频鉴相器与所述脉冲产生器相连;所述的电荷泵与所述鉴频鉴相器相连;所述滤波器与所述电荷泵以及所述脉冲电流源在同一点相连;所述压控振荡器与所述滤波器相连;所述分频器与所述压控振荡器相连;所述误差积累调制器与所述分频器相连。/n

【技术特征摘要】
1.一种低杂散的模拟锁相环线性化电路,其特征在于,所述模拟锁相环线性化电路至少包括:
脉冲电流源、脉冲产生器、鉴频鉴相器、电荷泵、滤波器、压控振荡器、分频器以及误差积累调制器;
所述的脉冲产生器通过脉冲信号连接并控制所述脉冲电流源;所述的鉴频鉴相器与所述脉冲产生器相连;所述的电荷泵与所述鉴频鉴相器相连;所述滤波器与所述电荷泵以及所述脉冲电流源在同一点相连;所述压控振荡器与所述滤波器相连;所述分频器与所述压控振荡器相连;所述误差积累调制器与所述分频器相连。


2.根据权利要求1所述的脉冲产生器,其特征在于,所述脉冲产生器包括:
第一触发器、第二触发器、第三触发器、第四触发器、第五触发器、与门、第一反相器、第二反相器、第三反相器、第四反相器、第五反相器、第六反相器、第七反相器、第八反相器以及或非门;
所述第一触发器的数据极D与第二反相器的输出以及第三反相器的输入相连;所述第二反相器的输入与所述第一反相器的输出相连;所述第一反相器的输入接参考时钟信号2;所述第一触发器的正输出极与...

【专利技术属性】
技术研发人员:张雷袁泽心
申请(专利权)人:清华大学
类型:发明
国别省市:北京;11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1