一种数字电路功耗优化的方法、系统及存储介质技术方案

技术编号:26223150 阅读:33 留言:0更新日期:2020-11-04 10:54
本申请某一实施例提供一种层数字电路功耗优化的方法、系统及存储介质,其中,方法包括:建立时间时序违例修复;根据所述时间时序违例修复,建立时间时序修复程序;根据所述时间时序违例修复,通过所述时间修复程序筛选并删除可移除的缓冲器;修复保持时间违例,完成数字电路功耗优化。本发明专利技术主要利用的是不同的流程顺序,通过改变时序修复和功耗优化的先后顺序以达到更好的优化功耗的目的。由于功耗优化的方法是减小器件尺寸或是减少缓冲器数量,当器件尺寸减小后其实是对功耗和保持时间都有利的,所以说把修保持时间放在功耗优化之后能减少修保持时间的时候器件使用量,进而有利于面积和功耗的优化。

【技术实现步骤摘要】
一种数字电路功耗优化的方法、系统及存储介质
本专利技术涉及数字电路设计
,特别是涉及一种数字电路功耗优化的方法、系统及存储介质。
技术介绍
随着技术及工艺的快速发展,功耗成为集成电路设计中的一个十分关键的问题,进入深亚微米和纳米工艺以后,器件尺寸进一步减小,电路性能快速提高,电路集成度急速增加,出现了很多新的功耗问题,例如漏电流的迅猛增长引起了一系列新问题的产生。低功耗设计也面临更多问题和更高的要求,尤其是对功耗增加比较敏感的应用场合,如高性能计算机系统、便携式电子产品、移动通讯产品。在数字电路实现过程中,传统的功耗优化流程是在时序完全收敛以后再进行功耗的优化,此种方法虽然能一定程度上降低芯片功耗,但由于在满足芯片时序收敛时为修复保持时序违例所增加的芯片面积则被白白浪费。例如为修复保持违例所增加的缓冲器,可能在功耗优化后就不需要增加了。
技术实现思路
本专利技术提出了一种数字电路功耗优化方法及系统,时序签核工具为PrimeTime,其可在不同的工艺平台及不同项目上重复使用,减少了芯片数字电路的功耗和面积,同时节本文档来自技高网...

【技术保护点】
1.一种数字电路功耗优化的方法,其特征在于,包括:/n建立时间时序违例修复;/n根据所述时间时序违例修复,建立时间时序修复程序;/n根据所述时间时序违例修复,通过所述时间修复程序筛选并删除可移除的缓冲器;/n修复保持时间违例,完成数字电路功耗优化。/n

【技术特征摘要】
1.一种数字电路功耗优化的方法,其特征在于,包括:
建立时间时序违例修复;
根据所述时间时序违例修复,建立时间时序修复程序;
根据所述时间时序违例修复,通过所述时间修复程序筛选并删除可移除的缓冲器;
修复保持时间违例,完成数字电路功耗优化。


2.如权利要求1所述的一种数字电路功耗优化的方法,其特征在于,还包括:根据所述时间时序违例修复,通过所述时间修复程序筛选并替换满足预设尺寸的器件。


3.如权利要求1所述的一种数字电路功耗优化的方法,其特征在于,所述建立时间修复违例包括:筛选满足预设条件的连接线及负载电路,判断缓冲器插入位置,根据所述位置完成缓冲器插入。


4.如权利要求1所述的一种数字电路功耗优化的方法,其特征在于,所述修复保持时间违例包括:判断建立时间违例路径,在所述违例路径上判断缓冲器或延时器插入位置,根据所述缓冲器或延时器插入位置进行缓冲器或延时器插入。


5.一种数字电路功耗优化的系统,其特征在于,包括:
修复违例建立模块,用于建立时间时序违例修复;
修复程序安装模块,用于根据所述时间时序违例修复,建立...

【专利技术属性】
技术研发人员:王锐赵鹏飞莫军李建军王亚波
申请(专利权)人:广芯微电子广州股份有限公司
类型:发明
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1