迟滞电压可配置的比较器及迟滞电压的控制方法技术

技术编号:25893722 阅读:26 留言:0更新日期:2020-10-09 23:39
本发明专利技术公开了一种迟滞电压可配置的比较器及其迟滞电压的控制方法,包括:基准电压电路,用于给差分输入电路及共源共栅电路分别提供第一基准电压及第二基准电压;差分输入电路,包括:第一差分输入级及第二差分输入级;以及所述共源共栅电路,用于将所述第一差分输入级的输出电压和所述第二差分输入级的电压放大后发送至所述比较器本体。本发明专利技术可以实现迟滞电压的可配置,可对高低转换阀值进行精确的调节,满足系统设计时,对不同迟滞电压的需求。

【技术实现步骤摘要】
迟滞电压可配置的比较器及迟滞电压的控制方法
本专利技术涉及模拟集成电路领域,具体地,涉及迟滞电压可配置的比较器及其迟滞电压的控制方法。
技术介绍
迟滞比较器是一个具有迟滞回环传输特性的CMOS比较器。通常在反相输入单门限电压比较器的基础上引入正反馈网络,就组成了具有双门限值的反相输入迟滞比较器。由于反馈的作用,这种比较器的门限电压是随输出电压的变化而变化的。它的灵敏度低一些,但抗干扰能力却大大提高。通常情况下,比较器工作在噪声环境中,如果比较器足够快且信号的噪声足够大的话,其输出端也将存在噪声,影响信号检测的性能。在特定情况下,在比较器中引入迟滞特性,迟滞电压必须大于或等于最大噪声幅度。迟滞比较器广泛应用于通信电路、信号检测等领域,它可以降低干扰信号的灵敏度,实现波形的变换和信号整形。迟滞比较器的正负阈值不同的比较特性,能够用于电压鉴幅电路中。迟滞比较器的电路结构较多,图1a中显示了常用的由反馈电阻构成的迟滞比较器。在迟滞电压比较器中,只要噪声电压引起输入信号电压的变化幅度不超过迟滞电压,就能保证输出状态的稳定。该电路结构简单,其电压迟滞的宽度与内部MOS管尺寸和工艺参数有关,因此迟滞电压宽度不够精确,还有一些CMOS集成电路设计方法的迟滞比较器,如图2所述的迟滞比较器,其也是通过调整反馈信号来产生迟滞电压。迟滞比较器往往会是固定的迟滞电压,如果需调整比较器的迟滞电压,就需要在电路设计时,对外部反馈电路网络进行重新设计,增加电路的复杂程度,造成设计的重复和资金的浪费。专
技术实现思路
本专利技术的目的是提供一种迟滞电压可配置的比较器及迟滞电压的控制方法,该迟滞电压可配置的比较器及迟滞电压的控制方法可以实现迟滞电压的可配置,可对高低转换阀值进行精确的调节,满足系统设计时,对不同迟滞电压的需求。为了实现上述目的,本专利技术提供了一种迟滞电压可配置的比较器,该迟滞电压可配置的比较器包括:基准电压电路,用于给差分输入电路及共源共栅电路分别提供第一基准电压及第二基准电压;差分输入电路,包括:第一差分输入级,包括:第一非门、第二非门、第一开关管、第二开关管、第一输入对管、第一迟滞电压调整管;其中所述第一非门的输入端连接于比较器本体的输出端,所述第一非门的输出端连接于所述第二非门的输入端及所述第二开关管的栅极,所述第二非门的输出端连接于所述第一开关管栅极,所述第一开关的漏极分别连接于所述比较器本体的第一电压输入端和第一输入对管的栅极,所述第一开关管的源极分别连接于所述第二开关管的漏极和所述第一迟滞电压调整管的栅极,所述第一迟滞电压调整管的漏极分别连接于所述第一输入对管的漏极及共源共栅电路,所述第一迟滞电压调整管的源极连接于所述第一输入对管的源极;第二差分输入级,包括:第三非门、第三开关管、第四开关管、第二输入对管、第二迟滞电压调整管;其中所述第三非门的输入端连接于比较器本体的输出端及所述第四开关管的栅极,所述第三非门的输出端连接于所述第三开关管的栅极,所述第三开关的漏极分别连接于所述比较器本体的第二电压输入端和第二输入对管的栅极,所述第三开关管的源极分别连接于所述第四开关管的漏极和所述第二迟滞电压调整管的栅极,所述第二迟滞电压调整管的漏极分别连接于所述第二输入对管的漏极及所述共源共栅电路,所述第二迟滞电压调整管的源极连接于所述第二输入对管的源极;以及所述共源共栅电路,用于将所述第一差分输入级的输出电压和所述第二差分输入级的电压放大后发送至所述比较器本体。优选地,以下至少之一者为MOS管:第一开关管、第二开关管、第一输入对管、第一迟滞电压调整管、第三开关管、第四开关管、第二输入对管、第二迟滞电压调整管。优选地,所述共源共栅电路由多个MOS管相连接而成。优选地,所述比较器本体为两级开环比较器。另外,本实施例还提供一种迟滞电压的控制方法,使用上述的迟滞电压可配置的比较器,所述迟滞电压的控制方法包括:在所述比较器本体的输出电平为低电平时,所述第一差分输入级的输入管的尺寸为第一输入对管,所述第二差分输入级的输入管的尺寸为第二输入对管与第二迟滞电压调整管的和;以及在所述比较器本体的输出电平为高电平时,所述第一差分输入级的输入管的尺寸为所述第一输入对管与第一迟滞电压调整管的和,所述第二差分输入级的输入管的尺寸为第二输入对管。根据上述技术方案,本专利技术利用差分输入电路来产生可配置的迟滞电压,在实际使用时,可以根据实际情况选择合适的第一输入对管、第一迟滞电压调整管及第二输入对管、第二迟滞电压调整管,可以根据不同的信号输入和噪声的大小来选择合适的迟滞电压等级,提高比较器的精确度,减少噪声的干扰。本专利技术的其他特征和优点将在随后的具体实施方式部分予以详细说明。附图说明附图是用来提供对本专利技术的进一步理解,并且构成说明书的一部分,与下面的具体实施方式一起用于解释本专利技术,但并不构成对本专利技术的限制。在附图中:图1a是现有技术中显示了常用的由反馈电阻构成的迟滞比较器;图1b是图1a产生的迟滞电压的效果图;图2是现有技术中通过调整反馈信号来产生迟滞电压的迟滞比较器;以及图3是说明本专利技术的一种迟滞电压可配置的比较器的电路图。具体实施方式以下结合附图对本专利技术的具体实施方式进行详细说明。应当理解的是,此处所描述的具体实施方式仅用于说明和解释本专利技术,并不用于限制本专利技术。在详细陈述本实施例之前,先简单说一下现有技术中的缺陷,迟滞比较器往往会是固定的迟滞电压,如果需调整比较器的迟滞电压,就需要在电路设计时,对外部反馈电路网络进行重新设计,增加电路的复杂程度,造成设计的重复和资金的浪费。相关技术中,需要在施密特触发器电路的基础上进行改进,对其电流进行调节,但其高低翻转阀值电平受生产工艺、电源电压和温度的影响,迟滞宽度不够精确,在实际的应用中存在较大的缺陷,在应用中很难达到设计所需精度。在本实施例中,本专利技术的提供一种迟滞电压可配置的比较器的电路连接图,所述迟滞电压可配置的比较器包括:基准电压电路,用于给差分输入电路及共源共栅电路分别提供第一基准电压及第二基准电压;差分输入电路,包括:第一差分输入级,包括:第一非门、第二非门、第一开关管、第二开关管、第一输入对管、第一迟滞电压调整管;其中所述第一非门的输入端连接于比较器本体的输出端,所述第一非门的输出端连接于所述第二非门的输入端及所述第二开关管的栅极,所述第二非门的输出端连接于所述第一开关管栅极,所述第一开关的漏极分别连接于所述比较器本体的第一电压输入端和第一输入对管的栅极,所述第一开关管的源极分别连接于所述第二开关管的漏极和所述第一迟滞电压调整管的栅极,所述第一迟滞电压调整管的漏极分别连接于所述第一输入对管的漏极及共源共栅电路,所述第一迟滞电压调整管的源极连接于所述第一输入对管的源极;第二差分输入级,包括:第三非门、第三开关管、第四开关管、第二输入对管、第二迟滞电压调整管;其中所述第三非门的输入端连接于比较器本体的输出端及所述第四开关管的栅极,所述第三非门的输出端连接于所述第三开本文档来自技高网
...

【技术保护点】
1.一种迟滞电压可配置的比较器,其特征在于,该迟滞电压可配置的比较器包括:/n基准电压电路,用于给差分输入电路及共源共栅电路分别提供第一基准电压及第二基准电压;/n差分输入电路,包括:/n第一差分输入级,包括:第一非门、第二非门、第一开关管、第二开关管、第一输入对管、第一迟滞电压调整管;其中所述第一非门的输入端信号连接于比较器本体的输出端,所述第一非门的输出端信号连接于所述第二非门的输入端及所述第二开关管的栅极,所述第二非门的输出端信号连接于所述第一开关管栅极,所述第一开关的漏极分别连接于所述比较器本体的第一电压输入端和第一输入对管的栅极,所述第一开关管的源极分别连接于所述第二开关管的漏极和所述第一迟滞电压调整管的栅极,所述第一迟滞电压调整管的漏极分别连接于所述第一输入对管的漏极及共源共栅电路,所述第一迟滞电压调整管的源极连接于所述第一输入对管的源极;/n第二差分输入级,包括:第三非门、第三开关管、第四开关管、第二输入对管、第二迟滞电压调整管;其中所述第三非门的输入端连接于比较器本体的输出端及所述第四开关管的栅极,所述第三非门的输出端连接于所述第三开关管的栅极,所述第三开关的漏极分别连接于所述比较器本体的第二电压输入端和第二输入对管的栅极,所述第三开关管的源极分别连接于所述第四开关管的漏极和所述第二迟滞电压调整管的栅极,所述第二迟滞电压调整管的漏极分别连接于所述第二输入对管的漏极及所述共源共栅电路,所述第二迟滞电压调整管的源极连接于所述第二输入对管的源极;以及/n所述共源共栅电路,用于将所述第一差分输入级的输出电压和所述第二差分输入级的电压放大后发送至所述比较器本体。/n...

【技术特征摘要】
1.一种迟滞电压可配置的比较器,其特征在于,该迟滞电压可配置的比较器包括:
基准电压电路,用于给差分输入电路及共源共栅电路分别提供第一基准电压及第二基准电压;
差分输入电路,包括:
第一差分输入级,包括:第一非门、第二非门、第一开关管、第二开关管、第一输入对管、第一迟滞电压调整管;其中所述第一非门的输入端信号连接于比较器本体的输出端,所述第一非门的输出端信号连接于所述第二非门的输入端及所述第二开关管的栅极,所述第二非门的输出端信号连接于所述第一开关管栅极,所述第一开关的漏极分别连接于所述比较器本体的第一电压输入端和第一输入对管的栅极,所述第一开关管的源极分别连接于所述第二开关管的漏极和所述第一迟滞电压调整管的栅极,所述第一迟滞电压调整管的漏极分别连接于所述第一输入对管的漏极及共源共栅电路,所述第一迟滞电压调整管的源极连接于所述第一输入对管的源极;
第二差分输入级,包括:第三非门、第三开关管、第四开关管、第二输入对管、第二迟滞电压调整管;其中所述第三非门的输入端连接于比较器本体的输出端及所述第四开关管的栅极,所述第三非门的输出端连接于所述第三开关管的栅极,所述第三开关的漏极分别连接于所述比较器本体的第二电压输入端和第二输入对管的栅极,所述第三开关管的源极分别连接于所述第四开关管的漏极和所述第二迟滞电压调整管的栅极,所述第二迟滞电压调整管的...

【专利技术属性】
技术研发人员:蔡俊黄继颇杨维党朝
申请(专利权)人:安徽赛腾微电子有限公司上海赛鹰微电子有限公司
类型:发明
国别省市:安徽;34

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1