【技术实现步骤摘要】
一种时间数字转换器、相位差的检测方法
本申请涉及一种集成电路,特别但不限于一种时间数字转换器、相位差的检测方法。
技术介绍
传统结构的时间差到时间数字转换器如图1所示,其由一组延迟单元2和D触发器1组成,每个延迟单元2配合一个触发器1,start、stop分别为输入的待检测信号,触发器可以记录stop信号相对于start信号落后的时间。其工作过程参考图2所示,stop信号作为采样时钟,start信号的不同延迟被stop信号的上升沿采样,并通过D触发器1输出Q<N:0>。根据Q<N:0>的值,可以得到start信号的上升沿到stop信号的上升沿的时间差(skew)。该传统方案由于受D触发器采样精度及输出亚稳态区间限制,故其时间差检测精度低,不适合于高精度时间差检测。同时,传统方案随着检测范围和精度的提高,所需的功耗和面积显著增加,不适合于低成本和低功耗应用。
技术实现思路
为了解决现有技术中检测精度低、成本高的问题,本申请提供一种时间数字转换器及时钟信号相位差的检测方法。r>本申请公开了一种本文档来自技高网...
【技术保护点】
1.一种时间数字转换器,包括检测单元、数字控制电路:/n所述检测单元包括:/n相位检测电路,待检测的第一时钟信号、第二时钟信号分别连接至相位检测电路的同一输入端,参考信号连接至相位检测电路的另一输入端,其输出待检测的时钟信号与参考信号之间相位差对应的脉冲宽度;/n滤波电路,其连接相位检测电路的输出端;/n环形振荡电路,其连接滤波电路的输出端,输出所述脉冲宽度对应的振荡时钟信号;/n所述数字控制电路提供参考信号,接收所述振荡时钟信号。/n
【技术特征摘要】
1.一种时间数字转换器,包括检测单元、数字控制电路:
所述检测单元包括:
相位检测电路,待检测的第一时钟信号、第二时钟信号分别连接至相位检测电路的同一输入端,参考信号连接至相位检测电路的另一输入端,其输出待检测的时钟信号与参考信号之间相位差对应的脉冲宽度;
滤波电路,其连接相位检测电路的输出端;
环形振荡电路,其连接滤波电路的输出端,输出所述脉冲宽度对应的振荡时钟信号;
所述数字控制电路提供参考信号,接收所述振荡时钟信号。
2.如权利要求1所述的时间数字转换器,其中所述参考信号的延迟时间可调。
3.如权利要求1所述的时间数字转换器,其中通过所述数字控制电路的延迟单元调整参考信号的延迟时间。
4.如权利要求1所述的时间数字转换器,其中所述相位检测电路采用D触发器。
5.如权利要求1所述的时间数字转换器,其中所述第一时钟信号、第二时钟信号分别通过一开关连接至相位检测电路的输入端。
6.如权利要求1所述的时间数字转换器,其中所述滤波电路包括反相器、PMOS晶体管及电容,所述反相器的输入端连接至相位检测电路的输出端,输出端连接PMOS晶体管的栅极,所述PMOS晶体管的源极连接电源端,所述电容的一极连接PMOS晶体管的漏极,另一极接地,PMO...
【专利技术属性】
技术研发人员:张鹏展,王勇,李彦宏,吴瑶敏,常仲元,
申请(专利权)人:澜起科技股份有限公司,
类型:发明
国别省市:上海;31
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。