【技术实现步骤摘要】
自主可控的全国产化四通道数字抗干扰基带电路及实现方法
本专利技术涉及一种自主可控的全国产化四通道数字抗干扰基带电路及实现方法,是应用于满足机/弹载不同平台北斗卫星导航抗干扰天线需求的国产化率100%的四通道数字抗干扰基带电路。
技术介绍
随着近十几年北斗全球卫星导航系统的快速发展,北斗卫星导航终端已大量应用在不同的军民用平台上,我国集成电路业发展明显滞后与西方国家,北斗卫星导航应用终端元器件规格国产化占比较低,严重制约着具有自主知识产权的国产集成电路业发展,不利于国产集成电路业的技术创新与发展。现有技术北斗卫星抗干扰天线主要包括数字抗干扰基带电路和射频通道两大核心模块,在硬件电路实现上大量使用了进口集成电路主要包括CPU、电源芯片、存储器、时钟芯片、上下变频器、低噪放大器和滤波器等核心元件,进口集成电路规格占比、数量占比和数费占比均较高,在进口集成电路的禁售威胁下对我国的国家安全构成了极大威胁,近几年国产替代为国产软硬件带来巨大发展空间,国内涌现了诸多半导体集成电路创新企业,在不同的半导体门类逐步实现了自主可 ...
【技术保护点】
1.一种自主可控的全国产化四通道数字抗干扰基带处理电路,其特征在于:包括FPGA抗干扰基带处理电路、DC/DC电源转换电路Ⅰ、DC/DC电源转换电路Ⅱ、DC/DC电源转换电路Ⅲ、DC/DC电源转换电路Ⅳ、DC/DC电源转换电路Ⅴ、中频变压器Ⅰ、中频变压器Ⅱ、中频变压器Ⅲ、中频变压器Ⅳ、中频变压器Ⅴ、A/D模数转换电路Ⅰ、A/D模数转换电路Ⅱ、时钟驱动电路、时钟分配电路、SPI NOR FLASH存储电路、D/A数模转换电路、RS422接口电路、JTAG接口电路、中频低通滤波器和EMI滤波电路;/n所述FPGA抗干扰基带处理电路分别与A/D模数转换电路Ⅰ、A/D模数转换电路Ⅱ ...
【技术特征摘要】
1.一种自主可控的全国产化四通道数字抗干扰基带处理电路,其特征在于:包括FPGA抗干扰基带处理电路、DC/DC电源转换电路Ⅰ、DC/DC电源转换电路Ⅱ、DC/DC电源转换电路Ⅲ、DC/DC电源转换电路Ⅳ、DC/DC电源转换电路Ⅴ、中频变压器Ⅰ、中频变压器Ⅱ、中频变压器Ⅲ、中频变压器Ⅳ、中频变压器Ⅴ、A/D模数转换电路Ⅰ、A/D模数转换电路Ⅱ、时钟驱动电路、时钟分配电路、SPINORFLASH存储电路、D/A数模转换电路、RS422接口电路、JTAG接口电路、中频低通滤波器和EMI滤波电路;
所述FPGA抗干扰基带处理电路分别与A/D模数转换电路Ⅰ、A/D模数转换电路Ⅱ、时钟分配电路、SPINORFLASH存储电路、D/A数模转换电路、RS422接口电路和JTAG接口电路连接,所述中频变压器Ⅰ和中频变压器Ⅱ分别与A/D模数转换电路Ⅰ连接,所述中频变压器Ⅲ和中频变压器Ⅳ分别与A/D模数转换电路Ⅱ连接,所述时钟驱动电路与时钟分配电路连接,
所述D/A数模转换电路通过中频变压器Ⅴ与中频低通滤波器连接,所述RS422接口电路与EMI滤波电路连接,所述DC/DC电源转换电路Ⅰ分别通过DC/DC电源转换电路Ⅱ、DC/DC电源转换电路Ⅲ、DC/DC电源转换电路Ⅳ、DC/DC电源转换电路Ⅴ为时钟驱动电路、时钟分配电路、A/D模数转换电路Ⅰ、A/D模数转换电路Ⅱ、FPGA抗干扰基带处理电路、SPINORFLASH存储电路、D/A数模转换电路、RS422接口电路、JTAG接口电路、提供电源。
2.一种采用权利要求1所述的自主可控的全国产化四通道数字抗干扰基带处理电路的实现方法,其特征在于:步骤如下:
自主可控的全国产化四通道数字抗干扰基带处理电路是一块单元板,是卫星抗干扰天线抗干扰处理核心,该单元板安装在结构屏蔽腔内,通过低频和射频连接器分别与卫星抗干扰天线电源滤波单元和抗干扰变频模块相连接,其中与电源滤波单元主要是通过一对低频公母8管脚连接器对插实现RS422数据通信交互和DC+28V电源供电;与抗干扰变频模块是通过射频SMP系列接插件实现6路信号的交互,其中包括4路模拟中频信号IFⅠ~IFⅣ输入、1路62MHz时钟信号CLOCKIN输入和1路抗干扰处理后模拟中频B3信号输出;
自主可控的全国产化四通道数字抗干扰基带处理电路由卫星抗干扰天线电源滤波单元提供DC+28V直流输入电压,上电后该电路开始工作;
该电路将宽范围输入的直流4.5V~40V电压首先通过滤波,然后通过DC/DC电源转换电路Ⅰ转换成单路+5V电压,为整个四通道数字抗干扰基带电路供电;
数字+5V电压反馈给DC/DC电源转换电路Ⅰ的第二通道输出电压+1.8VFPGA,+1.8VFPGA主要为FPGA抗干扰基带处理电路供电;
数字+5V通过DC/DC电源转换电路Ⅱ变换输出+3.3V和+1.0V,其中+3.3V电压为FPGA抗干扰基带处理电路、时钟驱动电路,时钟分配电路、D/A数模转换电路供电和SPINORFLASH存储电路供电;
+1.0V为FPGA抗干扰基带处理电路的内核管脚供电,对电压精度要求较高,允许容差范围为±30mV;
数字+5V通过DC/DC电源转换电路Ⅲ、DC/DC电源转换电路Ⅳ和DC/DC...
【专利技术属性】
技术研发人员:李宁,刘广泉,杜清荣,张宪维,白明杰,齐彩利,蔡玉亭,文佳伟,柴彩娟,
申请(专利权)人:天津七六四通信导航技术有限公司,
类型:发明
国别省市:天津;12
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。