音圈马达驱动芯片及智能终端制造技术

技术编号:25334330 阅读:123 留言:0更新日期:2020-08-18 23:15
本实用新型专利技术公开了一种音圈马达驱动芯片及智能终端,音圈马达驱动芯片包括:电流输出管脚、接地管脚、总线时钟管脚、总线数据管脚、总线接口单元、数模转换单元、运算放大单元、NMOS管、参考电压单元和电压转换单元;总线接口单元接收总线时钟管脚输入的时钟信号并基于时钟信号接收总线数据管脚输入的控制信号并发送至数模转换单元;数模转换单元将接收到的控制信号转换成模拟电压信号,并输出至运算放大单元进而对模拟电压信号进行放大处理并输出至NMOS管;最终用NMOS管输出目标电流。本实用新型专利技术的音圈马达驱动芯片通过取消片选管脚、并将电流输出管脚和电源电压管脚复用,在保证驱动效果的同时缩小了芯片面积,简化了电路设计。

【技术实现步骤摘要】
音圈马达驱动芯片及智能终端
本技术属于集成电路领域,尤其涉及一种音圈马达驱动芯片及智能终端。
技术介绍
音圈马达(VoiceCoilMotor),是一种将电能转化为机械能的装置,并实现直线型及有限摆角的运动。音圈马达驱动芯片主要应用于移动终端、个人电脑等设备中,最常见的音圈马达驱动芯片应用于智能手机摄像头模组中。音圈马达驱动芯片工作原理是通过电流改变音圈马达的线圈位置,实现摄像头模组焦距的调节功能。现有技术中音圈马达驱动芯片的封装形式通常为6个引脚的WLCSP(晶圆片级芯片规模封装)封装,如图1所示,音圈马达驱动芯片包括6个管脚:电流输出管脚Isink、接地管脚GND、电源电压管脚VDD、I2C(Inter-IntegratedCircuitBus)总线时钟管脚SCL、I2C总线数据管脚SDA和片选管脚CS。然而,这种芯片电路结构存在电路设计复杂、芯片面积较大、生产成本较高等缺陷。
技术实现思路
本技术要解决的技术问题是为了克服现有技术中音圈马达驱动芯片电路设计复杂和芯片面积大的缺陷,提供一种音圈马达驱动芯片及智能终端。本技术是通过下述技术方案来解决上述技术问题:一种音圈马达驱动芯片,所述音圈马达驱动芯片包括:电流输出管脚、接地管脚、总线时钟管脚、总线数据管脚和内部电路;所述内部电路包括:总线接口单元、数模转换单元、运算放大单元、NMOS管(一种晶体管)、参考电压单元和电压转换单元;所述总线接口单元的第一输入端与所述总线时钟管脚电连接,所述总线接口单元的第二输入端与所述总线数据管脚电连接;所述总线接口单元的输出端与所述数模转换单元的输入端电连接,所述数模转换单元的输出端与所述运算放大单元的第一输入端电连接;所述运算放大单元的输出端与所述NMOS管的栅极电连接,所述NMOS管的源极与所述电流输出管脚电连接,所述NMOS管的漏极分别与所述运算放大单元的第二输入端和所述接地管脚电连接;所述电流输出管脚与外部电压端电连接;所述电压转换单元的输入端与所述电流输出管脚电连接,所述电压转换单元的第一输出端与所述参考电压单元的输入端电连接;所述参考电压单元的输出端与所述数模转换单元的参考电压输入端电连接;所述总线接口单元用于接收所述总线时钟管脚输入的时钟信号;所述总线接口单元还用于基于所述时钟信号接收所述总线数据管脚输入的控制信号并发送至所述数模转换单元;所述数模转换单元用于将接收到的所述控制信号转换成模拟电压信号,并输出至所述运算放大单元的第一输入端;所述运算放大单元用于对所述模拟电压信号进行放大处理并输出至所述NMOS管;所述NMOS管用于根据放大处理后的所述模拟电压信号输出目标电流;所述电压转换单元用于将所述外部电压端输入的第一电压转换成第二电压给所述参考电压单元供电;所述参考电压单元用于生成参考电压并发送至所述数模转换单元。较佳地,所述音圈马达驱动芯片还包括电阻;所述电阻的一端分别与所述NMOS管的漏极、所述运算放大单元的第二输入端电连接,所述电阻的另一端与所述接地管脚电连接。较佳地,所述音圈马达驱动芯片还包括存储单元;所述存储单元分别与所述电压转换单元、所述总线接口单元电连接;所述电压转换单元给所述存储单元供电;所述存储单元用于存储所述总线接口单元输出的数据。较佳地,所述存储单元为EEPROM(带电可擦可编程只读存储器)。较佳地,所述数模转换单元为10位电压的数模转换器。较佳地,所述总线接口单元为I2C总线接口。一种智能终端,所述智能终端包括上述的音圈马达驱动芯片。本技术的积极进步效果在于:(1)音圈马达驱动芯片中通过内部电路结构和4个管脚:电流输出管脚Isink、接地管脚GND、I2C总线时钟管脚SCL、I2C总线数据管脚SDA,在保证驱动效果的同时,缩小了芯片面积,简化了电路设计;(2)将音圈马达驱动芯片和EEPROM二合一封装,芯片内部包含存储部件,进一步增加了芯片的使用性能。附图说明图1为现有技术中音圈马达驱动芯片的WLCSP封装示意图。图2为本技术实施例1的音圈马达驱动芯片的WLCSP封装示意图。图3为本技术实施例1的音圈马达驱动芯片的电路结构示意图。图4为本技术实施例2的音圈马达驱动芯片的电路结构示意图。图5为本技术实施例2的音圈马达驱动芯片的测试电路结构示意图。图6为现有的6管脚音圈马达驱动芯片的第一测试结果示意图。图7为本技术的4管脚音圈马达驱动芯片的第一测试结果示意图。图8为现有的6管脚音圈马达驱动芯片的第二测试结果示意图。图9为本技术的4管脚音圈马达驱动芯片的第二测试结果示意图。图10为现有的6管脚音圈马达驱动芯片的第三测试结果示意图。图11为本技术的4管脚音圈马达驱动芯片的第三测试结果示意图。具体实施方式下面通过实施例的方式进一步说明本技术,但并不因此将本技术限制在所述的实施例范围之中。实施例1如图2所示,本实施例的音圈马达驱动芯片包括4个管脚:电流输出管脚Isink、接地管脚GND、总线时钟管脚SCL和总线数据管脚SDA,其中左图对应驱动芯片封装的正面,右图对应驱动芯片封装的背面。如图3所示,本实施例的音圈马达驱动芯片还包括内部电路,内部电路包括以下单元:总线接口单元1、数模转换单元2、运算放大单元3、NMOS管、参考电压单元4和电压转换单元5。总线接口单元1的第一输入端与总线时钟管脚SCL电连接,总线接口单元1的第二输入端与总线数据管脚SDA电连接;总线接口单元1的输出端与数模转换单元2的输入端电连接,数模转换单元2的输出端与运算放大单元3的第一输入端电连接;运算放大单元3的输出端与NMOS管的栅极电连接,NMOS管的源极与电流输出管脚Isink电连接,NMOS管的漏极分别与运算放大单元3的第二输入端和接地管脚GND电连接;电流输出管脚Isink与外部电压端电连接;电压转换单元5的输入端与电流输出管脚Isink电连接,电压转换单元5的第一输出端与参考电压单元4的输入端电连接;参考电压单元4的输出端与数模转换单元2的参考电压输入端电连接;总线接口单元1用于接收总线时钟管脚SCL输入的时钟信号;总线接口单元1还用于基于时钟信号接收总线数据管脚SDA输入的控制信号并发送至数模转换单元2;数模转换单元2用于将接收到的控制信号转换成模拟电压信号,并输出至运算放大单元3的第一输入端;运算放大单元3用于对模拟电压信号进行放大处理并输出至NMOS管;NMOS管用于根据放大处理后的模拟电压信号输出目标电流;电压转换单元5用于将外部电压端输入的第一电压转换成第二电压给参考电压单元本文档来自技高网...

【技术保护点】
1.一种音圈马达驱动芯片,其特征在于,所述音圈马达驱动芯片包括:电流输出管脚、接地管脚、总线时钟管脚、总线数据管脚和内部电路;/n所述内部电路包括:总线接口单元、数模转换单元、运算放大单元、NMOS管、参考电压单元和电压转换单元;/n所述总线接口单元的第一输入端与所述总线时钟管脚电连接,所述总线接口单元的第二输入端与所述总线数据管脚电连接;/n所述总线接口单元的输出端与所述数模转换单元的输入端电连接,所述数模转换单元的输出端与所述运算放大单元的第一输入端电连接;/n所述运算放大单元的输出端与所述NMOS管的栅极电连接,所述NMOS管的源极与所述电流输出管脚电连接,所述NMOS管的漏极分别与所述运算放大单元的第二输入端和所述接地管脚电连接;/n所述电流输出管脚与外部电压端电连接;/n所述电压转换单元的输入端与所述电流输出管脚电连接,所述电压转换单元的第一输出端与所述参考电压单元的输入端电连接;/n所述参考电压单元的输出端与所述数模转换单元的参考电压输入端电连接;/n所述总线接口单元用于接收所述总线时钟管脚输入的时钟信号;/n所述总线接口单元还用于基于所述时钟信号接收所述总线数据管脚输入的控制信号并发送至所述数模转换单元;/n所述数模转换单元用于将接收到的所述控制信号转换成模拟电压信号,并输出至所述运算放大单元的第一输入端;/n所述运算放大单元用于对所述模拟电压信号进行放大处理并输出至所述NMOS管;/n所述NMOS管用于根据放大处理后的所述模拟电压信号输出目标电流;/n所述电压转换单元用于将所述外部电压端输入的第一电压转换成第二电压给所述参考电压单元供电;/n所述参考电压单元用于生成参考电压并发送至所述数模转换单元。/n...

【技术特征摘要】
1.一种音圈马达驱动芯片,其特征在于,所述音圈马达驱动芯片包括:电流输出管脚、接地管脚、总线时钟管脚、总线数据管脚和内部电路;
所述内部电路包括:总线接口单元、数模转换单元、运算放大单元、NMOS管、参考电压单元和电压转换单元;
所述总线接口单元的第一输入端与所述总线时钟管脚电连接,所述总线接口单元的第二输入端与所述总线数据管脚电连接;
所述总线接口单元的输出端与所述数模转换单元的输入端电连接,所述数模转换单元的输出端与所述运算放大单元的第一输入端电连接;
所述运算放大单元的输出端与所述NMOS管的栅极电连接,所述NMOS管的源极与所述电流输出管脚电连接,所述NMOS管的漏极分别与所述运算放大单元的第二输入端和所述接地管脚电连接;
所述电流输出管脚与外部电压端电连接;
所述电压转换单元的输入端与所述电流输出管脚电连接,所述电压转换单元的第一输出端与所述参考电压单元的输入端电连接;
所述参考电压单元的输出端与所述数模转换单元的参考电压输入端电连接;
所述总线接口单元用于接收所述总线时钟管脚输入的时钟信号;
所述总线接口单元还用于基于所述时钟信号接收所述总线数据管脚输入的控制信号并发送至所述数模转换单元;
所述数模转换单元用于将接收到的所述控制信号转换成模拟电压信号,并输出至所述运算放大单元的第一输入端;
所述运算放大单元用于对所述模拟电压信号进行放...

【专利技术属性】
技术研发人员:朱小红沈韶清张文骐路静曹志张海麟党立志
申请(专利权)人:上海贝岭股份有限公司
类型:新型
国别省市:上海;31

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1