一种模数转换的FMC卡制造技术

技术编号:25074533 阅读:42 留言:0更新日期:2020-07-29 06:06
本实用新型专利技术公开了一种模数转换的FMC卡,涉及信息处理的技术领域,解决了现有技术难以满足对高速数据的传输要求的技术问题。它包括高频模拟信号输入端、FMC接口、模数采集芯片和时钟芯片,所述时钟芯片的时钟信号输出端与FMC接口的时钟端子连接,所述时钟芯片的时钟信号输出端还与模数采集芯片连接,所述模数采集芯片的输入端与高频模拟信号输入端连接,所述模数采集芯片的输出端通过高速串行通道与FMC接口的数字端子连接。本实用新型专利技术实现对数据的高速串行传输,避免了并行传输所带来的问题,且无需设计缓冲器和采样保持电路,优化了FMC卡的结构,还无需引入外部的时钟,利于端口的有效利用。

【技术实现步骤摘要】
一种模数转换的FMC卡
本技术涉及信息处理,更具体地说,它涉及一种模数转换的FMC卡。
技术介绍
信号处理平台以数字信号处理技术为核心,被广泛应用于雷达、航空航天、视频、数字通信、图像处理、机器人等诸多领域。信息技术发展很快,人们对数据需求量和数据传输速度要求不断提升。高速数据传输需要高采样速度和采样精度,对高采样率、高采样精度转换器提出了更高需求。为了满足高速数据的传输要求,通常采用并行传输的方式。并行传输提升高采样精度,但通过提升数据位宽,致使引脚多,布线更困难;并行传输提升高采样率,但通过提升时钟,造成引脚间电磁干扰增大,码间串扰增大;另外,并行传输时钟和数据同步更困难。
技术实现思路
本技术要解决的技术问题是针对现有技术的不足,提供一种模数转换的FMC卡,实现了对高速数据的传输。本技术的技术方案是在于:一种模数转换的FMC卡,包括高频模拟信号输入端、FMC接口、模数采集芯片和时钟芯片,所述时钟芯片的时钟信号输出端与FMC接口的时钟端子连接,所述时钟芯片的时钟信号输出端还与模数采集芯片的时钟信号输入端连接,所述模数采集芯片的输入端与高频模拟信号输入端连接,所述模数采集芯片的输出端通过高速串行通道与FMC接口的数字端子连接。所述模数采集芯片为AD6688芯片。所述高速串行通道为JESD204Bx8接口通道。所述时钟芯片为HMC7044芯片。所述FMC卡还包括温控振荡器和压控时钟振荡器,所述温控振荡器与时钟芯片的第一频率输入端连接,所述压控时钟振荡器与时钟芯片的第二频率输入端连接。所述FMC接口通过同步信号通道与模数采集芯片的同步输入端连接。所述FMC接口电性连接有温度传感器。所述FMC接口电性连接有EEPROM。所述时钟芯片包括第一时钟信号输出端、第二时钟信号输出端和第三时钟信号输出端,所述第一时钟信号输出端与FMC接口的第一时钟输入端,所述第二时钟信号输出端与FMC接口的第二时钟输入端,所述第三时钟信号输出端与FMC接口的第三时钟输入端;所述第一时钟信号输出端还与模数采集芯片的第一时钟输入端连接,所述第二时钟信号输出端还与模数采集芯片的第二时钟输入端连接;所述时钟芯片还包括串行输入端口,所述串行输入端口通过串行总线与FMC接口的串行输出端口连接。有益效果本技术的优点在于:FMC卡上的模数采集芯片与高频模拟信号输入端连接,通过模数采集芯片对高频模拟信号的直接采集、转换,实现了对高速数据的高采用率高速转换,并使FMC卡无需设计缓冲器和采样保持电路,优化了FMC卡的结构,且实现了FMC卡的低功耗性能,降低了FMC卡的尺寸。模数采集芯片通过高速串行通道与FMC接口的数字端子连接,以实现对数据的高速串行传输,避免了并行传输所带来的问题。本FMC卡还通过时钟芯片为FMC接口的时钟端子和模数采集芯片提供同源时钟,使FMC卡无需引入外部的时钟,利于端口的有效利用。附图说明图1为本技术的模数转换FMC卡的结构示意图。具体实施方式下面结合实施例,对本技术作进一步的描述,但不构成对本技术的任何限制,任何人在本技术权利要求范围所做的有限次的修改,仍在本技术的权利要求范围内。参阅图1,本技术的一种模数转换的FMC卡,包括高频模拟信号输入端、FMC接口、模数采集芯片和时钟芯片。其中,FMC接口采用的是四百针引脚的HPC连接器,该HPC连接器一共十行引脚,每行有四十针。在FMC接口采用LPC连接器时,其中只包含四行针脚,LPC连接器一共一百六十针。所以在设计时高引脚数的HPC连接器是兼容低引脚数的LPC连接器的,后续可以在现有设计的基础上进行系列化的扩展。时钟芯片的时钟信号输出端与FMC接口的时钟端子连接,时钟芯片的时钟信号输出端还与模数采集芯片连接。通过时钟芯片为FMC卡提供同源时钟,使FMC卡无需引入外部的时钟,利于端口的有效利用。该时钟芯片为HMC7044芯片。HMC7044芯片是一款高性能双环路整数N分频抖动衰减器,能够选择参考并生成超低相位噪声的频率,支持配有并行或串行接口的高速数据转换器。此外,HMC7044芯片具有两个可通过串行总线SPI选择的整数模式PLL和交叠的片内VCO,调谐范围分别达2.5GHz和3GHz。HMC7044芯片还提供十四路低噪声且可配置的输出,可以灵活地与许多不同器件接口,包括数据转换器、现场可编程门阵列FPGA和混频器本振。因此,HMC7044芯片提供的稳定低抖动的时钟信号,可提高FMC卡运行的稳定可靠性。时钟芯片还包括串行输入端口,串行输入端口通过串行总线SPI与FMC接口的串行输出端口连接。即HMC7044芯片还通过串行总线SPI连接到FMC接口,以实现将相应的管理和控制信息写入到HMC7044芯片的控制寄存器。时钟芯片包括第一时钟信号输出端、第二时钟信号输出端和第三时钟信号输出端。第一时钟信号输出端与FMC接口的第一时钟输入端,第二时钟信号输出端与FMC接口的第二时钟输入端,第三时钟信号输出端与FMC接口的第三时钟输入端。第一时钟信号输出端还与模数采集芯片的第一时钟输入端连接,第二时钟信号输出端还与模数采集芯片的第二时钟输入端连接。HMC7044芯片可按需将输出信号路径配置为DeviceClock时钟信号或SYSREF时钟信号,或者配置为可独立调节相位和频率的更多参考时钟。本实施例的HMC7044芯片的第一时钟信号输出端提供DeviceClock时钟信号给FMC接口、第二时钟信号输出端提供SYSREF时钟信号给FMC接口、第三时钟信号输出端提供GTXREF时钟信号给FMC接口。即HMC7044芯片提供DeviceClock、SYSREF、GTXREF三路时钟信号给与FMC接口模连接的现场可编程门阵列FPGA。此外,HMC7044芯片的第一时钟信号输出端还提供SYSREF时钟信号及其第二时钟信号输出端还提供DeviceClock时钟信号给模数采集芯片。本实施例的FMC卡还包括温控振荡器TCXO和压控时钟振荡器VCXO。其中,温控振荡器TCXO是通过温度控制频率输出的晶振;压控时钟振荡器VCXO是通过电压控制频率输出的晶振。温控振荡器TCXO与时钟芯片的第一频率输入端连接,压控时钟振荡器VCXO与时钟芯片的第二频率输入端连接,用于为HMC7044芯片提供振荡频率。具体的,HMC7044芯片具有两个锁相环PLL和重叠的片内压控振荡器VCO。第一锁相环PLL将一个低噪声压控时钟振荡器VCXO锁定至噪声相对较高的参考,而第二锁相环PLL将压控时钟振荡器VCXO信号倍频至压控振荡器VCO频率,仅增加非常小的噪声。对于数据转换器时钟以及其它高速通信应用,HMC7044芯片架构可提供出色的频率产生性能,且相位噪声和积分抖动均很低。模数采集芯片的输入端与高频模拟信号输入端连接,以实现对高频模拟信号的采集。该模数采集芯片为AD6688芯片,其片内含有缓冲器、采样保持本文档来自技高网...

【技术保护点】
1.一种模数转换的FMC卡,其特征在于,包括高频模拟信号输入端、FMC接口、模数采集芯片和时钟芯片,所述时钟芯片的时钟信号输出端与FMC接口的时钟端子连接,所述时钟芯片的时钟信号输出端还与模数采集芯片的时钟信号输入端连接,所述模数采集芯片的输入端与高频模拟信号输入端连接,所述模数采集芯片的输出端通过高速串行通道与FMC接口的数字端子连接。/n

【技术特征摘要】
1.一种模数转换的FMC卡,其特征在于,包括高频模拟信号输入端、FMC接口、模数采集芯片和时钟芯片,所述时钟芯片的时钟信号输出端与FMC接口的时钟端子连接,所述时钟芯片的时钟信号输出端还与模数采集芯片的时钟信号输入端连接,所述模数采集芯片的输入端与高频模拟信号输入端连接,所述模数采集芯片的输出端通过高速串行通道与FMC接口的数字端子连接。


2.根据权利要求1所述的一种模数转换的FMC卡,其特征在于,所述模数采集芯片为AD6688芯片。


3.根据权利要求1所述的一种模数转换的FMC卡,其特征在于,所述高速串行通道为JESD204Bx8接口通道。


4.根据权利要求1所述的一种模数转换的FMC卡,其特征在于,所述时钟芯片为HMC7044芯片。


5.根据权利要求1或4所述的一种模数转换的FMC卡,其特征在于,所述FMC卡还包括温控振荡器和压控时钟振荡器,所述温控振荡器与时钟芯片的第一频率输入端连接,所述压控时钟振荡器与时钟芯片的第二频率输入端连...

【专利技术属性】
技术研发人员:汪洋刘小蒙陈林赵珂乔泽翟清源刘世刚谢凤莲宋丽娜郭增茂陈明
申请(专利权)人:河南炬讯信息技术有限公司
类型:新型
国别省市:河南;41

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1