【技术实现步骤摘要】
基于源极应力层的GaN器件及制备方法
本专利技术属于半导体
,涉及一种基于源极应力层的GaN器件及制备方法。
技术介绍
作为第三代半导体材料的代表,氮化镓(GaN)具有如高临界击穿电场、高电子迁移率、高二维电子气浓度和良好的高温工作能力等许多优良的特性。因此,基于GaN的第三代半导体器件,由于其高耐压、高频特性,现广泛应用于基站、通讯、雷达等中。GaN器件区别于Si器件或者其它III-V族器件,其是完全通过电压调制沟道内的载流子的密度。由于GaN材料的压电特性,GaN器件主要通过施加外部应变力,以用来调节AlGaN过渡层/GaN沟道层的二维电子气(2DEG)浓度,进而进行载流子的输运控制。常规GaN器件的制备方案中,主要通过GaN沟道层上的势垒层如AlGaN势垒层或InAlN势垒层的极化效应,以在GaN沟道层的表面产生二维电子气,其中,二维电子气的密度是影响GaN器件电学性能的重要因素,而这层二维电子气的密度可通过势垒层的厚度或Al组分与In组分的不同含量进行调节。但由于位于上层的AlGaN势垒层或In ...
【技术保护点】
1.一种基于源极应力层的GaN器件的制备方法,其特征在于,包括以下步骤:/n提供衬底;/n于所述衬底上形成依次堆叠设置的缓冲层、GaN沟道层及势垒层;/n于所述势垒层上形成SiN张应力层;/n于所述势垒层上形成源极、漏极及栅极,其中,所述SiN张应力层位于所述源极及栅极之间的源极输入区。/n
【技术特征摘要】
1.一种基于源极应力层的GaN器件的制备方法,其特征在于,包括以下步骤:
提供衬底;
于所述衬底上形成依次堆叠设置的缓冲层、GaN沟道层及势垒层;
于所述势垒层上形成SiN张应力层;
于所述势垒层上形成源极、漏极及栅极,其中,所述SiN张应力层位于所述源极及栅极之间的源极输入区。
2.根据权利要求1所述的制备方法,其特征在于:形成所述SiN张应力层的条件包括以SiH4、NH3及N2作为气源,且NH3/SiH4在0.7~0.9;温度为220℃~250℃、压强为850mTorr~950mTorr。
3.根据权利要求1所述的制备方法,其特征在于:形成的所述SiN张应力层的厚度范围包括30nm~50nm。
4.根据权利要求1所述的制备方法,其特征在于:形成的所述势垒层包括AlGaN势垒层或InAlN势垒层,其中,所述AlGaN势垒层的厚度范围包括10nm~25nm,所述InAlN势垒层的厚度范围包括5nm~10nm。
5.根据权利要求1所述的制备方法,其特征在于:形成的所述SiN张应力层的侧壁分别与所述源极的侧壁...
【专利技术属性】
技术研发人员:马飞,冯光建,程明芳,
申请(专利权)人:浙江集迈科微电子有限公司,
类型:发明
国别省市:浙江;33
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。