用于显示装置的扫描驱动器的级以及具有级的扫描驱动器制造方法及图纸

技术编号:24802211 阅读:20 留言:0更新日期:2020-07-07 21:30
公开了一种用于显示装置的扫描驱动器的级以及具有级的扫描驱动器,所述级包括:输出单元,根据第一驱动节点的电压向输出端子输出供应到第一时钟端子的信号或者根据第二驱动节点的电压向输出端子输出第二电源的电压;输入单元,根据供应到第一输入端子的信号控制第一驱动节点的电压,输入单元根据供应到第二输入端子和第二时钟端子的信号控制第二驱动节点的电压;第一信号处理器,根据供应到第三时钟端子和第四时钟端子的信号来控制第二驱动节点的电压;以及第二信号处理器,根据供应到第一时钟端子的信号控制第一驱动节点的电压。

【技术实现步骤摘要】
用于显示装置的扫描驱动器的级以及具有级的扫描驱动器本申请要求于2018年12月28日提交的第10-2018-0172287号韩国专利申请的优先权和权益,所述韩国专利申请出于所有目的通过引用包含于此,如同这里充分阐述的一样。
专利技术的示例性实施方式总体上涉及一种显示装置,更具体地,涉及输出具有相反极性的脉冲的扫描信号以驱动显示装置的一种级和具有该级的扫描驱动器。
技术介绍
有机发光显示器(OLED)是具有快速响应速度并且以低功耗驱动的显示装置。OLED包括向扫描线供应扫描信号以控制向像素的数据信号的供应的扫描驱动器。为此,扫描驱动器包括结合到各条扫描线的多个级。每个级可以使用多个晶体管和电容器来构造。然而,在级中电容器的连续充电和放电会增加以低功率驱动的OLED的功耗。在本
技术介绍
部分中公开的以上信息仅用于理解专利技术构思的
技术介绍
,因此,它可能包含不构成现有技术的信息。
技术实现思路
根据专利技术的原理和示例性实施例构造的扫描驱动器能够供应扫描信号以激活显示器中的由N型晶体管控制的像素。根据专利技术的原理和示例性实施方式构造的扫描驱动器中的级能够在输出扫描信号保持低电压的同时防止级中的电容器的充电和放电。专利技术构思的附加特征将在下面的描述中进行阐述,并且将部分地从该描述中将是明显的,或者可以通过专利技术构思的实践而获知。根据专利技术的一方面,一种用于显示装置的扫描驱动器的级,级包括:输出单元,根据第一驱动节点的电压向输出端子输出供应到第一时钟端子的信号或者根据第二驱动节点的电压向输出端子输出第二电源的电压;输入单元,根据供应到第一输入端子的信号控制第一驱动节点的电压,输入单元被构造为根据供应到第二输入端子和第二时钟端子的信号控制第二驱动节点的电压;第一信号处理器,根据供应到第三时钟端子和第四时钟端子的信号来控制第二驱动节点的电压;以及第二信号处理器,根据供应到第一时钟端子的信号控制第一驱动节点的电压。输入单元可以包括:第一晶体管,结合在第二输入端子与第二驱动节点之间,第一晶体管具有结合到第二时钟端子的栅电极;第二晶体管,二极管结合在第一输入端子与第一驱动节点之间;以及第三晶体管,结合在第二输入端子与第一信号处理器之间,第三晶体管具有结合到第二时钟端子的栅电极。级还可以包括第三信号处理器,第三信号处理器结合在输入单元与第一驱动节点之间,以控制第一驱动节点的电压。第三信号处理器可以包括第四晶体管,第四晶体管结合在第二晶体管与第一驱动节点之间,第四晶体管具有结合到第三输入端子的栅电极,第三输入端子是可操作的以接收控制信号。控制信号可以在高频驱动模式期间被供应为第四晶体管的栅极导通电压,并且在低频驱动模式期间在至少一帧中被供应为第四晶体管的栅极截止电压以执行偏置。级还可以包括:第一稳定器,结合在第一信号处理器与第二驱动节点之间,第一稳定器控制第二驱动节点的电压降;以及第二稳定器,结合在输入单元与第一信号处理器之间,第二稳定器控制第一信号处理器中的第一节点的电压降。第一稳定器可以包括第五晶体管,第五晶体管结合在第一晶体管与第二驱动节点之间,第五晶体管具有可操作为从第二电源接收电压的栅电极。第二稳定器可以包括第六晶体管,第六晶体管结合在第三晶体管与第一节点之间,第六晶体管具有可操作为从第二电源接收电压的栅电极。输入单元可以包括:第一晶体管,结合在第二输入端子与第二驱动节点之间,第一晶体管具有结合到第二时钟端子的栅电极;第二晶体管,二极管结合在第二节点与第一驱动节点之间;第三晶体管,结合在第二输入端子与第一信号处理器之间,第三晶体管具有结合到第二时钟端子的栅电极;第七晶体管,结合在第一电源与第二节点之间,第七晶体管具有结合到第一输入端子的栅电极;以及第八晶体管,结合在第二节点与第二电源之间,第八晶体管具有结合到第一输入端子的栅电极。第七晶体管可以是p型晶体管,并且第八晶体管可以是n型晶体管。第一信号处理器还可以包括:第九晶体管,结合在第一电源与第三节点之间,第九晶体管具有结合到第四时钟端子的栅电极;第十晶体管,结合在第三节点与第三时钟端子之间,第十晶体管具有结合到第一节点的栅电极;第十一晶体管,二极管结合在第一节点与第二驱动节点之间;以及第一电容器,结合在第一节点与第三节点之间,第一电容器的两端之间的电位差根据供应到第四时钟端子的信号可以是可控的。当第二电源的电压输出到输出端子时,第一电容器的两端之间的电位差可以保持基本恒定。输出端子可以可操作为输出具有第一极性的扫描信号,第二输入端子可以可操作为接收先前的级的第一极性扫描信号,第一输入端子可以可操作为接收具有第二极性的先前的级的扫描信号。第一极性和第二极性可以彼此相反。根据专利技术的另一方面,一种包括向显示装置的扫描线供应扫描信号的多个级的扫描驱动器,扫描驱动器包括:第一级阵列,具有向扫描线提供第一极性的扫描信号的多个第一级;以及第二级阵列,具有向扫描线提供第二极性的扫描信号的多个第二级。所述多个第一级中的至少一个包括:输出单元,根据第一驱动节点的电压向输出端子输出供应到第一时钟端子的信号或者根据第二驱动节点的电压向输出端子输出第二电源的电压;输入单元,根据供应到第一输入端子的信号控制第一驱动节点的电压,输入单元根据供应到第二输入端子和第二时钟端子的信号控制第二驱动节点的电压;第一信号处理器,根据供应到第三时钟端子和第四时钟端子的信号来控制第二驱动节点的电压;以及第二信号处理器,根据供应到第一时钟端子的信号控制第一驱动节点的电压。输入单元可以包括:第一晶体管,结合在第二输入端子与第二驱动节点之间,第一晶体管具有结合到第二时钟端子的栅电极;第二晶体管,二极管结合在第一输入端子与第一驱动节点之间;以及第三晶体管,结合在第二输入端子与第一信号处理器之间,第三晶体管具有结合到第二时钟端子的栅电极。扫描驱动器还可以包括:第三信号处理器,第三信号处理器结合在输入单元与第一驱动节点之间,以控制第一驱动节点的电压。第三信号处理器可以包括第四晶体管,第四晶体管结合在第二晶体管与第一驱动节点之间,第四晶体管具有结合到第三输入端子的栅电极,第三输入端子是可操作的以接收控制信号。控制信号可以在高频驱动模式期间被供应为第四晶体管的栅极导通电压,并且在低频驱动模式期间在至少一帧中被供应为第四晶体管的栅极截止电压以执行偏置。扫描驱动器还可以包括:第一稳定器,结合在第一信号处理器与第二驱动节点之间,第一稳定器是可操作的,以控制第二驱动节点的电压降的量;以及第二稳定器,结合在输入单元与第一信号处理器之间,第二稳定器控制第一信号处理器中的第一节点的电压降的量。第一稳定器可以包括第五晶体管,第五晶体管结合在第一晶体管与第二驱动节点之间,第五晶体管具有被供应有第二电源的电压的栅电极,第二稳定器可以包括第六晶体管,第六晶体管结合在第三晶体管与第一节点之间,第六晶体管具有可操作为从第二电源接收电压的栅电极。输入单元可以包括:第一晶体管,结合在第二输入端子与第本文档来自技高网...

【技术保护点】
1.一种用于显示装置的扫描驱动器的级,所述级包括:/n输出单元,根据第一驱动节点的电压向输出端子输出供应到第一时钟端子的信号或者根据第二驱动节点的电压向所述输出端子输出第二电源的电压;/n输入单元,根据供应到第一输入端子的信号控制所述第一驱动节点的所述电压,所述输入单元被构造为根据供应到第二输入端子和第二时钟端子的信号控制所述第二驱动节点的所述电压;/n第一信号处理器,所述第一信号处理器根据供应到第三时钟端子和第四时钟端子的信号来控制所述第二驱动节点的所述电压;以及/n第二信号处理器,根据供应到所述第一时钟端子的所述信号控制所述第一驱动节点的所述电压。/n

【技术特征摘要】
20181228 KR 10-2018-01722871.一种用于显示装置的扫描驱动器的级,所述级包括:
输出单元,根据第一驱动节点的电压向输出端子输出供应到第一时钟端子的信号或者根据第二驱动节点的电压向所述输出端子输出第二电源的电压;
输入单元,根据供应到第一输入端子的信号控制所述第一驱动节点的所述电压,所述输入单元被构造为根据供应到第二输入端子和第二时钟端子的信号控制所述第二驱动节点的所述电压;
第一信号处理器,所述第一信号处理器根据供应到第三时钟端子和第四时钟端子的信号来控制所述第二驱动节点的所述电压;以及
第二信号处理器,根据供应到所述第一时钟端子的所述信号控制所述第一驱动节点的所述电压。


2.根据权利要求1所述的级,其中,所述输入单元包括:
第一晶体管,结合在所述第二输入端子与所述第二驱动节点之间,所述第一晶体管具有结合到所述第二时钟端子的栅电极;
第二晶体管,二极管结合在所述第一输入端子与所述第一驱动节点之间;以及
第三晶体管,结合在所述第二输入端子与所述第一信号处理器之间,所述第三晶体管具有结合到所述第二时钟端子的栅电极。


3.根据权利要求2所述的级,所述级还包括第三信号处理器,所述第三信号处理器结合在所述输入单元与所述第一驱动节点之间,以控制所述第一驱动节点的所述电压。


4.根据权利要求3所述的级,其中,所述第三信号处理器包括第四晶体管,所述第四晶体管结合在所述第二晶体管与所述第一驱动节点之间,所述第四晶体管具有结合到第三输入端子的栅电极,所述第三输入端子是可操作的以接收控制信号。


5.根据权利要求4所述的级,其中,所述控制信号在高频驱动模式期间被供应为所述第四晶体管的栅极导通电压,并且在低频驱动模式期间在至少一帧中被供应为所述第四晶体管的栅极截止电压以执行偏置。


6.根据权利要求3所述的级,所述级还包括:
第一稳定器,结合在所述第一信号处理器与所述第二驱动节点之间,所述第一稳定器控制所述第二驱动节点的电压降;以及
第二稳定器,结合在所述输入单元与所述第一信号处理器之间,所述第二稳定器控制所述第一信号处理器中的第一节点的电压降。


7.根据权利要求6所述的级,其中,所述第一稳定器包括第五晶体管,所述第五晶体管结合在所述第一晶体管与所述第二驱动节点之间,所述第五晶体管具有可操作为从所述第二电源接收电压的栅电极。


8.根据权利要求6所述的级,其中,所述第二稳定器包括第六晶体管,所述第六晶体管结合在所述第三晶体管与所述第一节点之间,所述第六晶体管具有可操作为从所述第二电源接收电压的栅电极。


9.根据权利要求1所述的级,其中,所述输入单元包括:
第一晶体管,结合在所述第二输入端子与所述第二驱动节点之间,所述第一晶体管具有结合到所述第二时钟端子的栅电极;
第二晶体管,二极管结合在第二节点与所述第一驱动节点之间;
第三晶体管,结合在所述第二输入端子与所述第一信号处理器之间,所述第三晶体管具有结合到所述第二时钟端子的栅电极;
第七晶体管,结合在第一电源与所述第二节点之间,所述第七晶体管具有结合到所述第一输入端子的栅电极;以及
第八晶体管,结合在所述第二节点与所述第二电源之间,所述第八晶体管具有结合到所述第一输入端子的栅电极,
其中,所述第七晶体管是p型晶体管,并且所述第八晶体管是n型晶体管。


10.根据权利要求1所述的级,其中,所述第一信号处理器还包括:
第九晶体管,结合在第一电源与第三节点之间,所述第九晶体管具有结合到所述第四时钟端子的栅电极;
第十晶体管,结合在所述第三节点与所述第三时钟端子之间,所述第十晶体管具有结合到第一节点的栅电极;
第十一晶体管,二极管结合在所述第一节点与所述第二驱动节点之间;以及
第一电容器,结合在所述第一节点与所述第三节点之间,所述第一电容器的两端之间的电位差根据供应到所述第四时钟端子的所述信号是可控的。


11.根据权利要求10所述的级,其中,当所述第二电源的所述电...

【专利技术属性】
技术研发人员:姜哲圭金成焕吴秀姬李东鲜崔相武
申请(专利权)人:三星显示有限公司
类型:发明
国别省市:韩国;KR

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1