亚像素电路、像素驱动方法、显示面板和显示装置制造方法及图纸

技术编号:24760137 阅读:19 留言:0更新日期:2020-07-04 10:05
本发明专利技术提供一种亚像素电路、像素驱动方法、显示面板和显示装置。亚像素电路包括发光元件、像素驱动电路和控制电路,像素驱动电路用于向所述控制电路提供驱动电流;控制电路用于根据补偿数据线上的补偿数据电压信号,控制将驱动电流传送至发光元件,或者,控制电路用于根据补偿数据线上的补偿数据电压信号,控制将驱动电流传送至显示面板包括的第一相邻亚像素电路中的控制电路;第一相邻亚像素电路与所述亚像素电路位于同一行且具有相同颜色;亚像素电路包含于第一像素单元,第一相邻亚像素电路包含于第二像素单元,第一像素单元和第二像素单元相邻。本发明专利技术能够补偿因为发光元件故障造成的显示不良现象,大幅降低工艺难度及生产的成本。

Sub pixel circuit, pixel driving method, display panel and display device

【技术实现步骤摘要】
亚像素电路、像素驱动方法、显示面板和显示装置
本专利技术涉及显示
,尤其涉及一种亚像素电路、像素驱动方法、显示面板和显示装置。
技术介绍
微型发光二极管显示器或MiniLED(迷你发光二极管)显示器是由大量的LED(发光二极管)芯片组成一块显示屏,要保证每一颗LED芯片发光状态良好,目前业界常见的做法有二种:一是利用工艺手段来解决,使工艺良率达到100%,或是付出巨大的成本作修复的工作;二是在同一像素中放置2倍甚至4倍数量的并联芯片,这两种做法都带来了非常高的生产成本。
技术实现思路
本专利技术的主要目的在于提供一种亚像素电路、像素驱动方法、显示面板和显示装置,解决现有技术中发光元件故障造成的显示不良现象。为了达到上述目的,本专利技术提供了一种亚像素电路,应用于显示面板,所述亚像素电路包括发光元件、像素驱动电路和控制电路,其中,所述像素驱动电路用于向所述控制电路提供驱动电流;所述控制电路用于根据补偿数据线上的补偿数据电压信号,控制将所述驱动电流传送至所述发光元件,或者,所述控制电路用于根据补偿数据线上的补偿数据电压信号,控制将所述驱动电流传送至所述显示面板包括的第一相邻亚像素电路中的控制电路;所述第一相邻亚像素电路与所述亚像素电路位于同一行且具有相同颜色;所述亚像素电路包含于第一像素单元,所述第一相邻亚像素电路包含于第二像素单元,所述第一像素单元和所述第二像素单元相邻。可选的,所述控制电路包括数据写入子电路、第一控制子电路、第二控制子电路和存储子电路;所述数据写入子电路用于在相应行栅线提供的栅极驱动信号的控制下,将相应列补偿数据线提供的补偿数据电压信号写入所述第一控制子电路的控制端;所述存储子电路与所述第一控制子电路的控制端电连接,所述存储子电路用于维持所述第一控制子电路的控制端的电位;所述第一控制子电路的第一端与所述像素驱动电路的驱动电流输出端电连接,所述第一控制子电路的第二端与所述发光元件电连接,所述第一控制子电路用于在其控制端的电位的控制下,控制所述驱动电流输出端与所述发光元件之间连通或断开;所述第二控制子电路的控制端与所述第一控制子电路的控制端电连接,所述第二控制子电路的第一端与所述第一相邻亚像素电路包括的控制电路电连接,所述第二控制子电路的第二端与所述驱动电流输出端电连接,所述第二控制子电路用于在其控制端的电位的控制下,控制所述第二控制子电路的第一端与所述第二控制子电路的第二端之间连通或断开。可选的,所述数据写入子电路包括数据写入晶体管;所述数据写入晶体管的控制极与所述相应行栅线电连接,所述数据写入晶体管的第一极与所述相应列补偿数据线电连接,所述数据写入晶体管的第二极与所述第一控制子电路的控制端电连接。可选的,所述第一控制子电路包括第一控制晶体管;所述第二控制子电路包括第二控制晶体管;所述第一控制晶体管的控制极为所述第一控制子电路的控制端,所述第一控制晶体管的第一极为所述第一控制子电路的第一端,所述第一控制晶体管的第二极为所述第一控制子电路的第二端;所述第二控制晶体管的控制极为所述第二控制子电路的控制端,所述第二控制晶体管的第一极为所述第二控制子电路的第一端,所述第二控制晶体管的第二极为所述第二控制子电路的第二端;所述第一控制晶体管为p型晶体管,所述第二控制晶体管为n型晶体管;或者,所述第一控制晶体管为n型晶体管,所述第二控制晶体管为p型晶体管。可选的,所述存储子电路包括存储电容;所述存储电容的第一端与所述第一控制子电路的控制端电连接,所述存储电容的第二端与公共电极电压端电连接。可选的,所述存储子电路包括静态存储器;所述静态存储器包括第一存储晶体管、第二存储晶体管、第三存储晶体管和第四存储晶体管;所述第一存储晶体管的控制极与所述第三存储晶体管的控制极电连接,所述第一存储晶体管的第一极与第一电压端电连接,所述第一存储晶体管的第二极与所述第二存储晶体管的控制极电连接;所述第二存储晶体管的第一极与所述第一电压端电连接,所述第二存储晶体管的第二极与所述第一控制子电路的控制端电连接;所述第三存储晶体管的第一极与所述第一存储晶体管的第二极电连接,所述第三存储晶体管的第二极与第二电压端电连接;所述第四存储晶体管的控制极与所述第二存储晶体管的控制极电连接,所述第四存储晶体管的第一极与所述第二存储晶体管的第二极电连接,所述第四存储晶体管的第二极与所述第二电压端电连接;所述第一存储晶体管和所述第二存储晶体管为p型晶体管,所述第三存储晶体管和所述第四存储晶体管为n型晶体管。可选的,所述第二控制子电路的第二端还与所述显示面板包括的第二相邻亚像素电路中的控制电路电连接,用于在所述第二相邻亚像素电路驱动的发光元件故障时,接收所述第二相邻亚像素电路中的像素驱动电路通过所述第二相邻亚像素电路包括的控制电路提供的驱动电流;所述第二相邻亚像素电路与所述亚像素电路位于同一行并具有相同颜色;所述第二相邻亚像素电路包含于第三像素单元,所述第一像素单元和所述第三像素单元相邻。本专利技术还提供了一种像素驱动方法,应用于上述的亚像素电路,所述像素驱动方法包括:所述像素驱动电路向所述控制电路提供驱动电流;所述控制电路根据补偿数据线上的补偿数据电压信号,控制将所述驱动电流传送至所述发光元件,或者,控制将所述驱动电流传送至所述显示面板包括的第一相邻亚像素电路中的控制电路。可选的,所述控制电路包括数据写入子电路、第一控制子电路、第二控制子电路和存储子电路;补偿时间包括显示面板开机之间的补偿时间段和/或设置于相邻的显示周期之间的补偿时间段;所述像素驱动方法包括:在所述补偿时间段,数据写入子电路在相应行栅线提供的栅极驱动信号的控制下,将补偿数据线上的补偿数据电压信号写入所述第一控制子电路的控制端;所述存储子电路维持所述第一控制子电路的控制端的电位;当所述亚像素电路包括的发光元件故障时,所述补偿数据电压信号的电位为无效电压,当所述亚像素电路包括的发光元件能正常发光时,所述补偿数据电压信号的电位为有效电压;在所述显示周期包括的显示时间段,亚像素电路包括的像素驱动电路提供驱动电流;当所述补偿数据电压信号的电位为无效电压时,第二控制子电路控制将所述驱动电流提供至所述第一相邻亚像素电路包括的控制电路,所述第一控制子电路控制其第一端与所述第二控制子电路的第二端之间断开;当所述补偿数据电压信号的电位为有效电压时,所述第二控制子电路控制断开其第一端与所述第二控制子电路的第二端之间的连接,所述第一控制子电路控制将所述驱动电流提供至所述发光元件。本专利技术还提供了一种显示面板,包括多个像素单元,所述像素单元包括多个上述的亚像素电路。可选的,所述像素单元包括第一像素电路、第二像素电路和第三像素电路;所述第一像素电路包括第一亚像素电路、第二亚像素电路和第三亚像素电路,所述第一亚像素电路、所述第二亚像素电路和所述第三亚像素电路排列组成一个三角形,所述本文档来自技高网...

【技术保护点】
1.一种亚像素电路,应用于显示面板,其特征在于,所述亚像素电路包括发光元件、像素驱动电路和控制电路,其中,/n所述像素驱动电路用于向所述控制电路提供驱动电流;/n所述控制电路用于根据补偿数据线上的补偿数据电压信号,控制将所述驱动电流传送至所述发光元件,或者,所述控制电路用于根据补偿数据线上的补偿数据电压信号,控制将所述驱动电流传送至所述显示面板包括的第一相邻亚像素电路中的控制电路;所述第一相邻亚像素电路与所述亚像素电路位于同一行且具有相同颜色;/n所述亚像素电路包含于第一像素单元,所述第一相邻亚像素电路包含于第二像素单元,所述第一像素单元和所述第二像素单元相邻。/n

【技术特征摘要】
1.一种亚像素电路,应用于显示面板,其特征在于,所述亚像素电路包括发光元件、像素驱动电路和控制电路,其中,
所述像素驱动电路用于向所述控制电路提供驱动电流;
所述控制电路用于根据补偿数据线上的补偿数据电压信号,控制将所述驱动电流传送至所述发光元件,或者,所述控制电路用于根据补偿数据线上的补偿数据电压信号,控制将所述驱动电流传送至所述显示面板包括的第一相邻亚像素电路中的控制电路;所述第一相邻亚像素电路与所述亚像素电路位于同一行且具有相同颜色;
所述亚像素电路包含于第一像素单元,所述第一相邻亚像素电路包含于第二像素单元,所述第一像素单元和所述第二像素单元相邻。


2.如权利要求1所述的亚像素电路,其特征在于,所述控制电路包括数据写入子电路、第一控制子电路、第二控制子电路和存储子电路;
所述数据写入子电路用于在相应行栅线提供的栅极驱动信号的控制下,将相应列补偿数据线提供的补偿数据电压信号写入所述第一控制子电路的控制端;
所述存储子电路与所述第一控制子电路的控制端电连接,所述存储子电路用于维持所述第一控制子电路的控制端的电位;
所述第一控制子电路的第一端与所述像素驱动电路的驱动电流输出端电连接,所述第一控制子电路的第二端与所述发光元件电连接,所述第一控制子电路用于在其控制端的电位的控制下,控制所述驱动电流输出端与所述发光元件之间连通或断开;
所述第二控制子电路的控制端与所述第一控制子电路的控制端电连接,所述第二控制子电路的第一端与所述第一相邻亚像素电路包括的控制电路电连接,所述第二控制子电路的第二端与所述驱动电流输出端电连接,所述第二控制子电路用于在其控制端的电位的控制下,控制所述第二控制子电路的第一端与所述第二控制子电路的第二端之间连通或断开。


3.如权利要求2所述的亚像素电路,其特征在于,所述数据写入子电路包括数据写入晶体管;
所述数据写入晶体管的控制极与所述相应行栅线电连接,所述数据写入晶体管的第一极与所述相应列补偿数据线电连接,所述数据写入晶体管的第二极与所述第一控制子电路的控制端电连接。


4.如权利要求2所述的亚像素电路,其特征在于,所述第一控制子电路包括第一控制晶体管;所述第二控制子电路包括第二控制晶体管;
所述第一控制晶体管的控制极为所述第一控制子电路的控制端,所述第一控制晶体管的第一极为所述第一控制子电路的第一端,所述第一控制晶体管的第二极为所述第一控制子电路的第二端;
所述第二控制晶体管的控制极为所述第二控制子电路的控制端,所述第二控制晶体管的第一极为所述第二控制子电路的第一端,所述第二控制晶体管的第二极为所述第二控制子电路的第二端;
所述第一控制晶体管为p型晶体管,所述第二控制晶体管为n型晶体管;或者,所述第一控制晶体管为n型晶体管,所述第二控制晶体管为p型晶体管。


5.如权利要求2所述的亚像素电路,其特征在于,所述存储子电路包括存储电容;
所述存储电容的第一端与所述第一控制子电路的控制端电连接,所述存储电容的第二端与公共电极电压端电连接。


6.如权利要求2所述的亚像素电路,其特征在于,所述存储子电路包括静态存储器;所述静态存储器包括第一存储晶体管、第二存储晶体管、第三存储晶体管和第四存储晶体管;
所述第一存储晶体管的控制极与所述第三存储晶体管的控制极电连接,所述第一存储晶体管的第一极与第一电压端电连接,所述第一存储晶体管的第二极与所述第二存储晶体管的控制极电连接;
所述第二存储晶体管的第一极与所述第一电压端电连接,所述第二存储晶体管的第二极与所述第一控制子电路的控制端电连接;
所述第三存储晶体管的第一极与所述第一存储晶体管的第二极电连接,所述第三存储晶体管的第二极与第二电压端电连接;
所述第四存储晶体管的控制极与所述第二存储晶体管的控制极电连接,所述第四存储晶体管的第一极与所述第二存储晶体管的第二极电连接,所述第四存储晶体管的第二极与所述第二电压端电连接;
所述第一存储晶体管和所述第二存储晶体管为p型晶体管,所述第三存储晶体管和所述第四存储晶体管为n型晶体管。


7.如权利要求2至6中任一权利要求所述的亚像素电路,其特征在于,所述第二控制子电路的第二端还与所述显示面板包括的第二相邻亚像素电路中的控制电路电连接,用于在所述第二相邻亚像素电路驱动的发光元件故障时,接收所述第二相邻亚像素电路中的像素驱动电路通过所述第二相邻亚像素电路包括的控制电路提供的驱动电流;
所述第二相邻亚像素电路与所述亚像素电路位于同一行并具有相同颜色;所述第二相邻亚像素电路包含于第三像素单元,所述第一像素单元和所述第三像素单元相邻。


8.一种像素驱动方法,应用于如权利要求1至7中任一权利要求所述的亚像素电路,其特征在于,所述像素驱动方法包括:
所述像素驱动电路向所述控制电路提供驱动...

【专利技术属性】
技术研发人员:麦轩伟岳晗张国才闫俊伟王大军王宏董士豪
申请(专利权)人:京东方科技集团股份有限公司
类型:发明
国别省市:北京;11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1