一种多功能视频转换器制造技术

技术编号:24595364 阅读:49 留言:0更新日期:2020-06-21 03:25
本实用新型专利技术提供了一种多功能视频转换器,涉及视频图像处理转换领域,该系统包含本实用新型专利技术基于FPGA为核心设计硬件电路,实现HDMI、3GSDI、CameraLink、BT656/BT1120、PAL/NTSC和千兆以太网之间的数据转换。本实用新型专利技术包括数据输入解码处理部、数据中转处理部、数据输出编码处理部。输入视频经过数据输入解码处理部后生成并行数据,并行数据进入以FPGA为核心的数据中转处理部,根据通道选择,将预处理后的数据输送至数据输出编码处理部,经过相应的编码芯片处理后输出期望的视频格式,实现不同视频格式之间的转换。

A multifunctional video converter

【技术实现步骤摘要】
一种多功能视频转换器
本技术涉及一种视频转换器,具体涉及一种多功能视频转换器。
技术介绍
目前,市场上各种相机、设备实用的数据接口各有不同,对于产品研发、模块化设计有着巨大障碍。市场上不同数据接口转换只有单一的转换功能,灵活性欠缺,难以满足不同数据传输需求。
技术实现思路
本技术的目的是提供一种多功能视频转换器,它能实现市场上主流视频接口数据传输的切换,提高了资源利用率,有效解决
技术介绍
中的问题。本技术提供的多功能转换器包括数据输入解码处理部、数据中转处理部、数据输出编码处理部。输入视频经过数据输入解码处理部后生成并行数据,并行数据进入以FPGA为核心的数据中转处理部,通过上位机发送的指令,对数据进行预处理,以及对数据进行缓存,之后根据上位机指令或通道选择按钮将预处理后的数据输送至数据输出编码处理部,经过相应的编码芯片处理后输出期望的视频格式,实现不同视频格式之间的转换。本技术提供一种多功能视频转换器,包括:作为数据输入解码处理部的HDMI解码芯片ADV7611、SDI解码芯片GS2970AIBE3、CameraLink解码芯片DS90CR288A、PAL/NTSC解码芯片MAX9526、千兆网PHY芯片;作为数据输出编码处理部的HDMI编码芯片ADV7511、SDI编码芯片GS2972-IBE3、CameraLink编码芯片DS90CR287A、PAL/NTSC编码芯片ADV7179、千兆网PHY芯片;作为数据中转处理部的FPGA芯片XC7K325T;HDMI解码芯片ADV7611、SDI解码芯片GS2970AIBE3、CameraLink解码芯片DS90CR288A、PAL/NTSC解码芯片MAX9526、千兆网PHY芯片均分别通过并行输入数据接口与FPGA芯片XC7K325T连接;HDMI编码芯片ADV7511、SDI编码芯片GS2972-IBE3、CameraLink编码芯片DS90CR287A、PAL/NTSC编码芯片ADV7179、千兆网PHY芯片均分别通过并行输出数据接口与FPGA芯片XC7K325T连接。输入HDMI视频图像数据时,将FPGA芯片XC7K325T对应于HDMI解码芯片ADV7511的并行输入数据接口置于开状态,将FPGA芯片XC7K325T对应于HDMI编码芯片ADV7511、SDI编码芯片GS2972-IBE3、CameraLink编码芯片DS90CR287A、PAL/NTSC编码芯片ADV7179、千兆网PHY芯片的并行输出数据接口置于开状态;HDMI视频图像数据先通过HDMI接口进入HDMI解码芯片ADV7611解码;解码后,再经过对应于HDMI解码芯片ADV7511的并行输入数据接口进入FPGA芯片XC7K325T进行图像处理;图像处理后的数据均通过并行输出数据接口进入HDMI编码芯片ADV7511、SDI编码芯片GS2972-IBE3、CameraLink编码芯片DS90CR287A、PAL/NTSC编码芯片ADV7179、千兆网PHY芯片。输入SDI视频图像数据时,将FPGA芯片XC7K325T对应于SDI解码芯片GS2970AIBE3的并行输入数据接口置于开状态,将FPGA芯片XC7K325T对应于HDMI编码芯片ADV7511、SDI编码芯片GS2972-IBE3、CameraLink编码芯片DS90CR287A、PAL/NTSC编码芯片ADV7179、千兆网PHY芯片的并行输出数据接口置于开状态;SDI视频图像数据先通过SDI接口进入SDI解码芯片GS2970AIBE3解码;解码后,再经过对应于SDI解码芯片GS2970AIBE3的并行输入数据接口进入FPGA芯片XC7K325T进行图像处理;图像处理后的数据均通过并行输出数据接口进入HDMI编码芯片ADV7511、SDI编码芯片GS2972-IBE3、CameraLink编码芯片DS90CR287A、PAL/NTSC编码芯片ADV7179、千兆网PHY芯片。输入CameraLink视频图像数据时,将FPGA芯片XC7K325T对应于CameraLink解码芯片DS90CR288A的并行输入数据接口置于开状态,将FPGA芯片XC7K325T对应于HDMI编码芯片ADV7511、SDI编码芯片GS2972-IBE3、CameraLink编码芯片DS90CR287A、PAL/NTSC编码芯片ADV7179、千兆网PHY芯片的并行输出数据接口置于开状态;CameraLink视频图像数据先通过CameraLink接口进入CameraLink解码芯片DS90CR288A解码;解码后,再经过对应于CameraLink解码芯片DS90CR288A的并行输入数据接口进入FPGA芯片XC7K325T进行图像处理;图像处理后的数据均通过并行输出数据接口进入HDMI编码芯片ADV7511、SDI编码芯片GS2972-IBE3、CameraLink编码芯片DS90CR287A、PAL/NTSC编码芯片ADV7179、千兆网PHY芯片。输入PAL/NTSC视频图像数据时,将FPGA芯片XC7K325T对应于PAL/NTSC解码芯片MAX9526的并行输入数据接口置于开状态,将FPGA芯片XC7K325T对应于HDMI编码芯片ADV7511、SDI编码芯片GS2972-IBE3、CameraLink编码芯片DS90CR287A、PAL/NTSC编码芯片ADV7179、千兆网PHY芯片的并行输出数据接口置于开状态;PAL/NTSC视频图像数据先通过PAL/NTSC接口进入PAL/NTSC解码芯片MAX9526解码;解码后,再经过对应于PAL/NTSC解码芯片MAX9526的并行输入数据接口进入FPGA芯片XC7K325T进行图像处理;图像处理后的数据均通过并行输出数据接口进入HDMI编码芯片ADV7511、SDI编码芯片GS2972-IBE3、CameraLink编码芯片DS90CR287A、PAL/NTSC编码芯片ADV7179、千兆网PHY芯片。输入千兆网PHY视频图像数据时,将FPGA芯片XC7K325T对应于千兆网PHY芯片的并行输入数据接口置于开状态,将FPGA芯片XC7K325T对应于HDMI编码芯片ADV7511、SDI编码芯片GS2972-IBE3、CameraLink编码芯片DS90CR287A、PAL/NTSC编码芯片ADV7179、千兆网PHY芯片的并行输出数据接口置于开状态;千兆网PHY视频图像数据先通过千兆网PHY接口进入FPGA芯片XC7K325T;再经过对应于千兆网PHY芯片的并行输入数据接口进入FPGA芯片XC7K325T进行图像处理;图像处理后的数据均通过并行输出数据接口进入HDMI编码芯片ADV7511、SDI编码芯片GS2972-IBE3、CameraLink编码芯片DS90CR287A、P本文档来自技高网...

【技术保护点】
1.一种多功能视频转换器,其特征在于,包括:/n作为数据输入解码处理部的HDMI解码芯片ADV7611、SDI解码芯片GS2970AIBE3、CameraLink解码芯片DS90CR288A、PAL/NTSC解码芯片MAX9526、千兆网PHY芯片;/n作为数据输出编码处理部的HDMI编码芯片ADV7511、SDI编码芯片GS2972-IBE3、CameraLink编码芯片DS90CR287A、PAL/NTSC编码芯片ADV7179、千兆网PHY芯片;/n作为数据中转处理部的FPGA芯片XC7K325T;/nHDMI解码芯片ADV7611、SDI解码芯片GS2970AIBE3、CameraLink解码芯片DS90CR288A、PAL/NTSC解码芯片MAX9526、千兆网PHY芯片均分别通过并行输入数据接口与FPGA芯片XC7K325T连接;/nHDMI编码芯片ADV7511、SDI编码芯片GS2972-IBE3、CameraLink编码芯片DS90CR287A、PAL/NTSC编码芯片ADV7179、千兆网PHY芯片均分别通过并行输出数据接口与FPGA芯片XC7K325T连接。/n

【技术特征摘要】
1.一种多功能视频转换器,其特征在于,包括:
作为数据输入解码处理部的HDMI解码芯片ADV7611、SDI解码芯片GS2970AIBE3、CameraLink解码芯片DS90CR288A、PAL/NTSC解码芯片MAX9526、千兆网PHY芯片;
作为数据输出编码处理部的HDMI编码芯片ADV7511、SDI编码芯片GS2972-IBE3、CameraLink编码芯片DS90CR287A、PAL/NTSC编码芯片ADV7179、千兆网PHY芯片;
作为数据中转处理部的FPGA芯片XC7K325T;
HDMI解码芯片ADV7611、SDI解码芯片GS2970AIBE3、CameraLink解码芯片DS90CR288A、PAL/NTSC解码芯片MAX9526、千兆网PHY芯片均分别通过并行输入数据接口与FPGA芯片XC7K325T连接;
HDMI编码芯片ADV7511、SDI编码芯片GS2972-IBE3、CameraLink编码芯片DS90CR287A、PAL/NTSC编码芯片ADV7179、千兆网PHY芯片均分别通过并行输出数据接口与FPGA芯片XC7K325T连接。


2.根据权利要求1所述的一种多功能视频转换器,其特征在于,
输入HDMI视频图像数据时,将FPGA芯片XC7K325T对应于HDMI解码芯片ADV7611的并行输入数据接口置于开状态,将FPGA芯片XC7K325T对应于HDMI编码芯片ADV7511、SDI编码芯片GS2972-IBE3、CameraLink编码芯片DS90CR287A、PAL/NTSC编码芯片ADV7179、千兆网PHY芯片的并行输出数据接口置于开状态;
HDMI视频图像数据先通过HDMI接口进入HDMI解码芯片ADV7611解码;
解码后,再经过对应于HDMI解码芯片ADV7611的并行输入数据接口进入FPGA芯片XC7K325T进行图像处理;
图像处理后的数据均通过并行输出数据接口进入HDMI编码芯片ADV7511、SDI编码芯片GS2972-IBE3、CameraLink编码芯片DS90CR287A、PAL/NTSC编码芯片ADV7179、千兆网PHY芯片。


3.根据权利要求1所述的一种多功能视频转换器,其特征在于,
输入SDI视频图像数据时,将FPGA芯片XC7K325T对应于SDI解码芯片GS2970AIBE3的并行输入数据接口置于开状态,将FPGA芯片XC7K325T对应于HDMI编码芯片ADV7511、SDI编码芯片GS2972-IBE3、CameraLink编码芯片DS90CR287A、PAL/NTSC编码芯片ADV7179、千兆网PHY芯片的并行输出数据接口置于开状态;
SDI视频图像数据先通过SDI接口进入SDI解码芯片GS2970AIBE3解码;
解码后,再经过对应于SDI解码芯片GS2970AIBE3的并行输入数据接口进入FPGA芯片XC7K325T进行图像处理;
图像处理后的数据均通过并行输出数据接口进入HDMI编码芯片ADV7511、SDI编码芯片GS2972-IBE3、CameraLink编码芯片DS90CR287A、PAL/NTSC编码芯片ADV7179、千兆网PHY芯片。


4.根据权利要求1所述的一种多功能视频转换器,其特征在于,
输...

【专利技术属性】
技术研发人员:彭涛
申请(专利权)人:四川中科友成科技有限公司
类型:新型
国别省市:四川;51

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1