一种免更换电池的实时时钟电路制造技术

技术编号:24580429 阅读:49 留言:0更新日期:2020-06-21 01:00
本实用新型专利技术涉及一种免更换电池的实时时钟电路,该实时时钟电路包括:时钟芯片及外围电路和超级电容电路;超级电容电路包括超级电容,超级电容的正极与电压VBB相连,负极接地;超级电容的正极还与时钟芯片与外部电源连接的线路相连。在时钟芯片与外部电源连接的线路中接入超级电容,在外部有电源时,外部电源给超级电容充电,并给实时时钟电路提供电源,当外部电源断开时,超级电容给实时时钟电路提供电源,该超级电容无需维护,自动充放电,满足实时时钟电源的需求,解决用电池的实时时钟电路存在后期需要更换电池的售后负担。

A battery free real-time clock circuit

【技术实现步骤摘要】
一种免更换电池的实时时钟电路
本技术涉及电子电路
,具体涉及一种免更换电池的实时时钟电路。
技术介绍
很多电子产品在电路设计过程中都会用到实时时钟电路,主要用来给系统提供时钟,实现一些跟时间相关的功能,比如说日志、万年历、定时上传数据等等,一般要求即使设备断电也不会影响实时时钟,所以在涉及实时时钟电路的时候一般都会采用独立的电池供电,这样避免设备异常掉电的情况下,时钟丢失的问题。在实际应用中,即便平时很少消耗电流,若干年后由于电池自放电原因,也面临着需要更换电池的问题。
技术实现思路
本技术针对现有技术中存在的技术问题,提供一种免更换电池的实时时钟电路。本技术解决上述技术问题的技术方案如下:一种免更换电池的实时时钟电路,所述实时时钟电路包括:时钟芯片及外围电路和超级电容电路;所述超级电容电路包括超级电容,所述超级电容的正极与电压VBB相连,负极接地;所述超级电容的正极还与所述时钟芯片与外部电源连接的线路相连。本技术的有益效果是:在时钟芯片与外部电源连接的线路中接入超级电容,在外部有电源时,外部电源给超级电容充电,并给实时时钟电路提供电源,当外部电源断开时,超级电容给实时时钟电路提供电源,该超级电容无需维护,自动充放电,满足实时时钟电源的需求,解决用电池的实时时钟电路存在后期需要更换电池的售后负担。在上述技术方案的基础上,本技术还可以做如下改进。进一步,所述实时时钟电路还包括接入所述时钟芯片与外部电源连接的线路中的MOS管电路;所述MOS管电路包括MOS管Q1,所述MOS管Q1的漏极与所述外部电源连接,源极与所述超级电容的正极以及所述时钟芯片连接;控制所述MOS管Q1的栅极的输入电压实现所述实时时钟电路与所述外部电源连接的通断。进一步,所述MOS管电路还包括电阻R1,所述电阻R1的两端分别与所述MOS管Q1的栅极和源极连接。进一步,所述超级电容的正极与所述时钟芯片的备用电源管脚VBAK连接。进一步,所述超级电容电路还包括与所述超级电容并联的电容C1。进一步,所述时钟芯片及外围电路包括时钟芯片U1和晶振X1;所述晶振X1的两端分别与所述时钟芯片U1的晶振管脚X1和X2连接。进一步,所述时钟芯片及外围电路还包括:电阻R3、电阻R4、电阻R5和电容C2;所述电阻R3、电阻R4、电阻R5和电容C2的一端以及所述时钟芯片U1的主电源管脚均与电压VDD连接;所述电阻R3的另一端与时钟芯片U1的功能测试/输出管脚连接;所述电阻R4的另一端与时钟芯片U1的控制线管脚连接;所述电阻R5的另一端与时钟芯片U1的数据线管脚连接;所述电容C2的另一端接地。采用上述进一步方案的有益效果是:在时钟芯片与外部电源连接的线路中接入MOS管电路,MOS管导通时,外部电源给超级电容充电,并给实时时钟电路提供电源;MOS管处于截止状态时,超级电容的电量仅维持实时时钟电路的正常运转,不会反向给其它电路供电,防止额外的电量消耗,能极大的提升充电效率,提升充电量。附图说明图1为本技术提供的一种免更换电池的实时时钟电路的实施例的电路原理图。具体实施方式以下结合附图对本技术的原理和特征进行描述,所举实例只用于解释本技术,并非用于限定本技术的范围。本技术实施例提供的一种免更换电池的实时时钟电路,包括:时钟芯片及外围电路和超级电容电路。超级电容电路包括超级电容,超级电容的正极与电压VBB相连,负极接地。该超级电容的正极还与时钟芯片与外部电源连接的线路相连。本技术提供的一种免更换电池的实时时钟电路,在时钟芯片与外部电源连接的线路中接入超级电容,在外部有电源时,外部电源给超级电容充电,并给实时时钟电路提供电源,当外部电源断开时,超级电容给实时时钟电路提供电源,该超级电容无需维护,自动充放电,满足实时时钟电源的需求,解决用电池的实时时钟电路存在后期需要更换电池的售后负担。实施例1本技术提供的实施例1为本技术提供的一种免更换电池的实时时钟电路的实施例,如图1所示为本技术提供的一种免更换电池的实时时钟电路的实施例的电路原理图,由图1可知,该实时时钟电路包括:时钟芯片及外围电路和超级电容电路。超级电容电路包括超级电容CE1,超级电容CE1的正极与电压VBB相连,负极接地。该超级电容CE1的正极还与时钟芯片与外部电源连接的线路相连。如图1所示,超级电容CE1的正极与时钟芯片的备用电源管脚VBAK与外部电源VDD连接线路连接。优选的,本技术提供的一种实时时钟电路中,还包括接入时钟芯片与外部电源连接的线路中的MOS管电路。该MOS管电路包括MOS管Q1,MOS管Q1的漏极与外部电源连接,源极与超级电容CE1的正极以及时钟芯片连接。控制MOS管Q1的栅极的输入电压实现实时时钟电路与外部电源连接的通断。具体的,控制MOS管Q1的栅极输入低电平时,MOS管Q1导通,外部电源给超级电容CE1充电,并给实时时钟电路提供电源。控制MOS管Q1的栅极输入高电平时,MOS管Q1处于截止状态,超级电容CE1的电量仅维持实时时钟电路的正常运转,不会反向给其它电路供电,防止额外的电量消耗,能极大的提升充电效率,提升充电量。如图1给出的实施例中,该MOS管电路还包括电阻R1,电阻R1的两端分别与MOS管Q1的栅极和源极连接,外部控制信号EN与MOS管Q1的栅极连接。当外部电源与实时时钟电路连通时,外部控制信号EN输出低电平使MOS管Q1导通。当外部电源与实时时钟电路断开时,超级电容CE1给实时时钟电路提供电源,此时外部控制信号EN的电平被电阻R1拉高,控制MOS管Q1处于截止状态。进一步的,由图1可知,超级电容电路还包括与超级电容CE1并联的电容C1。时钟芯片及外围电路包括时钟芯片U1、晶振X1、电阻R3、电阻R4、电阻R5和电容C2。晶振X1的两端分别与时钟芯片U1的晶振管脚X1和X2连接。电阻R3、电阻R4、电阻R5和电容C2的一端以及时钟芯片U1的主电源管脚均与电压VDD连接,电阻R3的另一端与时钟芯片U1的功能测试/输出管脚连接,电阻R4的另一端与时钟芯片U1的控制线管脚连接,电阻R5的另一端与时钟芯片U1的数据线管脚连接,电容C2的另一端接地。以上所述仅为本技术的较佳实施例,并不用以限制本技术,凡在本技术的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本技术的保护范围之内。本文档来自技高网...

【技术保护点】
1.一种免更换电池的实时时钟电路,其特征在于,所述实时时钟电路包括:时钟芯片及外围电路和超级电容电路;/n所述超级电容电路包括超级电容,所述超级电容的正极与电压VBB相连,负极接地;/n所述超级电容的正极还与所述时钟芯片与外部电源连接的线路相连。/n

【技术特征摘要】
1.一种免更换电池的实时时钟电路,其特征在于,所述实时时钟电路包括:时钟芯片及外围电路和超级电容电路;
所述超级电容电路包括超级电容,所述超级电容的正极与电压VBB相连,负极接地;
所述超级电容的正极还与所述时钟芯片与外部电源连接的线路相连。


2.根据权利要求1所述的实时时钟电路,其特征在于,所述实时时钟电路还包括接入所述时钟芯片与外部电源连接的线路中的MOS管电路;
所述MOS管电路包括MOS管Q1,所述MOS管Q1的漏极与所述外部电源连接,源极与所述超级电容的正极以及所述时钟芯片连接;
控制所述MOS管Q1的栅极的输入电压实现所述实时时钟电路与所述外部电源连接的通断。


3.根据权利要求2所述的实时时钟电路,其特征在于,所述MOS管电路还包括电阻R1,所述电阻R1的两端分别与所述MOS管Q1的栅极和源极连接。


4.根据权利要求1所述的实时时钟电路...

【专利技术属性】
技术研发人员:周厚明刘垒
申请(专利权)人:武汉迈威通信股份有限公司
类型:新型
国别省市:湖北;42

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1