一种显示装置以及驱动方法制造方法及图纸

技术编号:24462029 阅读:47 留言:0更新日期:2020-06-10 17:18
本发明专利技术提供了一种显示装置以及驱动方法,解决了第一金属走线层和第二金属走线层交替布线,而第一金属走线层和第二金属走线层的寄生电容不同,寄生电容的差异会导致奇偶列像素的充电快慢,最终引起显示区出现隔列亮暗的竖纹影响显示效果。包括:多个像素、多条数据线,每条数据线分别用于为每列的像素提供数据信号;以及多个数据写入控制单元,分别与所述多条数据线电连接,配置为:控制多条所述数据线在一帧周期内向每个所述像素写入数据信号电压,以使得每行像素中从沿行方向排列的首个像素开始的每计数P个像素分别发出P种不同亮度的光,且每列像素中从沿列方向排列的首个像素开始每计数P个像素分别发出P种不同亮度的光。

A display device and driving method

【技术实现步骤摘要】
一种显示装置以及驱动方法
本专利技术涉及显示
,具体涉及一种显示装置以及驱动方法。
技术介绍
现有技术中,随着客户对手机等智能终端的响应速度的要求,为了提高显示屏的响应速度,显示屏需要提供更高的刷新频率,因此现有技术中,连接AA区数据信号和COFpad的fanout线采用M1和M2双层金属交替布线,而M1金属和M2金属线的寄生电容不同(一般M2走线的寄生电容>M1走线的寄生电容),当高频驱动时,这个fanout线寄生电容的差异会导致奇偶列像素的充电快慢,最终引起显示区出现隔列亮暗的竖纹,影响显示效果。
技术实现思路
有鉴于此,本专利技术实施例提供了一种显示装置以及驱动显示装置的驱动方法,解决了现有技术中连接AA区数据信号和COFpad的fanout线采用第一金属走线层和第二金属走线层双层金属交替布线,而第一金属走线层和第二金属走线层的寄生电容不同(一般第二金属走线层的寄生电容>第一金属走线层的寄生电容),当高频驱动时,这个fanout线寄生电容的差异会导致奇偶列像素的充电快慢,最终引起显示区出现隔列亮暗的竖纹,影响显示效果的问题。为使本专利技术的目的、技术手段和优点更加清楚明白,以下结合附图对本专利技术作进一步详细说明。显然,所描述的实施例仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。根据本专利技术的一个方面,本专利技术实施例提供了一种显示装置,包括:呈N列M行阵列分布的多个像素;多条数据线,每条数据线分别用于为每列的像素提供数据信号;以及多个数据写入控制单元,分别与所述多条数据线电连接,配置为:控制多条所述数据线在一帧周期内向每个所述像素写入数据信号电压,以使得每行像素中从沿行方向排列的首个像素开始的每计数P个像素分别发出P种不同亮度的光,且每列像素中从沿列方向排列的首个像素开始每计数P个像素分别发出P种不同亮度的光,M和N均为大于等于2的整数,P为2到N之间的整数。可选的,所述数据写入控制单元包括:数据驱动器,用于为每条数据线提供原始数据信号,所述数据驱动器包括:P个输出端,其中P个所述输出端向为相邻的P个像素提供数据信号的P条所述数据线提供不同的原始数据信号,使所述相邻的P个像素发出P种不同亮度的光。可选的,所述数据写入控制单元包括:P个薄膜晶体管组,每个所述薄膜晶体管组包括P个子薄膜晶体管,其中,P个所述子薄膜晶体管的第一端同时电连接形成所述薄膜晶体管组的第一端,其中P个所述薄膜晶体管组的第一端与P条所述数据线一一对应电连接,每个所述薄膜晶体管组的P个所述子薄膜晶体管的第二端与P个所述输出端一一对应电连接;其中,所述显示装置包括为相邻的P个像素提供数据信号的P条所述数据线,P个所述输出端通过P个所述薄膜晶体管组向P条所述数据线提供不同的原始数据信号,其中P个所述输出端分别连接P个所述薄膜晶体管组中的一个所述子薄膜晶体管,使所述相邻的P个像素发出P种不同亮度的光。可选的,所述数据写入控制单元进一步包括:P个控制信号端,分别一一对应接收P个控制信号,P个所述控制信号端与每个所述薄膜晶体管组的P个所述子薄膜晶体管的控制端一一对应电连接,P个所述控制信号端接收具有导通作用或截止作用的控制信号,使得与每个所述控制信号端一一对应的所述子薄膜晶体管导通或者截止;其中,每个所述控制信号端同时对应的P个所述子薄膜晶体管属于不同的所述薄膜晶体管组,P个所述子薄膜晶体管的第二端与P个所述输出端一一对应电连接,一个所述控制信号端接收具有导通作用的控制信号,使得每个所述薄膜晶体管组中的一个所述子薄膜晶体管导通,使得P个所述输出端向P条所述数据线提供原始数据信号。可选的,P个所述控制信号端包括两个控制信号端,分别为第一控制信号端和第二控制信号端;P个所述薄膜晶体管组包括2个所述薄膜晶体管组,分别为第一薄膜晶体管组和第二薄膜晶体管组,其中所述第一薄膜晶体管组包括第一子薄膜晶体管、第二子薄膜晶体管,所述第二薄膜晶体管组包括第三子薄膜晶体管和第四子薄膜晶体管;所述P个控制信号包括第一控制信号和第二控制信号;P个输出端包括第一输出端和第二输出端;其中,所述第一子薄膜晶体管的源极和所述第二子薄膜晶体管的源极同时与为奇数列像素提供数据信号的数据线电连接,所述第三子薄膜晶体管的源极和所述第四子薄膜晶体管的源极同时与为偶数列像素提供数据信号的数据线电连接,所述第一子薄膜晶体管的漏极和所述第四子薄膜晶体管的漏极与所述第一输出端电连接;所述第二子薄膜晶体管的漏极和所述第三子薄膜晶体管的漏极与所述第二输出端电连接;所述第一控制信号端,接收第一控制信号,所述第一子薄膜晶体管的栅极与所述第一控制信号端连接,所述第三子薄膜晶体管的栅极与所述第一控制信号端连接,所述第一子薄膜晶体管和所述第三子薄膜晶体管在所述第一控制信号的作用下导通或者截止;所述第二控制信号端,接收第二控制信号,所述第二子薄膜晶体管的栅极与所述第二控制信号端连接,所述第四子薄膜晶体管的栅极与所述第二控制信号端连接,所述第二子薄膜晶体管和所述第四子薄膜晶体管在所述第二控制信号的作用下导通或者截止。可选的,包括:处理器,用于为多条扫描线提供扫描信号,处理器向每条所述扫描线依次提供扫描信号,以控制每行像素依次被写入数据信号电压。可选的,包括:当处理器对第一行扫描线提供扫描信号时,所述处理器配置为执行以下步骤:将具有第一电压幅值的第一控制信号传输至第一控制信号端,以使得所述所述第一子薄膜晶体管和所述第三子薄膜晶体管导通;将具有第二电压幅值的第二控制信号传输至第二控制信号端,以使得使得所述第二子薄膜晶体管和所述第四子薄膜晶体管截止,以使得所述第一输出端的原始数据信号通过所述第一子薄膜晶体管提供给为奇数列像素提供数据信号的数据线,所述第二输出端的原始数据信号通过所述第三子薄膜晶体管提供给为偶数列像素提供数据信号的数据线;当处理器对第二行的扫描线提供扫描信号时,所述处理器配置为执行以下步骤:将具有第二电压幅值的第一控制信号传输至第一控制信号端,以使得所述第一子薄膜晶体管和所述第三子薄膜晶体管截止;将具有第一电压幅值的第二控制信号传输至第二控制信号端,以使得所述第二子薄膜晶体管和所述第四子薄膜晶体管导通,以使得所述第二输出端的原始数据信号通过所述第二子薄膜晶体管提供给为奇数列像素提供数据信号的数据线,所述第一输出端的原始数据信号通过所述第四子薄膜晶体管提供给为偶数列像素提供数据信号的数据线;以及当处理器对第三行的扫描线提供扫描信号时,所述处理器配置为执行对第一行扫描线提供扫描信号时的步骤,当处理器对第四行的扫描线提供扫描信号时,所述处理器配置为执行对第二行扫描线提供扫描信号时的步骤,以此类推,直至处理器完成对第N行的扫描线提供扫描信号时所需完成的步骤。根据本专利技术的另一方面,还提供一种用于驱动如上述任一项的显示装置的驱动方法,所述显示装置包括:呈N列M行阵列分布的多个像素、多条数据线以及多个数据写入控制单元;所述驱动方本文档来自技高网...

【技术保护点】
1.一种显示装置,其特征在于,包括:/n呈N列M行阵列分布的多个像素;/n多条数据线,每条数据线分别用于为每列的像素提供数据信号;以及/n多个数据写入控制单元,分别与所述多条数据线电连接,配置为:控制多条所述数据线在一帧周期内向每个所述像素写入数据信号电压,以使得每行像素中从沿行方向排列的首个像素开始的每计数P个像素分别发出P种不同亮度的光,且每列像素中从沿列方向排列的首个像素开始每计数P个像素分别发出P种不同亮度的光,M和N均为大于等于2的整数,P为2到N之间的整数。/n

【技术特征摘要】
1.一种显示装置,其特征在于,包括:
呈N列M行阵列分布的多个像素;
多条数据线,每条数据线分别用于为每列的像素提供数据信号;以及
多个数据写入控制单元,分别与所述多条数据线电连接,配置为:控制多条所述数据线在一帧周期内向每个所述像素写入数据信号电压,以使得每行像素中从沿行方向排列的首个像素开始的每计数P个像素分别发出P种不同亮度的光,且每列像素中从沿列方向排列的首个像素开始每计数P个像素分别发出P种不同亮度的光,M和N均为大于等于2的整数,P为2到N之间的整数。


2.根据权利要求1所述的显示装置,其特征在于,所述数据写入控制单元包括:数据驱动器,用于为每条数据线提供原始数据信号,所述数据驱动器包括:P个输出端,其中P个所述输出端向为相邻的P个像素提供数据信号的P条所述数据线提供不同的原始数据信号,使所述相邻的P个像素发出P种不同亮度的光。


3.根据权利要求2所述的显示装置,其特征在于,所述数据写入控制单元包括:P个薄膜晶体管组,每个所述薄膜晶体管组包括P个子薄膜晶体管,其中,P个所述子薄膜晶体管的第一端同时电连接形成所述薄膜晶体管组的第一端,其中P个所述薄膜晶体管组的第一端与P条所述数据线一一对应电连接,每个所述薄膜晶体管组的P个所述子薄膜晶体管的第二端与P个所述输出端一一对应电连接;
其中,所述显示装置包括为相邻的P个像素提供数据信号的P条所述数据线,P个所述输出端通过P个所述薄膜晶体管组向P条所述数据线提供不同的原始数据信号,其中P个所述输出端分别连接P个所述薄膜晶体管组中的一个所述子薄膜晶体管,使所述相邻的P个像素发出P种不同亮度的光。


4.根据权利要求3所述的显示装置,其特征在于,所述数据写入控制单元进一步包括:P个控制信号端,分别一一对应接收P个控制信号,P个所述控制信号端与每个所述薄膜晶体管组的P个所述子薄膜晶体管的控制端一一对应电连接,P个所述控制信号端接收具有导通作用或截止作用的控制信号,使得与每个所述控制信号端一一对应的所述子薄膜晶体管导通或者截止;
其中,每个所述控制信号端同时对应的P个所述子薄膜晶体管属于不同的所述薄膜晶体管组,P个所述子薄膜晶体管的第二端与P个所述输出端一一对应电连接,一个所述控制信号端接收具有导通作用的控制信号,使得每个所述薄膜晶体管组中的一个所述子薄膜晶体管导通,使得P个所述输出端向P条所述数据线提供原始数据信号。


5.根据权利要求4所述的显示装置,其特征在于,P个所述控制信号端包括两个控制信号端,分别为第一控制信号端和第二控制信号端;P个所述薄膜晶体管组包括2个所述薄膜晶体管组,分别为第一薄膜晶体管组和第二薄膜晶体管组,其中所述第一薄膜晶体管组包括第一子薄膜晶体管、第二子薄膜晶体管,所述第二薄膜晶体管组包括第三子薄膜晶体管和第四子薄膜晶体管;所述P个控制信号包括第一控制信号和第二控制信号;P个输出端包括第一输出端和第二输出端;
其中,所述第一子薄膜晶体管的源极和所述第二子薄膜晶体管的源极同时与为奇数列像素提供数据信号的数据线电连接,所述第三子薄膜晶体管的源极和所述第四子薄膜晶体管的源极同时与为偶数列像素提供数据信号的数据线电连接,所述第一子薄膜晶体管的漏极和所述第四子薄膜晶体管的漏极与所述第一输出端电连接;所述第二子薄膜晶体管的漏极和所述第三子薄膜晶体管的漏极与所述第二输出端电连接;
所述第一控制信号端,接收第一控制信号,所述第一子薄膜晶体管的栅极与所述第一控制信号端连接,所述第三子薄膜晶体管的栅极与所述第一控制信号端连接,所述第一子薄膜晶体管和所述第三子薄膜晶体管在所述第一控制信号的作用下导通或者截止;
所述第二控制信号端,接收第二控制信号,所述第二子薄膜晶体管的栅极与所述第二控制信号端连接,所述第四子薄膜晶体管的栅极与所述第二控制信号端连接,所述第二子薄膜晶体管和所述第四子薄膜晶体管在所述第二控制信号的作用下导通或者截止。


6.根据权利要求5所述的显示装置,其特征在于,包括:处理器,用于为多条扫描线提供扫描信号,处理器向每条所述扫描线依次提供扫描信号,以控制每行像素依次被写入数据信号电压。


7.根据权利要求6所述的显示装置,其特征在于,包括:当处理器对第一行扫描线提供扫描信号时,所述处理器配置为执行以下步骤:
将具有第一电压幅值的第一控制信号传输至第一控制信号端,以使得所述所述第一子薄膜晶体管和所述第三子薄膜晶体管导通;将具有第二电压幅值的第二控制信号传输至第二控制信号端,以使得使得所述第二子薄膜晶体管和所述第四子薄膜晶体管截止,以使得所述第一输出端的原始数据信号通过所述第一子薄膜晶体管提供给为奇数列像素提供数据信号的数据线,所述第二输出端的原始数据信号通过所述第三子薄膜晶体管提供给为偶数列像素提供数据信号的数据线;
当处理器对第二行的扫描线提供扫描信号时,所述处理器配置为执行以下步骤:
将具有第二电压幅值的第...

【专利技术属性】
技术研发人员:张露卢慧玲胡思明韩珍珍
申请(专利权)人:昆山国显光电有限公司
类型:发明
国别省市:江苏;32

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1