配置为调整用于恢复数据的采样定时的电子电路制造技术

技术编号:24333778 阅读:73 留言:0更新日期:2020-05-29 21:08
一种电子电路包括:时钟恢复电路,其基于第一接收数据生成第一参考时钟信号并且基于在第一接收数据之后接收的第二接收数据生成第二参考时钟信号;采样时钟生成器,其生成采样时钟信号,采样时钟信号具有基于第一参考时钟信号与第二参考时钟信号之间的相位差的相位;以及采样器,其基于所生成的采样时钟信号恢复第二接收数据。

Electronic circuit configured to adjust sampling timing for data recovery

【技术实现步骤摘要】
配置为调整用于恢复数据的采样定时的电子电路
本申请要求于2018年11月22日在韩国知识产权局提交的韩国专利申请No.10-2018-0145025的优先权,其公开内容通过引用整体地并入本文。本文描述的专利技术构思的实施例涉及电子电路,更具体地,涉及配置为调整用于恢复数据的采样定时的电子电路。
技术介绍
电子装置执行取决于包括在该电子装置中的电子电路的操作的独有功能。电子装置可以独立地操作或者可以与另一电子装置协同操作。为了与另一电子装置进行通信,电子装置可以包括发射器和接收器。电子装置的接收器可以从另一电子装置的发射器接收数据。接收器可以包括时钟和数据恢复(CDR)电路,其根据接收到的数据恢复时钟信号并且根据恢复的时钟信号恢复数据。CDR电路可以降低发射器和接收器之间的通信信道的复杂性,并且改善通信速度。在CDR电路的操作中,当出现数据抖动时,接收到的数据之间的间隔可变化。因此,用于恢复数据的采样定时可随着恢复时钟信号的时间点而变化。在这种情况下,接收数据的定时和采样定时之间的不匹配导致采样定时错误。采样定时错误可导致所恢复的接收到的数据中的位错误。特别是在抖动容限不高的情况下,由于采样定时导致出现位错误的概率会变高。
技术实现思路
本专利技术构思的至少一个实施例提供了一种能够调整用于恢复数据的采样定时的电子电路,用于改善抖动容限。根据本专利技术构思的示例性实施例,电子电路包括:时钟恢复电路,其基于第一接收数据生成第一参考时钟信号并且基于在第一接收数据之后接收的第二接收数据生成第二参考时钟信号;采样时钟生成器,其生成采样时钟信号,采样时钟信号具有基于第一参考时钟信号与第二参考时钟信号之间的相位差的相位;以及采样器,其基于所生成的采样时钟信号恢复第二接收数据。根据本专利技术构思的示例性实施例,电子电路包括:时钟恢复电路,其基于接收数据生成参考时钟信号;以及数据恢复电路,其基于采样时钟信号恢复接收数据,所述采样时钟信号具有根据接收数据在参考时钟信号的恢复点处的抖动值选择的相位。根据本专利技术构思的示例性实施例,电子电路包括:延迟锁定环路,其通过将基于接收数据生成的第一参考时钟信号延迟参考延迟时间来输出第一延迟时钟信号;采样时钟生成器,其基于第二参考时钟信号与第一延迟时钟信号之间的第一相位差选择第一参考时钟信号的第一相位,第二参考时钟信号基于接收数据生成;以及采样器,其基于具有所选择的第一相位的第一采样时钟信号恢复接收数据。在生成第一参考时钟信号之后生成第二参考时钟信号。附图说明通过参考附图详细描述本专利技术构思的示例性实施例,本专利技术构思将变得明显。图1是示出根据本专利技术构思的示例性实施例的电子系统的框图。图2A是示出图1的接收数据的抖动值的示例的时序图。图2B是示出图1的接收数据的抖动值的示例的曲线图。图3A是用于描述根据本专利技术构思的示例性实施例的当接收数据的抖动值在参考范围内时生成的采样时钟信号的示例的曲线图。图3B是示出根据本专利技术构思的示例性实施例的当接收数据的抖动值在参考范围内时生成的采样时钟信号的示例的时序图。图4A是用于描述根据本专利技术构思的示例性实施例的当接收数据的抖动值超出参考范围时生成的采样时钟信号的示例的曲线图。图4B是示出根据本专利技术构思的示例性实施例的当接收数据的抖动值超出参考范围时生成的采样时钟信号的示例的时序图。图5是示出图1的时钟恢复电路和数据恢复电路的示例性操作的流程图。图6是示出根据图5的操作生成的采样时钟信号的示例的时序图。图7是示出图1的数据恢复电路的配置的框图。图8是用于描述图7的数据恢复电路的示例性操作的时序图。图9是示出图7的采样时钟生成器的示例性配置的框图。图10A是示出图9的采样时钟生成器的示例性扩展配置的框图。图10B示出了用于描述图10A的采样时钟生成器的操作的表格的示例。图11A至图11C是用于描述图10A的采样时钟生成器的操作的示例的时序图。图12是示出根据本专利技术构思的示例性实施例的仿真结果的曲线图。图13是示出根据本专利技术构思的示例性实施例的电子系统的示例性配置的框图。具体实施方式下面将描述结合附图的本专利技术构思的示例性实施例。下面,诸如详细配置和结构之类的细节用于帮助读者理解本专利技术构思的实施例。因此,本文所描述的实施例可以在不背离本专利技术构思的实施例的情况下不同地改变或修改。在整个附图中,相同的参考标记表示相同的部分。图1是示出根据本专利技术构思的示例性实施例的电子系统1000的框图。参照图1,电子系统1000可以包括电子装置1100和1200。电子装置1100和1200可以为各种电子装置。例如,电子装置1100和1200中的每一个可以为以下各项之一:台式计算机、笔记本计算机、平板计算机、智能电话、可穿戴装置、电动车辆、工作站和服务器系统。本专利技术构思不限于此,并且电子装置1100和1200可以用能够彼此通信的任何电子装置来实现。电子装置1100可以通过通信信道1001和1002与电子装置1200通信。为了与电子装置1200进行通信,电子装置1100可以包括发射器1101和接收器1102。在实施例中,发射器1101和接收器1102可以由收发器来实现。为了与电子装置1100进行通信,电子装置1200可以包括发射器1202和接收器1201。在示例性实施例中,发射器1202和接收器1201可以由收发器来实现。通信信道1001和1002中的每一个可以包括用于电子装置1100和1200之间的有线通信的有线信道(例如,导电线、线缆、或金属图案)和/或用于电子装置1100和1200之间的无线通信的无线信道(例如,空气或水)。下面,为了便于描述,省略与发射器1202和接收器1102相关联的描述内容。发射器1202和接收器1102的操作与发射器1101和接收器1201的操作实质上相同或类似。发射器1101输出与发送数据tDAT相对应的信号。发送数据tDAT可以包括在电子装置1100内生成并且将要发送至电子装置1200的信息。从发射器1101输出的信号可以通过通信信道1001提供至接收器1201。发射器1101可以包括用于适当地输出与发送数据tDAT相对应的信号的各种硬件电路(例如,放大器电路、调制器电路和编码器电路)。接收器1201可以基于通过通信信道1001提供的信号输出接收数据rDAT。接收数据rDAT可以包括与发送数据tDAT中所包括的信息相对应的信息。接收器1201可以包括用于适当地输出来自于接收到的信号的接收数据rDAT的各种硬件电路(例如,放大器电路、解调器电路和解码器电路)。取决于通信信道1001的类型,发射器1101和接收器1201可以配置为按照各种接口协议中的一种或多种接口协议操作。例如,发射器1101和接收器1201可以支持各种有线通信协议(诸如传输控制协议/互联网协议(TCP/IP)、通用串行总线(USB)和火线)中的至少一种和本文档来自技高网...

【技术保护点】
1.一种电子电路,包括:/n时钟恢复电路,其配置为基于第一接收数据生成第一参考时钟信号并且基于在所述第一接收数据之后接收到的第二接收数据生成第二参考时钟信号;/n采样时钟生成器,其配置为生成采样时钟信号,所述采样时钟信号具有基于所述第一参考时钟信号与所述第二参考时钟信号之间的相位差的相位;和/n采样器,其配置为基于所生成的采样时钟信号恢复所述第二接收数据。/n

【技术特征摘要】
20181122 KR 10-2018-01450251.一种电子电路,包括:
时钟恢复电路,其配置为基于第一接收数据生成第一参考时钟信号并且基于在所述第一接收数据之后接收到的第二接收数据生成第二参考时钟信号;
采样时钟生成器,其配置为生成采样时钟信号,所述采样时钟信号具有基于所述第一参考时钟信号与所述第二参考时钟信号之间的相位差的相位;和
采样器,其配置为基于所生成的采样时钟信号恢复所述第二接收数据。


2.根据权利要求1所述的电子电路,其中,所述时钟恢复电路还配置为基于在所述第二接收数据之后接收到的第三接收数据生成第三参考时钟信号,
其中,所述采样时钟生成器还配置为基于所述第二参考时钟信号与所述第三参考时钟信号之间的相位差调整所述采样时钟信号的相位,并且
其中,所述采样器还配置为基于调整了相位的所述采样时钟信号恢复所述第三接收数据。


3.根据权利要求1所述的电子电路,还包括;
延迟锁定环路,其配置为通过将所述第一参考时钟信号延迟参考延迟时间来输出第一延迟时钟信号,
其中,所述采样时钟生成器基于所述第二参考时钟信号和所述第一延迟时钟信号来确定所述第一参考时钟信号与所述第二参考时钟信号之间的相位差。


4.根据权利要求3所述的电子电路,其中,所述延迟锁定环路还配置为通过延迟所述第二参考时钟信号来输出具有预设相位的第二延迟时钟信号,并且
其中,所述采样时钟生成器基于所述第二延迟时钟信号生成具有所述相位的所述采样时钟信号。


5.根据权利要求3所述的电子电路,其中,所述采样时钟生成器包括:
相位检测器,其配置为基于所述第二参考时钟信号和所述第一延迟时钟信号检测所述相位差;
累积器,其配置为基于所检测到的相位差计算累积的相位差;和
相位选择器,其配置为基于所述累积的相位差选择所述采样时钟信号的相位,并且输出具有所选择的相位的所述采样时钟信号。


6.根据权利要求5所述的电子电路,其中,所述采样时钟生成器还包括:
插值器,其配置为基于包括所述第一延迟时钟信号的延迟时钟信号通过相位插值来生成插值时钟信号,并且
其中,所述相位检测器比较所述第二参考时钟信号的相位和所述插值时钟信号的相位,以检测所述相位差。


7.根据权利要求5所述的电子电路,其中,所述相位选择器在所述累积的相位差处于参考范围内时输出具有预设相位的所述采样时钟信号,并且在所述累积的相位差超出所述参考范围时输出具有通过与所述预设相位进行比较而纠正的相位的所述采样时钟信号。


8.一种电子电路,包括:
时钟恢复电路,其配置为基于接收数据生成参考时钟信号;和
数据恢复电路,其配置为基于采样时钟信号恢复所述接收数据,所述采样时钟信号具有根据所述参考时钟信号的恢复点处所述接收数据的抖动值而选择的相位。


9.根据权利要求8所述的电子电路,其中,当在所述参考时钟信号的所述恢复点处所述接收数据的抖动值处于参考范围内时,所述数据恢复电路基于具有预设相位的所述采样时钟信号恢复所述接收数据。


10.根据权利要求9所述的电子电路,其中,具有所述预设相位的所述采样时钟信号与所...

【专利技术属性】
技术研发人员:柳京昊裴汉秀李佶勋李在烈林正泌林炫旭
申请(专利权)人:三星电子株式会社
类型:发明
国别省市:韩国;KR

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1