噪声抑制电路装置制造方法及图纸

技术编号:24333662 阅读:99 留言:0更新日期:2020-05-29 21:04
本发明专利技术公开一种噪声抑制电路装置,包含基板,一去耦合电容组,电源信道结构,带拒滤波单元,及电磁能隙结构。该去耦合电容组设置于该基板,用以隔离第一频段的噪声。该电源信道结构设置于该基板,用以隔离第二频段的噪声。该带拒滤波单元设置于该基板,用以隔离第三频段的噪声的至少一部分。该电磁能隙结构设置于该基板,用以隔离第四频段的噪声。

Noise suppression circuit device

【技术实现步骤摘要】
噪声抑制电路装置
本专利技术涉及一种噪声抑制电路装置,尤指一种包含多种隔离噪声的手段的噪声抑制电路装置。
技术介绍
当电路形成于电路板上,信号透过导线传送的正确性常受到噪声的影响,特别是在高速信号传输的应用中,抑制噪声已成为技术面的难题。为了抑制噪声,传统上可设置电容于电路板上,从而滤除噪声。然而,在复杂度较高的应用中,由于噪声常分布于多个频段,仅使用电容已无法抑制多个频段的噪声。此外,亦须考虑电路面积的限制。因此,本领域仍须更佳的解决方案,以改善噪声抑制的工程效果。
技术实现思路
实施例提供一种噪声抑制电路装置,包含基板,一去耦合电容组,电源信道结构,带拒滤波单元,及电磁能隙结构。该去耦合电容组设置于该基板,用以隔离第一频段的噪声。该电源信道结构设置于该基板,用以隔离第二频段的噪声。该带拒滤波单元设置于该基板,用以隔离第三频段的噪声的至少一第一部分。该电磁能隙结构设置于该基板,用以隔离第四频段的噪声。附图说明图1为实施例中,噪声抑制电路装置的示意图。图2为实施例中,馈入损失相本文档来自技高网...

【技术保护点】
1.一种噪声抑制电路装置,其特征在于,包含:/n一基板;/n一去耦合电容组,设置于该基板,用以隔离一第一频段的噪声;/n一电源信道结构,设置于该基板,用以隔离一第二频段的噪声;/n一第一带拒滤波单元,设置于该基板,用以隔离一第三频段的噪声的至少一第一部分;及/n一电磁能隙结构,设置于该基板,用以隔离一第四频段的噪声。/n

【技术特征摘要】
1.一种噪声抑制电路装置,其特征在于,包含:
一基板;
一去耦合电容组,设置于该基板,用以隔离一第一频段的噪声;
一电源信道结构,设置于该基板,用以隔离一第二频段的噪声;
一第一带拒滤波单元,设置于该基板,用以隔离一第三频段的噪声的至少一第一部分;及
一电磁能隙结构,设置于该基板,用以隔离一第四频段的噪声。


2.如权利要求1所述的噪声抑制电路装置,其特征在于,另包含:
一第二带拒滤波单元,设置于该基板,用以隔离该第三频段的噪声的一第二部分。


3.如权利要求2所述的噪声抑制电路装置,其特征在于,其中该第一带拒滤波单元及该第二带拒滤波单元是四分之一波长带拒滤波单元。


4.如权利要求1或2所述的噪声抑制电路装置,其特征在于,其中该第一频段小于该第二频段,该第二频段小于该第四频段,及该第四频段小于该第三频段。


5.如权利要求1所述的噪声抑制电路装置,其特征在于,其中该电源信道结构具有一Z型,该电源信道结构包含一上水平部分,一垂直部分及一下水平部分,其中:
该上水平部分包含一第一上水平端及一第二上水平端;
该垂直部分包含一第一垂直端及一第二垂直端,其中该第一垂直端连接于该第二上水平端;及
该下水平部分包含一第一下水平端及一第二下水平端,其中该第一下水平端连接于该第二垂直端;
其中该上水平部分、该垂直部分及该下水平部分实质上形成该Z型。


6.如权利要求5所述的噪声抑制电路装置,其特征在于,其中该去耦合电容...

【专利技术属性】
技术研发人员:陈彦豪郑林宗林丁丙谢旻纮
申请(专利权)人:英业达科技有限公司英业达股份有限公司
类型:发明
国别省市:上海;31

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1