一种高防护性高速数字处理模块制造技术

技术编号:24301856 阅读:40 留言:0更新日期:2020-05-26 22:24
本实用新型专利技术公开了一种高防护性高速数字处理模块,涉及数字处理解决了现有技术高速数字处理对外接口少,传输速率低,且防护性有待加强的问题。本实用新型专利技术包括DSP模块、FPGA处理器、FPGA1处理器、交换机、存储模块以及FMC连接器,所述交换机至少设有一个;所述信号可通过版外接口传输至交换机,交换机输出端输出信号并传输至DSP模块、FPGA1处理器以及FPGA处理器,也可通过版外接口直接传输至DSP模块、FPGA1处理器以及FPGA处理器,还可通过FMC连接器传输至FPGA1处理器。本实用新型专利技术具有对外接口多、传输速率高、防护性强等优点。

【技术实现步骤摘要】
一种高防护性高速数字处理模块
本技术涉及高速数字处理,具体涉及一种高防护性高速数字处理模块。
技术介绍
高速数字信号处理技术是以DSP为核心,具有高速,实时的特点的一种信息处理技术。其本质是信息的变换和提取。DSP(DigitalSignalProcessor),即数字信号处理器,是一种专用于数字信号处理的可编程芯片。信号处理的本质是信息的变换和提取,是将信息从各种噪声、干扰的环境中提取出来,并变换为一种便于为人或机器所使用的形式。从某种意义上说,信号处理类似于“沙里淘金”的过程:它并不能增加信息量(即不能增加金子的含量),但是可以把信息(即金子)从各种噪声、干扰的环境中(即散落在沙子中)提取出来,变换成可以利用的形式(如金条等)。如果不进行这样的变换,信息虽然存在,但却是无法利用的,这正如散落在沙中的金子无法直接利用一样。随着社会的发展,数字信号传输量增大,数字信号运算效率速率有待提高。
技术实现思路
本技术提供一种高防护性高速数字处理模块,解决了现有技术数字处理电路运算效率速率低的问题。本技术通过下述技术方案实现:一种高防护性高速数字处理模块,包括DSP模块、FPGA处理器、FPGA1处理器、交换机、存储模块以及FMC连接器,所述交换机至少设有一个;所述DSP模块、FPGA处理器、FPGA1处理器以及交换机均设有版外接口和板内接口;所述DSP模块与FPGA处理器、FPGA1处理器以及至少一个交换机通过板内接口连接;所述FPGA1处理器与FPGA处理器通过板内接口连接,与FMC连接器通过版外接口连接;所述DSP模块、FPGA处理器和FPGA1处理器均设有与同一交换机连接的板内接口;所述DSP模块和FPGA1处理器均与存储模块通过版外接口连接;信号通过版外接口传输至交换机,交换机输出端输出信号并传输至DSP模块和FPGA处理器以支持DSP模块和FPGA动态可重构;信号可通过版外接口传输至交换机,交换机输出端输出信号并传输至DSP模块、FPGA1处理器以及FPGA处理器,也可通过版外接口直接传输至DSP模块、FPGA1处理器以及FPGA处理器,还可通过FMC连接器传输至FPGA1处理器。本技术方案以DSP模块作为主处理器,通过板内接口与交换机以及FPGA处理器互联,大幅提高DSP模块与FPGA处理器、FPGA1处理器以及交换机之间通信能力,使数字数量电路运算效率达到了一个崭新的高度。进一步的,所述FMC连接器包括至少一个发射子卡和至少一个接收子卡,所述发射子卡包括数模转换器,接收子卡包括模数转换器。进一步的,所述发射子卡设置两个,分别第一发射子卡和第二发射子卡,接收子卡设置一个。进一步的,所述DSP模块、FPGA处理器和FPGA1处理器均与SRIO交换机连接。进一步的,还包括时钟模块,所述时钟模块分别FPGA处理器以及FMC连接器。进一步的,还包括电源模块,所述电源模块分别连接DSP模块、FPGA处理器、FPGA1处理器、交换机以及FMC连接器。进一步的,所述DSP模块包括DSP芯片,所述DSP芯片的型号为TMS320C6678。进一步的,还包括锁紧条、电路板、散热板、盒体;所述电路板、DSP模块、FPGA处理器、FPGA1处理器和交换机均位于盒体内,锁紧条位于盒体两侧;所述电路板设置与DSP模块、FPGA处理器、FPGA1处理器和交换机适配的安装架,且电路板嵌入散热板;所述盒体内设置与电路板适配安装架,且盒体两侧连接有锁紧条;所述锁紧条的形状与待安装机箱的导轨形状相匹配;所述散热板与盒体通过螺钉连接。进一步的,锁紧条(1)两侧留有空间使得锁紧条能够卡入盒体导轨,所述盒体上设有与电路板形状相匹配的凹槽使得电路板能够安装在盒体的凹槽内。本技术具有如下的优点和有益效果:1、本技术一种高防护性高速数字处理模块,以DSP模块作为主处理器,通过板内接口与交换机以及FPGA处理器互联,大幅提高DSP模块与FPGA处理器、FPGA1处理器以及交换机之间通信能力,使数字数量电路运算效率达到了一个崭新的高度。2、本技术一种高防护性高速数字处理模块,DSP模块内建了主流的高速通信接口,如PCIe接口、SRIO接口、GbE接口、DDR3接口,并兼容经典的通用接口,如UART接口、I2C接口、SPI接口、GPIO接口、TSIP接口,使得硬件设计相对容易;集成的hyperLink接口更使得片间扩展能力大大增强。3、本技术一种高防护性高速数字处理模块,电路板、DSP模块、FPGA处理器、FPGA1处理器和交换机均位于盒体内,盒体两侧设置有锁紧条;盒体便于安装在机箱内,且盒体能抵挡一定的冲击。附图说明此处所说明的附图用来提供对本技术实施例的进一步理解,构成本申请的一部分,并不构成对本技术实施例的限定。在附图中:图1为本技术的原理框图。图2为本技术的FPGA处理器加载模式硬件设计图。图3为本技术的时钟模块中单端时钟分配框图。图4为本技术的时钟模块中差分时钟分配框图。图5为本技术的FMC连接器的第一发射子卡设计框图。图6为本技术的FMC连接器的第二发射子卡设计框图。图7为本技术的FMC连接器的接收子卡设计框图。图8为本技术的结构示意图。附图中标记及对应的零部件名称:1-锁紧条,2-电路板,3-散热板,4-盒体。具体实施方式为使本技术的目的、技术方案和优点更加清楚明白,下面结合实施例和附图,对本技术作进一步的详细说明,本技术的示意性实施方式及其说明仅用于解释本技术,并不作为对本技术的限定。实施例1请参考图1,一种高防护性高速数字处理模块,包括DSP模块、FPGA处理器、FPGA1处理器、交换机、存储模块以及FMC连接器,所述交换机至少设有一个;所述DSP模块、FPGA处理器、FPGA1处理器以及交换机均设有版外接口和板内接口;所述DSP模块与FPGA处理器、FPGA1处理器以及至少一个交换机通过板内接口连接;所述FPGA1处理器与FPGA处理器通过板内接口连接,与FMC连接器通过版外接口连接;所述DSP模块、FPGA处理器和FPGA1处理器均设有与同一交换机连接的板内接口;所述DSP模块和FPGA1处理器均与存储模块通过版外接口连接;信号通过版外接口传输至交换机,交换机输出端输出信号并传输至DSP模块和FPGA处理器以支持DSP模块和FPGA动态可重构;信号可通过版外接口传输至交换机,交换机输出端输出信号并传输至DSP模块、FPGA1处理器以及FPGA处理器,也可通过版外接口直接传输至DSP模块、FPGA1处理器以及FPGA处理器,还可通过FM本文档来自技高网...

【技术保护点】
1.一种高防护性高速数字处理模块,其特征在于,包括DSP模块、FPGA处理器、FPGA1处理器、交换机、存储模块以及FMC连接器,所述交换机至少设有一个;/n所述DSP模块、FPGA处理器、FPGA1处理器以及交换机均设有版外接口和板内接口;/n所述DSP模块与FPGA处理器、FPGA1处理器以及至少一个交换机通过板内接口连接;/n所述FPGA1处理器与FPGA处理器通过板内接口连接,与FMC连接器通过版外接口连接;/n所述DSP模块、FPGA处理器和FPGA1处理器均设有与同一交换机连接的板内接口;/n所述DSP模块和FPGA1处理器均与存储模块通过版外接口连接;/n信号通过版外接口传输至交换机,交换机输出端输出信号并传输至DSP模块和FPGA处理器以支持DSP模块和FPGA动态可重构;/n信号可通过版外接口传输至交换机,交换机输出端输出信号并传输至DSP模块、FPGA1处理器以及FPGA处理器,也可通过版外接口直接传输至DSP模块、FPGA1处理器以及FPGA处理器,还可通过FMC连接器传输至FPGA1处理器。/n

【技术特征摘要】
1.一种高防护性高速数字处理模块,其特征在于,包括DSP模块、FPGA处理器、FPGA1处理器、交换机、存储模块以及FMC连接器,所述交换机至少设有一个;
所述DSP模块、FPGA处理器、FPGA1处理器以及交换机均设有版外接口和板内接口;
所述DSP模块与FPGA处理器、FPGA1处理器以及至少一个交换机通过板内接口连接;
所述FPGA1处理器与FPGA处理器通过板内接口连接,与FMC连接器通过版外接口连接;
所述DSP模块、FPGA处理器和FPGA1处理器均设有与同一交换机连接的板内接口;
所述DSP模块和FPGA1处理器均与存储模块通过版外接口连接;
信号通过版外接口传输至交换机,交换机输出端输出信号并传输至DSP模块和FPGA处理器以支持DSP模块和FPGA动态可重构;
信号可通过版外接口传输至交换机,交换机输出端输出信号并传输至DSP模块、FPGA1处理器以及FPGA处理器,也可通过版外接口直接传输至DSP模块、FPGA1处理器以及FPGA处理器,还可通过FMC连接器传输至FPGA1处理器。


2.根据权利要求1所述的一种高防护性高速数字处理模块,其特征在于,所述FMC连接器包括至少一个发射子卡和至少一个接收子卡,所述发射子卡包括数模转换器,接收子卡包括模数转换器。


3.根据权利要求2所述的一种高防护性高速数字处理模块,其特征在于,所述发射子卡设置两个,分别第一发射子卡和第二发射子...

【专利技术属性】
技术研发人员:肖红朱波
申请(专利权)人:四川赛狄信息技术股份公司
类型:新型
国别省市:四川;51

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1