一种用于内存模组的时钟调制方法技术

技术编号:24035458 阅读:61 留言:0更新日期:2020-05-07 01:46
本发明专利技术提供一种用于内存模组的时钟调制方法,CPU或存储控制器到内存模组之间的时钟信号为前级时钟信号;内存模组中的时钟信号为后级时钟信号;后级时钟信号的频率大于前级时钟信号的频率。本发明专利技术降低信号质量问题风险,增大了芯片接口时序的冗余量。

A clock modulation method for memory module

【技术实现步骤摘要】
一种用于内存模组的时钟调制方法
本专利技术涉及存储器测试领域,特别涉及本专利技术涉及一种用于内存模组的时钟调制方法。
技术介绍
随着信号技术中数据传输的速度日益增长,在服务器应用当中,内存模组的容量和工作频率也不断增加。为了更大容量和更高速度的内存应用需求,内存模组(寄存器内存模组RDIMMRegisteredDualIn-lineMemoryModule、非易失内存模组NVDIMMNon-VolatileDualIn-lineMemoryModule等)将地址,命令,时钟信号接收到模组上的寄存器时钟驱动芯片(RCDRegisteringClockDriver),经过RCD缓存,然后再将这些信号驱动给内存模组的各个DRAM颗粒,起到了对地址、命令、时钟信号的负载隔离作用,提高信号质量,从而让模组可以拥有更大的容量和更高的工作频率。内存模组(寄存器模组、非易失模组等)包括RCD芯片和DRAM芯片组两部分。信号首先进入RCD信号,然后再通过RCD芯片传送给所有DRAM芯片。RCD(寄存器时钟驱动器件)主要包括两部分:信号寄存器reg本文档来自技高网...

【技术保护点】
1.一种用于内存模组的时钟调制方法,其特征在于,/nCPU或存储控制器到内存模组之间的时钟信号为前级时钟信号;/n内存模组中的时钟信号为后级时钟信号;/n后级时钟信号的频率大于前级时钟信号的频率。/n

【技术特征摘要】
1.一种用于内存模组的时钟调制方法,其特征在于,
CPU或存储控制器到内存模组之间的时钟信号为前级时钟信号;
内存模组中的时钟信号为后级时钟信号;
后级时钟信号的频率大于前级时钟信号的频率。


2.如权利要求1所述的一种用于内存模组的时钟调制方法,其特征在于,
所述前级时钟信号的频率低于正常工作时钟信号的频率。


3.如权利要求1所述的一种用于内存模组的时钟调制方法,其特征在于,
所述前级时钟信号通过内存模组中的锁相环后变为所述后级信号时钟。


4.如权利要求3所述的一种用于内存模组的时钟调制方法,其特征在于,
所述锁相环位于寄存器时钟驱动器件中。


5.如权利要求3所述的一种用于内存模组的时钟调制方法,其特征在于,
所述内存模组内的地址、命令信号...

【专利技术属性】
技术研发人员:王小光王嵩
申请(专利权)人:西安紫光国芯半导体有限公司
类型:发明
国别省市:陕西;61

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1