用于继电保护装置测试的时间同步管理测试仪制造方法及图纸

技术编号:23897771 阅读:41 留言:0更新日期:2020-04-22 09:20
本发明专利技术提供了一种用于继电保护装置测试的时间同步管理测试仪,有矩形体形状的机箱,机箱前面的前面板左上部设有调试接口,机箱内设有与机箱前面板平行的总线板,总线板后设有与总线板相垂直、竖直设置的支撑板件,支撑板件上安装有CPU处理管理模块、光B码输出模块和电B码输出模块,总线板后、平行于支撑板件设有电源模块板,机箱外设有客户端;客户端经通信线与调试接口电连接;调试接口经总线板电连接到CPU处理管理模块,CPU处理管理模块分别与光B码输出模块和电B码输出模块电连接。与现有技术相比,提供了高效便捷的测试工具,切实地把控了被测继电保护装置的产品质量。

【技术实现步骤摘要】
用于继电保护装置测试的时间同步管理测试仪
本专利技术涉及一种电力系统继电保护装置,特别是一种时间同步管理测试设备。
技术介绍
随着电力系统的高速发展和数字化、智能化的普遍应用,要求继电保护装置必须满足时间同步管理。时间同步管理为继电保护装置对不同类型的时钟信号作出响应的功能,针对正确的时钟信号,继电保护装置能准确校时;针对异常的时钟信号,继电保护装置根据不同的异常情况作出判断。时间同步管理可以使继电保护装置和时钟源形成闭环响应和监测,避免因对时错误引起继电保护装置事件记录紊乱,乃至引起电力系统运行故障。因此,对继电保护装置的时间同步管理的功能全面测试的重要性不言而喻。目前电力系统建设和继电保护装置更新换代加快,继电保护装置的出厂测试面临装置多、时间紧、任务重的困境,现有技术的测试工具采用单一时钟源的形式,仅包含校时功能,无法模拟发出各种异常时钟信号或模拟一部分异常信号,并且时钟信号监测功能不全;测试工具体积较大,去各个实验场地和工程场地携带不方便;接口数量较少,最多有3组校时接口。所以存在针对性不强、校时接口较少、使用和携带不方便的不足,导致对继电保护装置测试效率较低、成本较高,继电保护厂家难以高效率高质量地完成大量继电保护装置时间同步管理功能的测试。
技术实现思路
本专利技术的目的是提供一种用于继电保护装置测试的时间同步管理测试仪,要解决的技术问题是提高测试继电保护装置时间同步管理功能的测试效率。为解决上述问题,本专利技术采用以下技术方案实现:一种用于继电保护装置测试的时间同步管理测试仪,有矩形体形状的机箱,机箱前面的前面板左上部设有调试接口,机箱内设有与机箱前面板平行的总线板,总线板后设有与总线板相垂直、竖直设置的支撑板件,支撑板件上安装有CPU处理管理模块、光B码输出模块和电B码输出模块,总线板后、平行于支撑板件设有电源模块板,机箱外设有客户端;客户端经通信线与调试接口电连接;调试接口经总线板电连接到CPU处理管理模块,CPU处理管理模块分别与光B码输出模块和电B码输出模块电连接;电源模块经总线板为调试接口、CPU处理管理模块、光B码输出模块和电B码输出模块供电;所述客户端设有人机界面,用于操作人员设置和修改各类校时参数,模拟正常或异常的时钟信号,并转化为数据帧,即为B码测试指令报文,然后将B码测试指令报文通过通信线下发至调试接口;调试接口按TCP/IP协议,实时将指令传输到CPU处理管理模块;CPU处理管理模块收到客户端发来的B码测试指令,进行运算处理后得到时间数值,分别发送到光B码输出模块或电B码输出模块;测试指令为跳秒设置、闰秒设置、时间质量设置、通道延时。进一步地,所述CPU处理管理模块收到的B码测试指令为跳秒设置指令,CPU处理管理模块读取数据帧报文中的特征码和报文体,根据该报文体中跳秒设置模式,若为向前跳1s,CPU处理管理模块将当前自身时间快进1s,将修改后的时间下发到光B码输出模块或电B码输出模块;若为向后跳1s,CPU处理管理模块将当前自身时间后退1s,将修改后的时间下发到光B码输出模块和电B码输出模块。进一步地,所述CPU处理管理模块收到的B码测试指令为闰秒设置指令,CPU处理管理模块读取数据帧报文中的特征码和报文体,根据报文体中的闰秒设置模式,若为正闰秒,CPU处理管理模块会将秒计数时间由正常的某一分钟58秒走到59秒,再走到下一分钟00秒、01秒;修改为某一分钟58秒走到59秒,然后走到60秒,再走到下一分钟00秒、01秒;将修改后的时间下发到光B码输出模块或电B码输出模块;若为负闰秒,CPU处理管理模块会将秒计数时间由正常的某一分钟58秒走到59秒,再走到下一分钟00秒、01秒;修改为某一分钟58秒直接走到下一分钟00秒、01秒;将得到的修改后的时间通过下发到光B码输出模块和电B码输出模块。进一步地,所述CPU处理管理模块收到的B码测试指令为时间质量设置指令,CPU处理管理模块读取数据帧报文中的特征码和报文体,得到时间质量设置数值,所述数值范围为0~15,将时间质量数值下发到光B码输出模块和电B码输出模块。进一步地,所述CPU处理管理模块收到的B码测试指令为通道延时设置指令,CPU处理管理模块读取数据帧报文中的特征码和报文体,得到通道延时数值,通道延时数值范围为0~65535,将通道延时数值直接下发到光B码输出模块4和电B码输出模块。进一步地,所述光B码输出模块和电B码输出模块接收到CPU处理管理模块3发送来的B码测试指令,按照IRIG-B码码元定义输出时间报文。进一步地,所述光B码输出模块接收到CPU处理管理模块下发的B码测试指令的时间设置,使用现场可编程的逻辑阵列FPGA,按照IRIG-B码码元定义输出时间报文,通过光信号传输方式,发送到被测继电保护装置光B码校时接口。进一步地,所述电B码输出模块接收到CPU处理管理模块下发的B码测试指令的时间设置,使用现场可编程的逻辑阵列FPGA,按照IRIG-B码码元定义输出时间报文,通过高低电平传输方式,发送到被测继电保护装置电B码校时接口。进一步地,当光B码输出模块和电B码输出模块同时接收到CPU处理管理模块下发的B码测试指令,若被测继电保护装置的校时接口为光B码校时接口,则使用光B码输出模块给被测继电保护装置校时;若被测继电保护装置的校时接口为电B码校时接口,则使用电B码输出模块给被测继电保护装置校时。本专利技术与现有技术相比,实现对继电保护装置的光B码、电B码的针对性测试验证,体积小巧,使用灵活,携带方便,操作简易上手,具有为电力系统的继电保护装置多种校时方式提供测试时间同步管理功能的能力,针对出厂测试时间紧急,被测继电保护装置数量较多的情况,提供了高效便捷的测试工具,切实地把控了被测继电保护装置的产品质量。附图说明图1是本专利技术实施例的结构示意图。图2是本专利技术实施例的控制流程示意图。图3是图1的主视图。图4是图1的后视图。图5是本专利技术实施例的后面端子排列示意图。图6是本专利技术实施例的CPU处理管理模块排列示意图。图7是本专利技术实施例的总线板排列示意图。具体实施方式下面结合附图和实施例对本专利技术作进一步详细说明。如图1、图3和图6所示,本专利技术的用于继电保护装置测试的时间同步管理测试仪(测试仪),设有矩形体形状的机箱1,机箱1前面的前面板左上部设有调试接口2,机箱1内设有与机箱1前面板平行的总线板7,总线板7后设有与总线板7相垂直、竖直设置的支撑板件,支撑板件上安装有CPU处理管理模块3、光B码输出模块4和电B码输出模块5,总线板7后、平行于支撑板件设有电源模块6板,机箱1外设有客户端8。B码为“IRIG-B格式时间码”,为国际通用时间格式码。电B码为电B码对时,是指利用电平高低传输标准时间信号,适用于对设有电B码对时接口的继电保护装置进行对时同步。光B码为光B码对时,是指利用光信号传输标准时钟信号,适用于对设有光B码对时接口的继电保护装置进行对时同步。本文档来自技高网...

【技术保护点】
1.一种用于继电保护装置测试的时间同步管理测试仪,有矩形体形状的机箱1,其特征在于:机箱(1)前面的前面板左上部设有调试接口(2),机箱(1)内设有与机箱(1)前面板平行的总线板(7),总线板(7)后设有与总线板(7)相垂直、竖直设置的支撑板件,支撑板件上安装有CPU处理管理模块(3)、光B码输出模块(4)和电B码输出模块(5),总线板(7)后、平行于支撑板件设有电源模块(6)板,机箱(1)外设有客户端(8);客户端(8)经通信线(9)与调试接口(2)电连接;调试接口(2)经总线板(7)电连接到CPU处理管理模块(3),CPU处理管理模块(3)分别与光B码输出模块(4)和电B码输出模块(5)电连接;电源模块(6)经总线板(7)为调试接口(2)、CPU处理管理模块(3)、光B码输出模块(4)和电B码输出模块(5)供电;/n所述客户端(8)设有人机界面,用于操作人员设置和修改各类校时参数,模拟正常或异常的时钟信号,并转化为数据帧,即为B码测试指令报文,然后将B码测试指令报文通过通信线(9)下发至调试接口(2);/n调试接口(2)按TCP/IP协议,实时将指令传输到CPU处理管理模块(3);/nCPU处理管理模块(3)收到客户端(8)发来的B码测试指令,进行运算处理后得到时间数值,分别发送到光B码输出模块(4)或电B码输出模块(5);测试指令为跳秒设置、闰秒设置、时间质量设置、通道延时。/n...

【技术特征摘要】
1.一种用于继电保护装置测试的时间同步管理测试仪,有矩形体形状的机箱1,其特征在于:机箱(1)前面的前面板左上部设有调试接口(2),机箱(1)内设有与机箱(1)前面板平行的总线板(7),总线板(7)后设有与总线板(7)相垂直、竖直设置的支撑板件,支撑板件上安装有CPU处理管理模块(3)、光B码输出模块(4)和电B码输出模块(5),总线板(7)后、平行于支撑板件设有电源模块(6)板,机箱(1)外设有客户端(8);客户端(8)经通信线(9)与调试接口(2)电连接;调试接口(2)经总线板(7)电连接到CPU处理管理模块(3),CPU处理管理模块(3)分别与光B码输出模块(4)和电B码输出模块(5)电连接;电源模块(6)经总线板(7)为调试接口(2)、CPU处理管理模块(3)、光B码输出模块(4)和电B码输出模块(5)供电;
所述客户端(8)设有人机界面,用于操作人员设置和修改各类校时参数,模拟正常或异常的时钟信号,并转化为数据帧,即为B码测试指令报文,然后将B码测试指令报文通过通信线(9)下发至调试接口(2);
调试接口(2)按TCP/IP协议,实时将指令传输到CPU处理管理模块(3);
CPU处理管理模块(3)收到客户端(8)发来的B码测试指令,进行运算处理后得到时间数值,分别发送到光B码输出模块(4)或电B码输出模块(5);测试指令为跳秒设置、闰秒设置、时间质量设置、通道延时。


2.根据权利要求1所述的用于继电保护装置测试的时间同步管理测试仪,其特征在于:所述CPU处理管理模块(3)收到的B码测试指令为跳秒设置指令,CPU处理管理模块(3)读取数据帧报文中的特征码和报文体,根据该报文体中跳秒设置模式,若为向前跳1s,CPU处理管理模块(3)将当前自身时间快进1s,将修改后的时间下发到光B码输出模块(4)或电B码输出模块(5);若为向后跳1s,CPU处理管理模块(3)将当前自身时间后退1s,将修改后的时间下发到光B码输出模块(4)和电B码输出模块(5)。


3.根据权利要求1所述的用于继电保护装置测试的时间同步管理测试仪,其特征在于:所述CPU处理管理模块(3)收到的B码测试指令为闰秒设置指令,CPU处理管理模块(3)读取数据帧报文中的特征码和报文体,根据报文体中的闰秒设置模式,若为正闰秒,CPU处理管理模块(3)会将秒计数时间由正常的某一分钟58秒走到59秒,再走到下一分钟00秒、01秒;修改为某一分钟58秒走到59秒,然后走到60秒,再走到下一分钟00秒、01秒;将修改后的时间下发到光B码输出模块(4)或电B码...

【专利技术属性】
技术研发人员:侯林徐成斌谢镜池刘厚瑞张伟李奉哲廖维
申请(专利权)人:长园深瑞继保自动化有限公司
类型:发明
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1