基于FPGA的不同时间同步信号自选择输入装置制造方法及图纸

技术编号:23628841 阅读:21 留言:0更新日期:2020-03-31 23:56
一种基于FPGA的不同时间同步信号自选择输入装置,在同一块板卡上设置包括FPGA主处理模块、IRIG‑B码时间信号输入模块、E1码时间信号输入模块、上级服务器TOD时间信号输入模块,GNSS时间信号输入模块、PTP时间信号输入模块、NTP时间信号输入模块和上位机通讯模块。本发明专利技术可以提供多种输入信号在同一块板卡(整机)上,用户可以通过上位机设置所需输入信号或者按优先级将这些信号排序,实现按实际应用场合灵活选择不同输入源的功能。

【技术实现步骤摘要】
基于FPGA的不同时间同步信号自选择输入装置
本专利技术涉及时间同步设备,特别是一种基于FPGA的不同时间同步信号自选择输入装置。
技术介绍
目前市场上时间同步设备一般都有多种输入信号格式,如:IRIG-B码,GNSS模块及上级服务器输出的TOD信号,E1信号等。很多厂家将不同输入信号做成不同板卡,用户需要哪种输入信号就采购相应板卡,这有可能给用户选型带来困扰,另在有没在预期应用环境中出现的信号格式时,也会带来极大的不方便。
技术实现思路
本专利技术提供一种基于FPGA的不同时间同步信号自选择输入装置,该装置使用户可以根据上位机设置所需输入信号或者按优先级将这些信号排序的方法来实现按实际应用场合灵活选择不同输入源的功能。本专利技术的技术解决方案如下:一种基于FPGA的不同时间同步信号自选择输入装置,其特点在于,在同一块板卡上设置包括FPGA主处理模块、IRIG-B码时间信号输入模块、E1码时间信号输入模块、上级服务器TOD时间信号输入模块,GNSS时间信号输入模块、PTP时间信号输入模块、NTP时间信号输入模块和上位机通讯模块,所述的IRIG-B码时间信号输入模块、E1码时间信号输入模块、上级服务器TOD时间信号输入模块,GNSS时间信号输入模块、PTP时间信号输入模块、NTP时间信号输入模块和上位机通讯模块分别与FPGA主处理模块相连,所述的FPGA主处理模块接受上位机通讯模块对输入模式选择和优先级的设置,所述的IRIG-B码时间信号输入模块、E1码时间信号输入模块、上级服务器TOD时间信号输入模块,GNSS时间信号输入模块、PTP时间信号输入模块、NTP时间信号输入模块分别接收对应外部时间信号并输入所述的FPGA主处理模块,所述的FPGA主处理模块将各模块输入的时间信息解码后,进行排序处理,存入到相应的寄存器中。所述IRIG-B码时间信号输入模块将信号调理成所述的FPGA主处理模块能接受的信号电平。所述E1码时间信号输入模块将信号调理成所述的FPGA主处理模块能接受的信号电平。所述上级服务器TOD时间信号输入模块将信号调理成所述的FPGA主处理模块能接受的信号电平。所述GNSS时间信号输入模块将信号调理成所述的FPGA主处理模块能接受的信号电平。所述PTP时间信号输入模块将信号调理成所述的FPGA主处理模块能接受的信号电平。所述NTP时间信号输入模块将信号调理成所述的FPGA主处理模块能接受的信号电平。所述FPGA主处理模块将多种输入信号进行解码,并将解码后的时间等信息存入到相应的寄存器。所述上位机通讯模块与所述的FPGA主处理模块连接,实现对输入模式选择和优先级的设置。本专利技术的技术效果如下:市场上很多厂家将不同输入信号做成不同板卡,用户需要哪种输入信号就采购相应板卡,这有可能给用户前期选型带来困扰,另外,如果在实际应用中出现没在预期内的信号格式时,设备将不能使用,给用户带来极大的不方便。本专利技术基于现场可编程门阵列(以下简称为FPGA)的不同时间同步信号自选择输入装置提供的时间同步服务器,可以提供多种输入信号在同一块板卡(整机)上,用户可以通过上位机设置所需输入信号或者按优先级将这些信号排序,实现按实际应用场合灵活选择不同输入源的功能。附图说明图1是本专利技术基于FPGA的时间信号输入装置的功能电路框图。具体实施方式下面结合附图和实施例对本专利技术作进一步说明,但不应以此限制本专利技术的保护范围。先请参阅图1,由图可见,本专利技术基于FPGA的不同时间同步信号自选择输入装置,在同一块板卡上设置包括FPGA主处理模块、IRIG-B码时间信号输入模块、E1码时间信号输入模块、上级服务器TOD时间信号输入模块,GNSS时间信号输入模块、PTP时间信号输入模块、NTP时间信号输入模块和上位机通讯模块,所述的IRIG-B码时间信号输入模块、E1码时间信号输入模块、上级服务器TOD时间信号输入模块,GNSS时间信号输入模块、PTP时间信号输入模块、NTP时间信号输入模块和上位机通讯模块分别与FPGA主处理模块相连,所述的FPGA主处理模块接受上位机通讯模块对输入模式选择和优先级的设置,所述的IRIG-B码时间信号输入模块、E1码时间信号输入模块、上级服务器TOD时间信号输入模块,GNSS时间信号输入模块、PTP时间信号输入模块、NTP时间信号输入模块分别接收对应外部时间信号并输入所述的FPGA主处理模块,所述的FPGA主处理模块将各模块输入的时间信息解码后,进行排序处理,存入相应的寄存器中。实验表明,本专利技术基于现场可编程门阵列的不同时间同步信号自选择输入装置提供的时间同步服务器,可以提供多种输入信号在同一块板卡(整机)上,用户可以通过上位机设置所需输入信号或者按优先级将这些信号排序,实现按实际应用场合灵活选择不同输入源的功能。本文档来自技高网...

【技术保护点】
1.一种基于FPGA的不同时间同步信号自选择输入装置,其特征在于,在同一块板卡上设置包括FPGA主处理模块、IRIG-B码时间信号输入模块、E1码时间信号输入模块、上级服务器TOD时间信号输入模块,GNSS时间信号输入模块、PTP时间信号输入模块、NTP时间信号输入模块和上位机通讯模块,所述的IRIG-B码时间信号输入模块、E1码时间信号输入模块、上级服务器TOD时间信号输入模块,GNSS时间信号输入模块、PTP时间信号输入模块、NTP时间信号输入模块和上位机通讯模块分别与FPGA主处理模块相连,所述的FPGA主处理模块接受上位机通讯模块对输入模式选择和优先级的设置,所述的IRIG-B码时间信号输入模块、E1码时间信号输入模块、上级服务器TOD时间信号输入模块,GNSS时间信号输入模块、PTP时间信号输入模块、NTP时间信号输入模块分别接收对应外部时间信号并输入所述的FPGA主处理模块,所述的FPGA主处理模块将各模块输入的时间信息解码后,进行排序处理,存入相应的寄存器中。/n

【技术特征摘要】
1.一种基于FPGA的不同时间同步信号自选择输入装置,其特征在于,在同一块板卡上设置包括FPGA主处理模块、IRIG-B码时间信号输入模块、E1码时间信号输入模块、上级服务器TOD时间信号输入模块,GNSS时间信号输入模块、PTP时间信号输入模块、NTP时间信号输入模块和上位机通讯模块,所述的IRIG-B码时间信号输入模块、E1码时间信号输入模块、上级服务器TOD时间信号输入模块,GNSS时间信号输入模块、PTP时间信号输入模块、NTP时...

【专利技术属性】
技术研发人员:陈建平吴龟灵胡亮
申请(专利权)人:嘉兴泰传光电有限公司
类型:发明
国别省市:浙江;33

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1