一种面板驱动电路制造技术

技术编号:23625841 阅读:16 留言:0更新日期:2020-03-31 23:14
一种面板驱动电路,包括开关管T1、T2、T3、T4、电容,所述T1的栅极与上一级驱动信号连接,漏极与T4的栅极、电容的一端、T2的源极连接;所述T4的漏极与电容的另一端、T3的源极连接,T4的漏极还与当前级驱动信号连接;所述T2和T3的栅极与下一级驱动信号连接,所述T2的漏极与T3的漏极连接。本发明专利技术通过减少TFT数量从而实现面板窄边框的需求以及减轻设计难度。

A panel drive circuit

【技术实现步骤摘要】
一种面板驱动电路
本专利技术涉及一种新的缩小GIP空间占用的电路设计。
技术介绍
GIP技术(GateDriverInPanel):阵列栅极驱动技术,广泛应用在液晶显示面板(LCD)以及AMOLED显示面板。GIP技术就是将水平扫描线的驱动电路制作在显示区(ActiveArea)周围的基板上,使之能替代外接集成电路板(IntegratedCircuit,IC)来完成水平扫描线的驱动。GIP技术能减少外接IC的焊接(bonding)工序,降低了生产成本。目前面板设计上多采用双边GIP驱动,来实现窄边框的显示面板需求。如图1-1所示,现有的7T2C电路结构较为复杂,在面板设计上限制窄边框。而且随着边框越小,封框胶和显示面板内有效显示区域(ActiveArea)的距离就越近,越容易对有效显示区域内的元件造成污染,产生一些周边亮度不均(Mura)等问题难以实现显示面板窄边框的需求。有鉴于此,如何设计一种可实现窄边框的GIP驱动电路,是业内相关技术人员亟待解决的一项课题。
技术实现思路
因此,需要提供一种新的GIP的面板驱动电路设计,用更少的元件达到相同的功能。为实现上述目的,专利技术人提供了一种面板驱动电路,包括开关管T1、T2、T3、T4、电容,所述T1的栅极与上一级驱动信号连接,漏极与T4的栅极、电容的一端、T2的源极连接;所述T4的漏极与电容的另一端、T3的源极连接,T4的漏极还与当前级驱动信号连接;所述T2和T3的栅极与下一级驱动信号连接,所述T2的漏极与T3的漏极连接。具体地,所述T1的源极与片上高电压VGH连接。具体地,所述T4的源极与时钟信号CLK连接。具体地,所述T2的漏极与片上低电压VGL连接。本专利技术通过减少TFT数量从而实现面板窄边框的需求以及减轻设计难度。附图说明图1为具体实施方式所述的面板驱动电路示意图;图2为具体实施方式所述的现有技术面板驱动电路示意图;图3为具体实施方式所述的阶段I示意图;图4为具体实施方式所述的阶段II示意图;图5为具体实施方式所述的阶段III示意图;图6为具体实施方式所述的阶段IV示意图。具体实施方式为详细说明技术方案的
技术实现思路
、构造特征、所实现目的及效果,以下结合具体实施例并配合附图详予说明。图1是本专利技术的一种面板驱动电路,包括开关管T1、T2、T3、T4、电容,所述T1的栅极与上一级驱动信号连接,漏极与T4的栅极、电容的一端、T2的源极连接;所述T4的漏极与电容的另一端、T3的源极连接,T4的漏极还与当前级驱动信号连接;所述T2和T3的栅极与下一级驱动信号连接,所述T2的漏极与T3的漏极连接。T1作为上拉TFT,用于Q电压上拉至高电平;T2,作为下拉TFT,用于Q点下拉至低电平。CLK信号及G(n-1),G(n),G(n+1)波形信号如波形图所示。该专利技术架构相比图2展示的现有GIP电路少了3个TFT以及一个电容,进而可以缩减GIP的大小,减轻设计难度。在一些更加具体的实施例中,所述T1的源极与片上高电压VGH连接;T4的源极与时钟信号CLK连接。T2的漏极与片上低电压VGL连接。片上高电压与片上低电压是常用的面板上信号,在某些实施例下可以用data信号线替代VGH,用地线代替VGL等,本领域的技术人员可以根据实际需要进行置换,以达到同样的效果。CLK用于发出时钟信号,在时序上我们可以看到,上一级驱动信号G(n-1)、当前级驱动信号G(n)、下一级驱动信号G(n+1)用于顺序使能。以下针对电路的时序功能进行分阶段介绍,阶段I:如图3所示当G(n-1)输入高电平,T1开启,VGH电压写入,则Q点电压为VGH,此时T4导通,写入CLK电压,此时VCLK=VGL_CLK,即G(n)输出VCLK_VGL低电压。G(n+1)此时为低电压,即T2,T3关闭。各点其电压为:VQ=VGHVG(n)=VGL_CLK阶段II:如图4所示,此时G(n-1)输入低电平,T1截止,但由于电容的维持,Q保持高电压,T4处于导通,CKL高电平VGH_CLK写入VG(n)=VGH_CLK。即Q的上拉电压为:VQ=VGH+VGH_CKL阶段III:如图5所示,此时G(n+1)为高电平,T2,T3导通,VGL写入,Q点被拉低至VGL,G(n)被拉低至VGL,G(n-1)低电平,T1关闭;Q点此时为VGL,T4关闭。Q电压为:VQ=VGH阶段IV:如图6所示,G(n-1)、G(n)、G(n+1)均为低电平,即T1、T2、T3、T4均关闭。通过上述阶段,本面板驱动电路能够达到面板驱动面内pixel发光的目的,同时实现GIP电路中TFT及电容数量减少,可以实现窄边框设计,增强显示器外观美感。并且边框减小,在同样尺寸比例上,有益于增大显示区的面积,设计上可以增大面板解析度,增强画面显示,还减轻设计人员layout困难的有益效果。需要说明的是,尽管在本文中已经对上述各实施例进行了描述,但并非因此限制本专利技术的专利保护范围。因此,基于本专利技术的创新理念,对本文所述实施例进行的变更和修改,或利用本专利技术说明书及附图内容所作的等效结构或等效流程变换,直接或间接地将以上技术方案运用在其他相关的
,均包括在本专利技术的专利保护范围之内。本文档来自技高网
...

【技术保护点】
1.一种面板驱动电路,其特征在于,包括开关管T1、T2、T3、T4、电容,所述T1的栅极与上一级驱动信号连接,漏极与T4的栅极、电容的一端、T2的源极连接;所述T4的漏极与电容的另一端、T3的源极连接,T4的漏极还与当前级驱动信号连接;所述T2和T3的栅极与下一级驱动信号连接,所述T2的漏极与T3的漏极连接。/n

【技术特征摘要】
1.一种面板驱动电路,其特征在于,包括开关管T1、T2、T3、T4、电容,所述T1的栅极与上一级驱动信号连接,漏极与T4的栅极、电容的一端、T2的源极连接;所述T4的漏极与电容的另一端、T3的源极连接,T4的漏极还与当前级驱动信号连接;所述T2和T3的栅极与下一级驱动信号连接,所述T2的漏极与T3的漏极连接。

【专利技术属性】
技术研发人员:罗敬凯
申请(专利权)人:福建华佳彩有限公司
类型:发明
国别省市:福建;35

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1