显示基板、显示装置制造方法及图纸

技术编号:23053398 阅读:13 留言:0更新日期:2020-01-07 15:16
本实用新型专利技术提供一种显示基板、显示装置,属于显示技术领域,其可至少部分解决现有的显示基板的存储电容容易在连接过孔处发生短路的问题。本实用新型专利技术实施例的显示基板包括多个像素区,每个像素区包括设有像素电极的显示区和设有像素电路的驱动区,所述像素电路包括至少一个像素晶体管,所述像素晶体管的第一极和第二极分别通过连接过孔与有源层相连;所述驱动区中还设有存储电容的第一极片,所述第一极片与所述像素晶体管的第一极和第二极绝缘交叠,且在至少部分像素晶体管的至少部分连接过孔处具有镂空结构。

【技术实现步骤摘要】
显示基板、显示装置
本技术属于显示
,具体涉及一种显示基板、显示装置。
技术介绍
现有显示基板(如有机发光二极管显示基板)中,随着分辨率的提高,每个像素区的面积越来越小。而为扩大存储电容,需要增大存储电容的极片(如第一极片)的面积,从而可能导致极片与像素电路中的各像素晶体管有交叠。其中,像素晶体管的第一极、第二极(源极、漏极)一般通过连接过孔与其有源层连接,且多数第一极、第二极的电压都与第一极片的电压不同,从而导致交叠的层之间存在电压差。因此,在以上连接过孔的位置,容易造成存储电容与像素晶体管(具体是存储电容的第一极片与像素晶体管第一极、第二极)之间发生短路不良,降低产品质量。
技术实现思路
本技术至少部分解决现有的显示基板的存储电容容易在连接过孔处发生短路的问题,提供一种可避免短路的显示基板、显示装置。本技术的一个方面提供一种显示基板,包括多个像素区,每个像素区包括设有像素电极的显示区和设有像素电路的驱动区,所述像素电路包括至少一个像素晶体管,所述像素晶体管的第一极和第二极分别通过连接过孔与有源层相连;所述驱动区中还设有存储电容的第一极片,所述第一极片与所述像素晶体管的第一极和第二极绝缘交叠,且在至少部分像素晶体管的至少部分连接过孔处具有镂空结构。可选的,所述第一极片与像素电极电连接,所述像素电极为发光器件的第一电极,所述发光器件的第二电极连接第二电源线;所述像素晶体管包括开关晶体管和驱动晶体管;其中,所述开关晶体管的栅极连接栅线,第一极连接数据线,第二极电连接驱动晶体管的栅极;所述驱动晶体管的第一极连接第一电源线,第二极连接像素电极。可选的,所述第一极片在对应以下至少一个连接过孔处具有镂空结构:所述开关晶体管的第一极的连接过孔;所述开关晶体管的第二极的连接过孔;所述驱动晶体管的第一极的连接过孔。可选的,所述第一极片与驱动晶体管的第二极的连接过孔绝缘交叠;或者,所述第一极片在对应驱动晶体管的第二极的连接过孔处具有镂空结构。可选的,所述存储电容还包括:与所述开关晶体管的第二极电连接的第二极片;所述第二极片与第一极片绝缘交叠形成第一子电容。可选的,所述存储电容还包括:与所述第一极片电连接的第三极片,所述第三极片与第一极片不同层设置,且分别位于第二极片的两侧;所述第三极片与第二极片绝缘交叠形成第二子电容。可选的,所述发光器件为有机发光二极管。可选的,所述显示基板还包括基底:所述像素晶体管的第一极和第二极同层设置,且位于所述像素晶体管的有源层远离基底一侧;所述第一极片位于所述像素晶体管的有源层靠近基底一侧。可选的,所述显示基板还包括基底:所述镂空结构在基底上的正投影覆盖其对应的连接过孔在基底上的正投影。可选的,所述镂空结构在基底上的正投影的面积大于其对应的连接过孔在基底上的正投影的面积。可选的,对应有镂空结构的连接过孔的坡度角为锐角。可选的,对应有镂空结构的连接过孔的坡度角在45度至75度之间。可选的,对应有镂空结构的连接过孔处的有源层的边界角为锐角。可选的,对应有镂空结构的连接过孔的坡度角为锐角;且(α+β)/2>min(α,β)>1/4α,其中α为对应有镂空结构的任意连接过孔的坡度角,β为该连接过孔处的有源层的边界角。可选的,所述镂空结构包括:位于所述第一极片边缘的凹口;和/或,位于所述第一极片内部的通孔。本技术的另一个方面提供一种显示装置,其包括:上述的显示基板。附图说明图1为本技术实施例的一种阵列基板的结构示意图;图2为本技术实施例的一种阵列基板中的像素电路的电路图;图3为本技术实施例的一种阵列基板中的一个像素区的结构示意图;图4为图3中第一极片的结构示意图;图5为图3中沿AA’的剖面结构示意图;图6为图3中沿BB’的剖面结构示意图;图7为图3中沿DD’的剖面结构示意图;图8为本技术实施例的另一种阵列基板中的一个像素区的结构示意图;其中,附图标记为:C、存储电容;C1、第一极片;C11、镂空结构;C2、第二极片;C3、第三极片;DATA、数据线;GATE、栅线;VDD、第一电源线;VSS、第二电源线;L、发光器件;T1、开关晶体管;T2、驱动晶体管;T11、开关晶体管的第一极;T12、开关晶体管的第二极;T13、开关晶体管的栅极;T14、开关晶体管的有源层;T21、驱动晶体管的第一极;T22、驱动晶体管的第二极;T23、驱动晶体管的栅极;T24、驱动晶体管的有源层;α、坡度角;β、边界角;2、连接过孔;5、基底;61、第一绝缘层;62、第二绝缘层;63、第三绝缘层;64、第四绝缘层;9、像素区;91、显示区;92、驱动区;921、像素电极。具体实施方式为使本领域技术人员更好地理解本技术的技术方案,下面结合附图和具体实施方式对本技术作进一步详细描述。可以理解的是,此处描述的具体实施例和附图仅仅用于解释本技术,而非对本技术的限定。可以理解的是,在不冲突的情况下,本技术中的各实施例及实施例中的各特征可相互组合。可以理解的是,为便于描述,本技术的附图中仅示出了与本技术相关的部分,而与本技术无关的部分未在附图中示出。可以理解的是,本技术的实施例中所涉及的每个单元、模块可仅对应一个实体结构,也可由多个实体结构组成,或者,多个单元、模块也可集成为一个实体结构。名词解释在本申请中,如无特殊说明,以下技术词语应按照下述的解释理解:多个结构“同层设置”是指多个结构是由同一个材料层形成的,故它们在层叠关系上处于相同层中,但并不代表它们与基底间的距离相等,也不代表它们与基底间的其它层结构完全相同。相对的,结构“不同层设置”则是指多个不符合以上“同层设置”的条件,而是由不同材料层形成的。“构图工艺”是指形成具有特定的图形的结构的步骤,其可为光刻工艺,光刻工艺包括形成材料层、涂布光刻胶、曝光、显影、刻蚀、光刻胶剥离等步骤中的一步或多步;当然,构图工艺也可为压印工艺、喷墨打印工艺等其它工艺。“镂空结构”是指,第一极片原本具有相对完整的规则形状(如矩形),但在部分位置具有缺失(如缺口或孔),从而这些规则形状缺失的位置即为“镂空结构”。实施例1:本实施例提供一种显示基板,包括多个像素区,每个像素区包括设有像素电极的显示区和设有像素电路的驱动区,像素电路包括至少一个像素晶体管,像素晶体管的第一极和第二极分别通过连接过孔与有源层相连;驱动区中还设有存储电容的第一极片,第一极片与像素晶体管的第一极和第二极绝缘交叠,且在至少部分像素晶体管的至少部分连接过孔处具有镂空结构。本本文档来自技高网...

【技术保护点】
1.一种显示基板,包括多个像素区,每个像素区包括设有像素电极的显示区和设有像素电路的驱动区,所述像素电路包括至少一个像素晶体管,所述像素晶体管的第一极和第二极分别通过连接过孔与有源层相连,其特征在于,/n所述驱动区中还设有存储电容的第一极片,所述第一极片与所述像素晶体管的第一极和第二极绝缘交叠,且在至少部分像素晶体管的至少部分连接过孔处具有镂空结构。/n

【技术特征摘要】
1.一种显示基板,包括多个像素区,每个像素区包括设有像素电极的显示区和设有像素电路的驱动区,所述像素电路包括至少一个像素晶体管,所述像素晶体管的第一极和第二极分别通过连接过孔与有源层相连,其特征在于,
所述驱动区中还设有存储电容的第一极片,所述第一极片与所述像素晶体管的第一极和第二极绝缘交叠,且在至少部分像素晶体管的至少部分连接过孔处具有镂空结构。


2.根据权利要求1所述的显示基板,其特征在于,
所述第一极片与像素电极电连接,所述像素电极为发光器件的第一电极,所述发光器件的第二电极连接第二电源线;
所述像素晶体管包括开关晶体管和驱动晶体管;其中,
所述开关晶体管的栅极连接栅线,第一极连接数据线,第二极电连接驱动晶体管的栅极;
所述驱动晶体管的第一极连接第一电源线,第二极连接像素电极。


3.根据权利要求2所述的显示基板,其特征在于,所述第一极片在对应以下至少一个连接过孔处具有镂空结构:
所述开关晶体管的第一极的连接过孔;
所述开关晶体管的第二极的连接过孔;
所述驱动晶体管的第一极的连接过孔。


4.根据权利要求2所述的显示基板,其特征在于,
所述第一极片与驱动晶体管的第二极的连接过孔绝缘交叠;
或者,
所述第一极片在对应驱动晶体管的第二极的连接过孔处具有镂空结构。


5.根据权利要求2所述的显示基板,其特征在于,所述存储电容还包括:
与所述开关晶体管的第二极电连接的第二极片;
所述第二极片与第一极片绝缘交叠形成第一子电容。


6.根据权利要求5所述的显示基板,其特征在于,所述存储电容还包括:
与所述第一极片电连接的第三极片,所述第三极片与第一极片不同层设置,且分别位于第二极片的两侧;
所述第三极片与第二极片绝缘交叠形成第二子电容。
<...

【专利技术属性】
技术研发人员:马永达郝学光乔勇吴新银
申请(专利权)人:北京京东方技术开发有限公司京东方科技集团股份有限公司
类型:新型
国别省市:北京;11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1