一种直流失调校准电路、方法及高速串行链路接收机技术

技术编号:22004955 阅读:32 留言:0更新日期:2019-08-31 06:45
本发明专利技术公开了一种直流失调校准电路、方法及高速串行链路接收机,其中,采用多路半速率高速判决器组、多路电压选择器、高精度电阻数模转换器阵列和数字状态机连接组成直流失调校准环路,数字状态机控制该高精度电阻数模转换器阵列产生扫描电压,扫描电压作为校准电压输入该多路半速率高速判决器组的高速数据判决器,数字状态机记录该高速数据判决器跳变时的该校准电压,并将多次该高速数据判决器跳变时的该校准电压取平均值,该数字状态机生成将该平均值作为高速数据判决器直流校准的校准电压的控制信号,并将控制信号传输给该高速数据判决器,解决了在高速数据传输系统中差分信号的直流失调的问题,提供了接收机的灵敏度和数据判决的可靠性。

A DC Misalignment Calibration Circuit, Method and High Speed Serial Link Receiver

【技术实现步骤摘要】
一种直流失调校准电路、方法及高速串行链路接收机
本专利技术涉及通信领域,具体而言,涉及一种直流失调校准电路、方法及高速串行链路接收机。
技术介绍
随着大数据、云计算和物联网走向规模应用,不断加速并推动着对更高速数据通信的需求。同时集成电路工艺不断进步,摩尔定律推动着晶体管的特征尺寸逼近3nm,使高速串行链路通信技术已广泛应用于新一代光通信和超大规模数据中心的背板及芯片间数据传输等场景中,并且其数据传输速率在近几年已从28Gbps提高至56Gbps,甚至更高。然而由于芯片封装上有限的高速输入/输出(input/output,简称为I/O)管脚,以及印制电路板(PrintedCircuitBoard,简称为PCB)上传输线的线长和过孔、差分不匹配、信道的趋肤效应和介质损耗以及芯片制造工艺带来的误差,传输的高速信号通常会因为直流漂移、串扰等效应导致数据判决出错,使误码率无法达到高速数据传输协议的要求。针对这种情况,需要在高速有线收发机中加入均衡功能,匹配和直流失配消除电路。在实际应用中,在对高速数据传输的信号质量要求较高的的场合下,在其接收端嵌入直流失调消除功能是十分必须的。目前的直流失调本文档来自技高网...

【技术保护点】
1.一种直流失调校准电路,其特征在于:包括两级连续时间线性均衡器、可变增益放大器、多路半速率高速判决器组、多路电压选择器、数字状态机和高精度电阻数模转换器阵列;所述两级连续时间线性均衡器为高速差分信号的输入端,连接奇偶两路所述可变增益放大器,其中,所述可变增益放大器用于调整所述高速差分信号的直流增益;所述多路半速率高速判决器组与所述可变增益放大器连接,其中,所述高速差分信号的电压信号、参考判决电压和校准电压的输入所述多路半速率高速判决器组,多路半速率高速判决器组由多个高速数据判决器组成;所述多路电压选择器与所述多路半速率高速判决器组连接,所述多路电压选择器与所述数字状态机连接,所述多路电压选择...

【技术特征摘要】
1.一种直流失调校准电路,其特征在于:包括两级连续时间线性均衡器、可变增益放大器、多路半速率高速判决器组、多路电压选择器、数字状态机和高精度电阻数模转换器阵列;所述两级连续时间线性均衡器为高速差分信号的输入端,连接奇偶两路所述可变增益放大器,其中,所述可变增益放大器用于调整所述高速差分信号的直流增益;所述多路半速率高速判决器组与所述可变增益放大器连接,其中,所述高速差分信号的电压信号、参考判决电压和校准电压的输入所述多路半速率高速判决器组,多路半速率高速判决器组由多个高速数据判决器组成;所述多路电压选择器与所述多路半速率高速判决器组连接,所述多路电压选择器与所述数字状态机连接,所述多路电压选择器将所述高速数据判决器的判决结果传输给所述数字状态机;所述数字状态机与所述多路半速率高速判决器组连接,并且所述数字状态机与所述高精度电阻数模转换器阵列连接,所述数字状态机控制所述高精度电阻数模转换器阵列产生扫描电压,所述扫描电压作为校准电压输入所述高速数据判决器,所述数字状态机记录所述高速数据判决器跳变时的所述校准电压,并将多次所述高速数据判决器跳变时的所述校准电压取平均值;所述数字状态机生成将所述平均值作为所述高速数据判决器直流校准的校准电压的控制信号,并将所述控制信号传输给所述高速数据判决器。2.根据权利要求1所述电路,其特征在于,该电路还包括使能控制接入端,所述使能控制接入端与所述两级连续时间线性均衡器,以及和所述可变增益放大器连接,所述使能控制接入端用于控制所述两级连续时间线性均衡器的开启或者关闭。3.根据权利要求1所述电路,其特征在于,所述多路半速率高速判决器组由6个所述高速数据判决器组成,所述高速数据判决器输入所述高速差分信号的电压信号、参考判决电压和校准电压;所述数字状态机通过所述控制信号依次对6个所述高速数据判决器进行校准。4.根据权利要求1所述电路,其特征在于,所述高速数据判决器包括:第一差分输入对管、第二差分输入对管、第三差分输入对管、第一交叉对管和第二交叉对管;所述第一差分输入对管输入所述电压信号;所述第二差分输入对管输入所述参考判决电压;所述第三差分输入对管输入所述校准电压;所述第一交叉对管和所述第二交叉对管组成一对交叉相连的反相器,用于所述高速数据判决器的再生阶段提供电压增益;所述第一差分输入对管、所述第二差分输入对管和所述第三差分输入对管由电路的时钟信号进行控制,用于所述高速数据判决器的动态比较;所述第一交叉对管和所述第二交叉对管由电路的时钟信号进行控制,用于所述高速数据判决器的阶段性重置。5.根据权利要求1至4任一项所述电路,其特征在于,所述数字状态机控制所述高精度电阻数模转换器阵列产生扫描电压包括:所述数字状态机控制所述高精度电阻数模转换阵列产生阶梯电压,该阶梯电压值由8比特有符号数组成,所述阶梯电压的范围从-127mV至+127mV。6.一种直流失调校准方法,其特征在于:直流失调校准电路包括两级连续时间线性均衡器、可变增益放大器、多路半速率高速判决器组、多路电压选择器、数字状态机和高精度电阻数模转换器阵列;高速差分信号输入所述两级连续时间线性均衡器,所述可变增益放大器调整所述高速差分信号的直流增益,其中,所述两级连续时间线性均衡器连接奇偶两路所述可变增益放大器;将所述高速差分信号的电压信号、参考判决电压和校准电压的输入所述多路半速率高速判决器组,其中,所述多路半速率高速判决器组与所述可变增益放大器连接,多路半速率高速判决器组由多个高速数据判决器组成;所述多路电压选择器将所述高速数据判决器...

【专利技术属性】
技术研发人员:车大志郭嵩昊刘恒丁力李芹
申请(专利权)人:苏州兆凯电子有限公司
类型:发明
国别省市:江苏,32

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1