一种像素驱动电路及其驱动方法、显示装置制造方法及图纸

技术编号:21608868 阅读:26 留言:0更新日期:2019-07-13 19:23
本发明专利技术公开一种像素驱动电路及其驱动方法、显示装置,涉及显示技术领域,为解决由于驱动薄膜晶体管的电学参数存在差异,以及随着显示装置显示时间的延长,部分电学参数发生不同程度的漂移,所导致的影响显示装置的显示质量的问题。所述像素驱动电路包括:驱动子电路、储能子电路、数据写入子电路和补偿子电路;数据写入子电路用于在写入补偿时段,在第一扫描信号输入端的控制下,控制导通电流数据信号输入端和驱动子电路的第一端之间的耦接;补偿子电路用于在写入补偿时段,在第一扫描信号输入端的控制下,控制导通驱动子电路的第一端和驱动子电路的控制端之间的耦接。本发明专利技术提供的像素驱动电路用于驱动发光元件发光。

A Pixel Driving Circuit, Its Driving Method and Display Device

【技术实现步骤摘要】
一种像素驱动电路及其驱动方法、显示装置
本专利技术涉及显示
,尤其涉及一种像素驱动电路及其驱动方法、显示装置。
技术介绍
OLED(OrganicLight-EmittingDiode,有机发光二极管)显示装置具有自发光、超薄、反应速度快、对比度高、视角广等诸多优点,是目前受到广泛关注的一种显示装置。而随着OLED显示装置的尺寸逐渐增大,在制作大尺寸的OLED显示装置时,由于受到制备工艺及材料的限制,显示装置各区域的驱动薄膜晶体管的阈值电压和迁移率等电学参数存在差异,这种差异会转化为OLED显示装置的电流差异和亮度差异,导致显示装置的显示亮度不均匀,影响显示装置的显示质量。而且随着显示装置显示时间的延长,不同区域的驱动薄膜晶体管的阈值电压会发生不同程度的漂移,从而进一步影响显示装置的显示质量。
技术实现思路
本专利技术的目的在于提供一种像素驱动电路及其驱动方法、显示装置,用于解决由于驱动薄膜晶体管的电学参数存在差异,以及随着显示装置显示时间的延长,部分电学参数发生不同程度的漂移,所导致的影响显示装置的显示质量的问题。为了实现上述目的,本专利技术提供如下技术方案:本专利技术的第一方面提供一种像素驱动电路,用于驱动发光元件发光,包括:驱动子电路、储能子电路、数据写入子电路和补偿子电路;其中,所述驱动子电路的控制端与所述储能子电路的第一端耦接,所述驱动子电路的第一端与所述发光元件耦接,所述驱动子电路的第二端与第一电平信号输入端耦接;所述储能子电路的第二端与所述驱动子电路的第二端耦接;所述数据写入子电路分别与第一扫描信号输入端、电流数据信号输入端和所述驱动子电路的第一端耦接,用于在写入补偿时段,在所述第一扫描信号输入端的控制下,控制导通所述电流数据信号输入端和所述驱动子电路的第一端之间的耦接;用于在发光时段,在所述第一扫描信号输入端的控制下,控制断开所述电流数据信号输入端和所述驱动子电路的第一端之间的耦接;所述补偿子电路分别与所述第一扫描信号输入端、所述驱动子电路的第一端和所述驱动子电路的控制端耦接,用于在所述写入补偿时段,在所述第一扫描信号输入端的控制下,控制导通所述驱动子电路的第一端和所述驱动子电路的控制端之间的耦接;用于在所述发光时段,在所述第一扫描信号输入端的控制下,控制断开所述驱动子电路的第一端和所述驱动子电路的控制端之间的耦接。可选的,所述像素驱动电路还包括:预充电子电路,所述预充电子电路分别与使能信号输入端、基准信号输入端和所述驱动子电路的控制端耦接,用于在预充电时段,在所述使能信号输入端的控制下,控制导通所述基准信号输入端和所述驱动子电路的控制端之间的耦接;用于在所述写入补偿时段和所述发光时段,在所述使能信号输入端的控制下,控制断开所述基准信号输入端和所述驱动子电路的控制端之间的耦接。可选的,所述预充电子电路包括第一晶体管,所述第一晶体管的栅极与所述使能信号输入端耦接,所述第一晶体管的第一极与所述基准信号输入端耦接,所述第一晶体管的第二极与所述驱动子电路的控制端耦接。可选的,所述像素驱动电路还包括:发光控制子电路,所述发光控制子电路分别与第二扫描信号输入端、所述驱动子电路的第一端和所述发光元件耦接,用于在所述第二扫描信号输入端的控制下,控制导通或断开所述发光元件和所述驱动子电路的第一端之间的耦接。可选的,所述发光控制子电路包括第二晶体管,所述第二晶体管的栅极与所述第二扫描信号输入端耦接,所述第二晶体管的第一极与所述发光元件耦接,所述第二晶体管的第二极与所述驱动子电路的第一端耦接。可选的,所述驱动子电路包括第三晶体管,所述储能子电路包括储能电容,所述数据写入子电路包括第四晶体管,所述补偿子电路包括第五晶体管;其中,所述第三晶体管的栅极与所述储能电容的第一极耦接,所述第三晶体管的第一极与所述发光元件耦接,所述第三晶体管的第二极与所述第一电平信号输入端耦接;所述储能电容的第二极与所述第三晶体管的第二极耦接;所述第四晶体管的栅极与所述第一扫描信号输入端耦接,所述第四晶体管的第一极与所述电流数据信号输入端耦接,所述第四晶体管的第二极与所述第三晶体管的第一极耦接;所述第五晶体管的栅极与所述第一扫描信号输入端耦接,所述第五晶体管的第一极与所述第三晶体管的第一极耦接,所述第五晶体管的第二极与所述第三晶体管的栅极耦接。基于上述像素驱动电路的技术方案,本专利技术的第二方面提供一种显示装置,包括上述像素驱动电路。基于上述像素驱动电路的技术方案,本专利技术的第三方面提供一种像素驱动电路的驱动方法,应用于上述像素驱动电路,所述驱动方法包括:在每一显示周期,在写入补偿时段,在第一扫描信号输入端的控制下,所述像素驱动电路中的数据写入子电路控制导通电流数据信号输入端和驱动子电路的第一端之间的耦接,所述像素驱动电路中的补偿子电路控制导通所述驱动子电路的第一端和所述驱动子电路的控制端之间的耦接,由所述电流数据信号输入端输入的电流数据信号为所述像素驱动电路中的储能子电路充电,当所述储能子电路的存储电压值大于所述驱动子电路对应的阈值电压,且达到存储阈值时,所述电流数据信号停止对所述储能子电路充电,并完全流过所述驱动子电路;在发光时段,在所述第一扫描信号输入端的控制下,所述数据写入子电路控制断开所述电流数据信号输入端和所述驱动子电路的第一端之间的耦接,所述补偿子电路控制断开所述驱动子电路的第一端和所述驱动子电路的控制端之间的耦接,储能子电路控制所述驱动子电路产生与所述电流数据信号相同的漏电流信号。可选的,当所述像素驱动电路包括预充电子电路时,所述驱动方法还包括:在每一显示周期中,在所述写入补偿时段之前的预充电时段,在使能信号输入端的控制下,所述预充电子电路控制导通基准信号输入端和所述驱动子电路的控制端之间的耦接,以对所述储能子电路进行预充电;在所述写入补偿时段和所述发光时段,在所述使能信号输入端的控制下,所述预充电子电路控制断开所述基准信号输入端和所述驱动子电路的控制端之间的耦接。可选的,当所述像素驱动电路包括发光控制子电路时,所述驱动方法还包括:在所述预充电时段和所述写入补偿时段,在第二扫描信号输入端的控制下,所述发光控制子电路控制断开所述发光元件和所述驱动子电路的第一端之间的耦接;在所述发光时段,在所述第二扫描信号输入端的控制下,所述发光控制子电路控制导通所述发光元件和所述驱动子电路的第一端之间的耦接。本专利技术提供的技术方案中,包括:驱动子电路、储能子电路、数据写入子电路和补偿子电路;在写入补偿时段,数据写入子电路和补偿子电路能够控制由电流数据信号输入端输入的电流数据信号为储能子电路充电,当储能子电路的存储电压值大于驱动子电路对应的阈值电压,且达到存储阈值时,电流数据信号停止对储能子电路充电,并完全流过驱动子电路;在发光时段,数据写入子电路和补偿子电路能够控制电流数据信号停止写入驱动子电路的第一端以及存储子电路中,并通过储能子电路控制驱动子电路产生与电流数据信号相同的漏电流信号,使得发光元件实现与电流数据信号对应的发光亮度。因此,在将本专利技术提供的技术方案应用在显示装置中时,发光元件的发光亮度仅与电流数据信号输入端输入的电流数据信号相关,而与驱动子电路对应的阈值电压、发光元件接入的第二电平信号(电源信号)均无关,从而避免了由于像素驱动电路对应本文档来自技高网...

【技术保护点】
1.一种像素驱动电路,用于驱动发光元件发光,其特征在于,包括:驱动子电路、储能子电路、数据写入子电路和补偿子电路;其中,所述驱动子电路的控制端与所述储能子电路的第一端耦接,所述驱动子电路的第一端与所述发光元件耦接,所述驱动子电路的第二端与第一电平信号输入端耦接;所述储能子电路的第二端与所述驱动子电路的第二端耦接;所述数据写入子电路分别与第一扫描信号输入端、电流数据信号输入端和所述驱动子电路的第一端耦接,用于在写入补偿时段,在所述第一扫描信号输入端的控制下,控制导通所述电流数据信号输入端和所述驱动子电路的第一端之间的耦接;用于在发光时段,在所述第一扫描信号输入端的控制下,控制断开所述电流数据信号输入端和所述驱动子电路的第一端之间的耦接;所述补偿子电路分别与所述第一扫描信号输入端、所述驱动子电路的第一端和所述驱动子电路的控制端耦接,用于在所述写入补偿时段,在所述第一扫描信号输入端的控制下,控制导通所述驱动子电路的第一端和所述驱动子电路的控制端之间的耦接;用于在所述发光时段,在所述第一扫描信号输入端的控制下,控制断开所述驱动子电路的第一端和所述驱动子电路的控制端之间的耦接。

【技术特征摘要】
1.一种像素驱动电路,用于驱动发光元件发光,其特征在于,包括:驱动子电路、储能子电路、数据写入子电路和补偿子电路;其中,所述驱动子电路的控制端与所述储能子电路的第一端耦接,所述驱动子电路的第一端与所述发光元件耦接,所述驱动子电路的第二端与第一电平信号输入端耦接;所述储能子电路的第二端与所述驱动子电路的第二端耦接;所述数据写入子电路分别与第一扫描信号输入端、电流数据信号输入端和所述驱动子电路的第一端耦接,用于在写入补偿时段,在所述第一扫描信号输入端的控制下,控制导通所述电流数据信号输入端和所述驱动子电路的第一端之间的耦接;用于在发光时段,在所述第一扫描信号输入端的控制下,控制断开所述电流数据信号输入端和所述驱动子电路的第一端之间的耦接;所述补偿子电路分别与所述第一扫描信号输入端、所述驱动子电路的第一端和所述驱动子电路的控制端耦接,用于在所述写入补偿时段,在所述第一扫描信号输入端的控制下,控制导通所述驱动子电路的第一端和所述驱动子电路的控制端之间的耦接;用于在所述发光时段,在所述第一扫描信号输入端的控制下,控制断开所述驱动子电路的第一端和所述驱动子电路的控制端之间的耦接。2.根据权利要求1所述的像素驱动电路,其特征在于,所述像素驱动电路还包括:预充电子电路,所述预充电子电路分别与使能信号输入端、基准信号输入端和所述驱动子电路的控制端耦接,用于在预充电时段,在所述使能信号输入端的控制下,控制导通所述基准信号输入端和所述驱动子电路的控制端之间的耦接;用于在所述写入补偿时段和所述发光时段,在所述使能信号输入端的控制下,控制断开所述基准信号输入端和所述驱动子电路的控制端之间的耦接。3.根据权利要求2所述的像素驱动电路,其特征在于,所述预充电子电路包括第一晶体管,所述第一晶体管的栅极与所述使能信号输入端耦接,所述第一晶体管的第一极与所述基准信号输入端耦接,所述第一晶体管的第二极与所述驱动子电路的控制端耦接。4.根据权利要求1所述的像素驱动电路,其特征在于,所述像素驱动电路还包括:发光控制子电路,所述发光控制子电路分别与第二扫描信号输入端、所述驱动子电路的第一端和所述发光元件耦接,用于在所述第二扫描信号输入端的控制下,控制导通或断开所述发光元件和所述驱动子电路的第一端之间的耦接。5.根据权利要求4所述的像素驱动电路,其特征在于,所述发光控制子电路包括第二晶体管,所述第二晶体管的栅极与所述第二扫描信号输入端耦接,所述第二晶体管的第一极与所述发光元件耦接,所述第二晶体管的第二极与所述驱动子电路的第一端耦接。6.根据权利要求1~5中任一项所述的像素驱动电路,其特征在于,所述驱动子电路包括第三晶体管,所述储能子电路包括储能电容,所述数据写入子电路包括第四晶体管,所述补偿子电路包括...

【专利技术属性】
技术研发人员:陈芪飞鹿堃张晓哲周星柏玲徐迪徐东亮任亮亮卢姗卢景洲刘晓锋宋冠男马华平
申请(专利权)人:京东方科技集团股份有限公司福州京东方光电科技有限公司
类型:发明
国别省市:北京,11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1