像素电路及其驱动方法、显示装置制造方法及图纸

技术编号:21608866 阅读:24 留言:0更新日期:2019-07-13 19:23
一种像素电路及其驱动方法、显示装置。该像素电路包括驱动电路、数据写入电路、补偿与复位电路、存储电路和发光元件。驱动电路包括控制端、第一端和第二端,且配置为控制驱动发光元件发光的驱动电流;数据写入电路与驱动电路的控制端连接,且配置为响应于扫描信号将数据信号写入驱动电路的控制端;补偿与复位电路与驱动电路的控制端以及复位电压端连接,且配置为响应于补偿信号将驱动电路的控制端和第二端电连接以及将复位电压施加至驱动电路的控制端以使驱动电路处于固定偏置的截止状态;存储电路配置为存储写入的数据信号和阈值电压以及耦合调整驱动电路的控制端电压。该像素电路可以改善短期残像问题并对驱动电路的阈值电压进行补偿。

Pixel Circuit, Driving Method and Display Device

【技术实现步骤摘要】
像素电路及其驱动方法、显示装置
本公开实施例涉及一种像素电路及其驱动方法、显示装置。
技术介绍
有机发光二极管(OrganicLightEmittingDiode,OLED)显示装置由于具有视角宽、对比度高、响应速度快以及相比于无机发光显示器件更高的发光亮度、更低的驱动电压等优势而逐渐受到人们的广泛关注。由于上述特点,有机发光二极管(OLED)可以适用于手机、显示器、笔记本电脑、数码相机、仪器仪表等具有显示功能的装置。OLED显示装置中的像素电路一般采用矩阵驱动方式,根据每个像素单元中是否引入开关元器件分为有源矩阵(ActiveMatrix,AM)驱动和无源矩阵(PassiveMatrix,PM)驱动。PMOLED虽然工艺简单、成本较低,但因存在交叉串扰、高功耗、低寿命等缺点,不能满足高分辨率大尺寸显示的需求。相比之下,AMOLED在每一个像素的像素电路中都集成了一组薄膜晶体管和存储电容,通过对薄膜晶体管和存储电容的驱动控制,实现对流过OLED的电流的控制,从而使OLED根据需要发光。相比PMOLED,AMOLED所需驱动电流小、功耗低、寿命更长,可以满足高分辨率多灰度的大尺寸显示需求。同时,AMOLED在可视角度、色彩的还原、功耗以及响应时间等方面具有明显的优势,适用于高信息含量、高分辨率的显示装置。
技术实现思路
本公开至少一实施例提供一种像素电路,包括驱动电路、数据写入电路、补偿与复位电路、存储电路和发光元件。所述驱动电路包括控制端、第一端和第二端,且配置为控制驱动所述发光元件发光的驱动电流;所述数据写入电路与所述驱动电路的控制端连接,且配置为响应于扫描信号将数据信号写入所述驱动电路的控制端;所述补偿与复位电路与所述驱动电路的控制端以及复位电压端连接,且配置为响应于补偿信号将所述驱动电路的控制端和第二端电连接以及将复位电压施加至所述驱动电路的控制端以使所述驱动电路处于固定偏置的截止状态;所述存储电路配置为存储写入的所述数据信号和阈值电压以及耦合调整所述驱动电路的控制端电压。例如,在本公开一实施例提供的像素电路中,所述驱动电路的控制端和第一节点连接,所述驱动电路的第一端和第二节点连接,所述驱动电路的第二端和第三节点连接;所述数据写入电路包括控制端、第一端和第二端,且分别和扫描线、数据线以及所述第一节点连接;所述补偿与复位电路与补偿信号端、复位电压端、所述第一节点以及所述第三节点连接;所述发光元件和所述第三节点以及第二电压端连接。例如,在本公开一实施例提供的像素电路中,所述补偿与复位电路包括补偿子电路和复位子电路。所述补偿子电路包括控制端、第一端和第二端,其分别与所述补偿信号端、所述第一节点以及所述第三节点连接;所述复位子电路包括控制端、第一端和第二端,其分别和所述补偿信号端、所述复位电压端以及所述第一节点连接,或者分别和所述补偿信号端、所述复位电压端以及所述第三节点连接。例如,在本公开一实施例提供的像素电路中,所述存储电路包括第一存储电路和第二存储电路。所述第一存储电路和所述驱动电路的控制端以及所述驱动电路的第一端连接,且配置存储写入的所述数据信号;所述第二存储电路和第一电压端以及所述驱动电路的第一端连接,且配置为耦合调整所述驱动电路的控制端电压。例如,本公开一实施例提供的像素电路还包括发光控制电路。所述发光控制电路包括控制端、第一端和第二端,其分别和发光控制线、所述第一电压端以及所述第二节点连接,且配置为响应于发光控制信号将第一电压施加至所述第二节点。例如,在本公开一实施例提供的像素电路中,所述驱动电路包括第一晶体管。所述第一晶体管的栅极作为所述驱动电路的控制端和所述第一节点连接,所述第一晶体管的第一极作为所述驱动电路的第一端和所述第二节点连接,所述第一晶体管的第二极作为所述驱动电路的第二端和所述第三节点连接。例如,在本公开一实施例提供的像素电路中,所述数据写入电路包括第二晶体管。所述第二晶体管的栅极作为所述数据写入电路的控制端配置为和所述扫描线连接以接收所述扫描信号,所述第二晶体管的第一极作为所述数据写入电路的第一端配置为和所述数据线连接以接收所述数据信号,所述第二晶体管的第二极作为所述数据写入电路的第二端和所述第一节点连接。例如,在本公开一实施例提供的像素电路中,所述补偿子电路包括第三晶体管。所述第三晶体管的栅极作为所述补偿子电路的控制端配置为和所述补偿信号端连接以接收所述补偿信号,所述第三晶体管的第一极作为所述补偿子电路的第一端和所述第一节点连接,所述第三晶体管的第二极作为所述补偿子电路的第二端和所述第三节点连接。例如,在本公开一实施例提供的像素电路中,所述第一存储电路包括第一存储电容。所述第一存储电容的第一极和所述第一节点连接,所述第一存储电容的第二极和所述第二节点连接。例如,在本公开一实施例提供的像素电路中,所述第二存储电路包括第二存储电容。所述第二存储电容的第一极配置为和所述第一电压端连接以接收第一电压,所述第二存储电容的第二极和所述第二节点连接。例如,在本公开一实施例提供的像素电路中,所述复位子电路包括第四晶体管。所述第四晶体管的栅极作为所述复位子电路的控制端配置为和所述补偿信号端连接以接收所述补偿信号,所述第四晶体管的第一极作为所述复位子电路的第一端配置和所述复位电压端连接以接收所述复位电压,所述第四晶体管的第二极作为所述复位子电路的第二端和所述第一节点连接,或者所述第四晶体管的第二极作为所述复位子电路的第二端和所述第三节点连接。例如,在本公开一实施例提供的像素电路中,所述发光控制电路包括第五晶体管。所述第五晶体管的栅极作为所述发光控制电路的控制端配置为和所述发光控制线连接以接收所述发光控制信号,所述第五晶体管的第一极作为所述发光控制电路的第一端配置为和所述第一电压端连接以接收所述第一电压,所述第五晶体管的第二极作为所述发光控制电路的第二端和所述第二节点连接。本公开至少一实施例还包括一种显示装置,包括多个像素单元。所述像素单元包括本公开的实施例所述的像素电路。例如,本公开一实施例提供的显示装置还包括多条扫描线。所述多个像素单元排列为多行,一行像素单元的像素电路的数据写入电路的控制端连接到同一条扫描线,且所述一行像素单元的像素电路的补偿与复位电路的控制端连接到另一条扫描线,所述另一条扫描线还与前一行的像素单元的像素电路的数据写入电路的控制端连接。例如,本公开一实施例提供的显示装置还包括多条扫描线和多条复位控制线,所述多个像素单元排列为多行,一行像素单元的像素电路的数据写入电路的控制端连接到同一条扫描线,且一行像素单元的像素电路的补偿与复位电路的控制端连接到同一条复位控制线。本公开至少一实施例还提供一种像素电路的驱动方法,包括:复位及补偿阶段、数据写入阶段和发光阶段。在复位及补偿阶段,输入所述补偿信号,开启所述补偿与复位电路,对所述第一存储电路进行复位,并且对所述驱动电路进行补偿,以使所述驱动电路处于固定偏置的截止状态;在数据写入阶段,输入所述扫描信号和所述数据信号,开启所述数据写入电路,所述数据写入电路将所述数据信号写入所述第一存储电路,所述第二存储电路根据所述驱动电路的控制端的电压变化量耦合调整所述驱动电路的第一端的电压;在所述发光阶段,将所述驱动电流施加至所述发光元件本文档来自技高网...

【技术保护点】
1.一种像素电路,包括:驱动电路、数据写入电路、补偿与复位电路、存储电路和发光元件;其中,所述驱动电路包括控制端、第一端和第二端,且配置为控制驱动所述发光元件发光的驱动电流;所述数据写入电路与所述驱动电路的控制端连接,且配置为响应于扫描信号将数据信号写入所述驱动电路的控制端;所述补偿与复位电路与所述驱动电路的控制端以及复位电压端连接,且配置为响应于补偿信号将所述驱动电路的控制端和第二端电连接以及将复位电压施加至所述驱动电路的控制端以使所述驱动电路处于固定偏置的截止状态;所述存储电路配置为存储写入的所述数据信号和阈值电压以及耦合调整所述驱动电路的控制端电压。

【技术特征摘要】
1.一种像素电路,包括:驱动电路、数据写入电路、补偿与复位电路、存储电路和发光元件;其中,所述驱动电路包括控制端、第一端和第二端,且配置为控制驱动所述发光元件发光的驱动电流;所述数据写入电路与所述驱动电路的控制端连接,且配置为响应于扫描信号将数据信号写入所述驱动电路的控制端;所述补偿与复位电路与所述驱动电路的控制端以及复位电压端连接,且配置为响应于补偿信号将所述驱动电路的控制端和第二端电连接以及将复位电压施加至所述驱动电路的控制端以使所述驱动电路处于固定偏置的截止状态;所述存储电路配置为存储写入的所述数据信号和阈值电压以及耦合调整所述驱动电路的控制端电压。2.根据权利要求1所述的像素电路,其中,所述驱动电路的控制端和第一节点连接,所述驱动电路的第一端和第二节点连接,所述驱动电路的第二端和第三节点连接;所述数据写入电路包括控制端、第一端和第二端,且分别和扫描线、数据线以及所述第一节点连接;所述补偿与复位电路与补偿信号端、复位电压端、所述第一节点以及所述第三节点连接;所述发光元件和所述第三节点以及第二电压端连接。3.根据权利要求2所述的像素电路,其中,所述补偿与复位电路包括补偿子电路和复位子电路,所述补偿子电路包括控制端、第一端和第二端,其分别与所述补偿信号端、所述第一节点以及所述第三节点连接;所述复位子电路包括控制端、第一端和第二端,其分别和所述补偿信号端、所述复位电压端以及所述第一节点连接,或者分别和所述补偿信号端、所述复位电压端以及所述第三节点连接。4.根据权利要求1所述的像素电路,其中,所述存储电路包括第一存储电路和第二存储电路,所述第一存储电路和所述驱动电路的控制端以及所述驱动电路的第一端连接,且配置存储写入的所述数据信号;所述第二存储电路和第一电压端以及所述驱动电路的第一端连接,且配置为耦合调整所述驱动电路的控制端电压。5.根据权利要求2或3所述的像素电路,还包括发光控制电路,其中,所述发光控制电路包括控制端、第一端和第二端,其分别和发光控制线、所述第一电压端以及所述第二节点连接,且配置为响应于发光控制信号将第一电压施加至所述第二节点。6.根据权利要求2或3所述的像素电路,其中,所述驱动电路包括第一晶体管;所述第一晶体管的栅极作为所述驱动电路的控制端和所述第一节点连接,所述第一晶体管的第一极作为所述驱动电路的第一端和所述第二节点连接,所述第一晶体管的第二极作为所述驱动电路的第二端和所述第三节点连接。7.根据权利要求2或3所述的像素电路,其中,所述数据写入电路包括第二晶体管;所述第二晶体管的栅极作为所述数据写入电路的控制端配置为和所述扫描线连接以接收所述扫描信号,所述第二晶体管的第一极作为所述数据写入电路的第一端配置为和所述数据线连接以接收所述数据信号,所述第二晶体管的第二极作为所述数据写入电路的第二端和所述第一节点连接。8.根据权利要求3所述的像素电路,其中,所述补偿子电路包括第三晶体管;所述第三晶体管的栅极作为所述补偿子电路的控制端配置为和所述补偿信号端连接以接收所述补偿信号,所述第三晶体管的第一极作为所述补偿子电路的第一端和所述第一节点连接,所述第三晶体管的第二极作为所述补偿子电路的第二端和所述第三节点连接。9.根据权利要求4所述的像素电路,其中,所述第一存储电路包括第一存储电容;所述第一存储电容的第一极和所述第一节点连...

【专利技术属性】
技术研发人员:羊振中高雪岭彭宽军
申请(专利权)人:京东方科技集团股份有限公司
类型:发明
国别省市:北京,11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1