显示设备制造技术

技术编号:21574105 阅读:19 留言:0更新日期:2019-07-10 16:05
公开了一种具有简化配置的显示设备。该显示设备可以包括:选通线,该选通线穿过基板的显示区域;数据线,该数据线穿过所述基板的所述显示区域;像素驱动电力线,该像素驱动电力线穿过所述基板的所述显示区域;多个像素,这些像素具有像素驱动芯片和与像素驱动芯片连接的发光部分,所述像素驱动芯片被安装在限定在所述基板上的至少一个像素区上并且与相邻的选通线和数据线连接;选通驱动芯片阵列部分,该选通驱动芯片阵列部分被安装在所述基板的非显示区域中并且与所述选通线连接;以及数据驱动芯片阵列部分,该数据驱动芯片阵列部分被安装在所述基板的所述非显示区域中并且与所述数据线连接。

Display device

【技术实现步骤摘要】
显示设备
本公开涉及显示设备。
技术介绍
显示设备通常被用作诸如电视、笔记本电脑和监视器这样的各种产品的显示屏以及诸如电子笔记本、电子书(e-book)、便携式多媒体播放器(PMP)、导航装置、超级移动个人计算机(UMPC)、移动电话、智能电话、平板电脑和手表电话这样的便携式电子装置。常见的显示设备包括具有多个像素的显示面板和用于驱动这些像素的面板驱动电路。多个像素中的每个都包括一个电容器和通过薄膜晶体管制造工艺设置在基板上的开关薄膜晶体管以及驱动薄膜晶体管。最近,四个或更多个薄膜晶体管被设置在像素中,并且可以设置多达七个薄膜晶体管。面板驱动电路包括控制板,控制板包括:定时控制器,该定时控制器被配置为从显示驱动系统或显示器组接收图像数据,并且处理图像数据以产生适宜于显示面板的数字数据信号;电力管理集成电路,该电力管理集成电路被配置为产生各种电力等;多个数据驱动集成电路,这些数据驱动集成电路被配置为将数字数据信号转换成模拟数据信号,并且将模拟数据信号提供给显示面板的数据线;多个柔性电路膜,这些柔性电路膜被配置为将多个数据驱动集成电路与显示面板连接;源极印刷电路板,该源极印刷电路板被配置为将控制板的输出信号传送到多个柔性电路膜;信号电缆,该信号电缆被配置为将控制板与源极印刷电路板连接;以及多个选通驱动电路,这些选通驱动电路用于驱动显示面板的选通线。由于设置在显示面板外部的面板驱动电路,导致这种常规显示设备在复杂配置方面存在问题。
技术实现思路
因此,本公开涉及提供基本上消除了由于相关技术的限制和不足而导致的一个或更多个问题的显示设备。本公开的一方面涉及提供具有简化配置的显示设备。本公开的额外优点和特征将在随后的描述中部分阐述,并且对于本领域的普通技术人员在阅读了下文后将部分变得显而易见,或者可以通过本专利技术的实践而得知。可以通过书面描述及其权利要求书以及附图中特别指出的结构来实现和获得本公开的目的和其它优点。为了实现这些和其它优点并且按照本公开的目的,如本文中实施和广义描述的,提供了一种显示设备,该显示设备包括:基板,该基板包括具有多个像素区的显示区域和围绕所述显示区域的非显示区域;第一选通线至第n选通线,该第一选通线至第n选通线穿过所述基板的所述显示区域;第一数据线至第m数据线,该第一数据线至第m数据线穿过所述基板的所述显示区域;第一像素驱动电力线至第m像素驱动电力线,该第一像素驱动电力线至第m像素驱动电力线穿过所述基板的所述显示区域;多个像素,这些像素各自具有像素驱动芯片和与所述像素驱动芯片连接的发光部分,所述像素驱动芯片被安装在所述基板的所述多个像素区中的至少一个中,并且分别与所述第一选通线至第n选通线、所述第一数据线至第m数据线和所述第一像素驱动电力线至第m像素驱动电力线中的与所述像素驱动芯片相邻的像素驱动电力线连接;选通驱动芯片阵列部分,该选通驱动芯片阵列部分被安装在所述基板的所述非显示区域中,并且与所述第一选通线至所述第n选通线连接;以及数据驱动芯片阵列部分,该数据驱动芯片阵列部分被安装在所述基板的所述非显示区域中,并且与所述第一数据线至所述第m数据线连接。要理解,对本公开的以上总体描述和以下详细描述二者都是示例性和说明性的,旨在对所声明的本公开提供进一步的说明。附图说明附图被包括进来以提供对本公开的进一步理解,附图并入并构成本申请的部分,例示了本公开的实施方式并且与本说明书一起用来解释本公开的原理。在附图中:图1是例示根据本公开的实施方式的显示设备的视图。图2是例示图1中示出的基板的平面图;图3是例示图2中示出的一个像素的视图;图4是沿着图1中示出的线I-I’截取的截面图;图5是例示根据本公开的实施方式的阴极和阴极电源线之间的连接结构的视图;图6是沿着图1中示出的线I-I’截取的另一个截面图;图7是沿着图1中示出的线I-I’截取的又一个截面图;图8是例示图2中示出的选通驱动芯片阵列部分的视图;图9是例示图8中示出的一个选通驱动芯片的视图;图10是例示图8中示出的选通驱动芯片阵列部分的输入信号和输出信号的波形图;图11是用于说明根据本公开的实施方式的显示设备的选通缓冲器芯片的视图;图12是示意性例示图11中示出的选通缓冲器芯片的结构的视图;图13是沿着图11中示出的线II-II’截取的截面图;图14是例示图2中示出的数据驱动芯片阵列部分的视图;图15是沿着图1中示出的线I-I’截取的另一个截面图;图16是示出图15中示出的触摸感测芯片阵列部分、选通驱动芯片阵列部分和触摸电极的视图;图17是图16中示出的部分A的放大视图;图18是例示图16和图17中示出的触摸感测芯片的视图;图19是沿着图1中示出的线I-I’截取的又一个截面图;图20是例示根据本公开的另一个实施方式的显示设备的视图;图21是例示图20中示出的基板的视图;图22是例示图20和图21中示出的电力管理芯片阵列部分的框图;图23是示出图20和图21中示出的定时控制器芯片阵列部分和数据驱动芯片阵列部分的视图;图24是例示根据本公开的另一个实施方式的显示设备的单位像素的视图;以及图25是例示根据本公开的另一个实施方式的显示设备的单位像素的视图。具体实施方式现在,将详细参照本公开的示例性实施方式,在附图中例示这些实施方式的示例。只要有可能,就将在附图中通篇使用相同的参考标号来表示相同或相似的部件。将通过参照附图描述的以下实施方式来阐明本公开的优点和特征及其实现方法。然而,本公开可以按照不同的方式来实施并且不应该被理解为限于本文中阐述的实施方式。相反,提供这些实施方式,使得本公开将是彻底和完全的,并且将把本公开的范围充分传达给本领域的技术人员。此外,本公开仅由权利要求书的范围限定。附图中为了描述本公开的实施方式而公开的形状、大小、比率、角度和数量仅仅是示例,因此,本公开不限于所例示的细节。相似的参考标号始终是指相似的元件。在下面的描述中,当确定对相关已知技术的详细描述不必要地模糊了本公开的要点时,将省略详细描述。在使用本说明书中描述的“包括”、“具有”和“包含”的情况下,除非使用“仅”,否则可添加另一个部分。单数形式的术语可以包括复数形式,除非做相反表示。在理解元件时,元件被解释为包括误差范围,尽管没有进行明确描述。在描述位置关系时,例如,当两个部件之间的位置关系被描述为“上”、“上方”、“下方”和“旁边”时,除非使用了“正”或“正好”,否则可在这两个部件之间设置一个或更多个其它部件。在描述时间关系时,例如,当时间顺序被描述为“之后”、“随后”、“接着”和“之前”时,可包括并不连续的情况,除非使用“正”或“正好”。应该理解,虽然在本文中可使用术语“第一”、“第二”等来描述各种元件,但这些元件不应该受这些术语限制。这些术语只是用于将一个元件与另一个区分开。例如,在不脱离本公开的范围的情况下,第一元件可被称为第二元件,并且类似地,第二元件可被称为第一元件。术语“至少一个”应该被理解为包括一个或更多个关联所列项的任何和全部组合。例如,“第一物品、第二物品和第三物品中的至少一个”的含义表示用第一物品、第二物品和第三物品中的两个或更多个提出的所有物品的组合以及第一物品、第二物品或第三物品。本公开的各种实施方式的特征可以被部分或全体彼此联结或组合,本文档来自技高网...

【技术保护点】
1.一种显示设备,所述显示设备包括:基板,所述基板包括具有多个像素区的显示区域和围绕所述显示区域的非显示区域;第一选通线至第n选通线,所述第一选通线至所述第n选通线穿过所述基板的所述显示区域;第一数据线至第m数据线,所述第一数据线至所述第m数据线穿过所述基板的所述显示区域;第一像素驱动电力线至第m像素驱动电力线,所述第一像素驱动电力线至所述第m像素驱动电力线穿过所述基板的所述显示区域;多个像素,所述多个像素各自具有像素驱动芯片和与所述像素驱动芯片连接的发光部分,所述像素驱动芯片被安装在所述基板的所述多个像素区中的至少一个中,并且分别与所述第一选通线至所述第n选通线、所述第一数据线至所述第m数据线和所述第一像素驱动电力线至所述第m像素驱动电力线当中的与所述像素驱动芯片相邻的像素驱动电力线连接;选通驱动芯片阵列部分,所述选通驱动芯片阵列部分被安装在所述基板的所述非显示区域中,并且与所述第一选通线至所述第n选通线连接;以及数据驱动芯片阵列部分,所述数据驱动芯片阵列部分被安装在所述基板的所述非显示区域中,并且与所述第一数据线至所述第m数据线连接。

【技术特征摘要】
2017.12.29 KR 10-2017-01847571.一种显示设备,所述显示设备包括:基板,所述基板包括具有多个像素区的显示区域和围绕所述显示区域的非显示区域;第一选通线至第n选通线,所述第一选通线至所述第n选通线穿过所述基板的所述显示区域;第一数据线至第m数据线,所述第一数据线至所述第m数据线穿过所述基板的所述显示区域;第一像素驱动电力线至第m像素驱动电力线,所述第一像素驱动电力线至所述第m像素驱动电力线穿过所述基板的所述显示区域;多个像素,所述多个像素各自具有像素驱动芯片和与所述像素驱动芯片连接的发光部分,所述像素驱动芯片被安装在所述基板的所述多个像素区中的至少一个中,并且分别与所述第一选通线至所述第n选通线、所述第一数据线至所述第m数据线和所述第一像素驱动电力线至所述第m像素驱动电力线当中的与所述像素驱动芯片相邻的像素驱动电力线连接;选通驱动芯片阵列部分,所述选通驱动芯片阵列部分被安装在所述基板的所述非显示区域中,并且与所述第一选通线至所述第n选通线连接;以及数据驱动芯片阵列部分,所述数据驱动芯片阵列部分被安装在所述基板的所述非显示区域中,并且与所述第一数据线至所述第m数据线连接。2.根据权利要求1所述的显示设备,其中,所述像素驱动芯片包括:至少一个选通凸块,所述至少一个选通凸块与所述第一选通线至所述第n选通线当中的至少一条相邻的选通线连接;至少一个数据凸块,所述至少一个数据凸块与所述第一数据线至所述第m数据线当中的至少一条相邻的数据线连接;至少一个电力输入凸块,所述至少一个电力输入凸块与所述第一像素驱动电力线至所述第m像素驱动电力线中的至少一条相邻的像素驱动电力线连接;以及输出凸块,所述输出凸块与至少一个发光部分连接。3.根据权利要求1所述的显示设备,其中,所述选通驱动芯片阵列部分包括基于一对一的方式与所述第一选通线至所述第n选通线连接的第一选通驱动芯片至第n选通驱动芯片,并且所述第一选通驱动芯片至所述第n选通驱动芯片彼此级联连接。4.根据权利要求3所述的显示设备,其中,所述第一选通驱动芯片至所述第n选通驱动芯片中的每个根据选通时钟,将选通起始信号作为选通脉冲输出到对应的选通线,并且将所输出的信号和所述选通时钟供应到设置在下一级处的选通驱动芯片。5.根据权利要求4所述的显示设备,其中,在所述第一选通驱动芯片至所述第n选通驱动芯片中的每个中,所述选通脉冲的输出时间相对于所述选通时钟的输出时间延迟。6.根据权利要求1所述的显示设备,所述显示设备还包括选通缓冲器芯片,所述选通缓冲器芯片被安装在所述基板的所述显示区域中并且与所述第一选通线至所述第n选通线连接,其中,所述第一选通线至所述第n选通线中的每条被设置在所述显示区域中的分离部分划分成第一部分线和第二部分线,并且所述选通缓冲器芯片设置在所述分离部分上并且电连接在所述第一部分线和所述第二部分线之间。7.根据权利要求6所述的显示设备,其中,所述选通缓冲器芯片包括:第一凸块,所述第一凸块与所述第一部分线连接;第二凸块,所述第二凸块与所述第二部分线连接;第三凸块,所述第三凸块与相邻的像素驱动电力线连接;以及第四凸块,所述第四凸块被配置为接收阴极电力。8.根据权利要求1所述的显示设备,其中,所述数据驱动芯片阵列部分包括:数据接收芯片阵列,所述数据接收芯片阵列被配置为接收输入数字数据信号并且输出1个水平行单元的像素数据;第一数据锁存器芯片至第m数据锁存器芯片,所述第一数据锁存器芯片至所述第m数据锁存器芯片与所述数据接收芯片阵列连接;第一数模转换器芯片至第m数模转换器芯片,所述第一数模转换器芯片至所述第m数模转换器芯片基于一对一的方式与所述第一数据锁存器芯片至所述第m数据锁存器芯片连接;以及第一数据放大器芯片至第m数据放大器芯片,所述第一数据放大器芯片至所述第m数据放大器芯片基于一对一的方式与所述第一数模转换器芯片至所述第m数模转换器芯片连接,并且基于一对一的方式与所述第一数据线至所述第m数据线连接。9.根据权利要求8所述的显示设备,其中,所述第一数据锁存器芯片至所述第m数据锁存器芯片中的每个通过串行数据通信方案输出基准时钟和所锁存的像素数据,并且所述第一数模转换器芯片至所述第m数模转换器芯片中的每个根据所述基准时钟,接收通过所述串行数据通信方案输入的所述像素数据并且对所述像素数据进行并行化,然后基于至少一个基准伽马电压,将并行化后的像素数据转换成数据电压。10.根据权利要求8所述的显示设备,其中,所述第一数据锁存器芯片至所述第m数据锁存器芯片被分组到第一数据锁存器组至第i数据锁存器组,所述第一数据锁存器组至所述第i数据锁存器组中的每个包括j个数据锁存器芯片,j是大于或等于2的自然数,并且所述数据接收芯片阵列包括第一数据接收芯片至第i数据接收芯片,所述第一数据接收芯片至所述第i数据接收芯片被配置为从所述第一数据锁存器组至所述第i数据锁存器组接收对应的数据信号,并且将对应的像素数据输出到所述第一数据锁存器组至所述第i数据锁存器组。11.根据权利要求1所述的显示设备,所述显示设备还包括:焊盘部分,所述焊盘部分设置在所述基板的所述非显示区域的一侧;控制板,所述控制板通过信号线与所述焊盘部分连接;以及定时控制器,所述定时控制器安装在所述控制板上,并且被配置为通过处理输入图像信号来生成数字数据信号,将所生成的数字数据信号提供给所述数据驱动芯片阵列部分,并且将选通时钟和选通起始信号提供给所述选通驱动芯片阵列部分。12.根据权利要求11所述的显示设备,其中,通过V-by-One接口方案将所述图像信号提供给所述定时控制器,并且通过嵌入式点对点接口EPI方案将所述数字数据信号提供给所述数据驱动芯片阵列部分。13.根据权利要求1所述的显示设备,所述显示设备还包括:多个触摸电极,所述多个触摸电极设置在所述基板的所述显示区域中并且与至少一个像素交叠;多条触摸布线,所述多条触摸布线基于一对一的方式与所述多个触摸电极连接;以及触摸感测芯片阵列部分,所述触摸感测芯片阵列部分被安装在所述基板的所述非显示区域中并且与所述多条触摸布线连接。14.根据权利要求13所述的显示设备,其中,所述选通驱动芯片阵列部分包括基于一对一的方式与所述第一选通线至所述第n选通线连接的第一选通驱动芯片至第n选通驱动芯片,并且所述触摸感测芯片阵列部分包括:多个触摸感测芯片,所述多个触摸感测芯片各自设置在所述第一选通驱动芯片至所述第n选通驱动芯片中的两个相邻的选通驱动芯片之间,通过所述多条触摸布线与所述多个触摸电极连接,并且被配置为基于对应的触摸电极的电容变化来生成触摸存在数据;以及触摸处理芯片,所述触摸处理芯片被配置为收集所述多个触摸感测芯片所提供的所述触摸存在数据,生成触摸映射数据,并且将所生成的触摸映射数据提供给显示驱动系统。15.根据权利要求14所述的显示设备,其中,所述第一选通驱动芯片至所述第n选通驱动芯片中的每个根据选通时钟,将选通起始信号作为选通脉冲输出到对应的选通线,并且将所述选通时钟和所述选通脉冲作为选通起始信号供应给设置在下一级处的选通驱动芯片或触摸感测芯片,并且所述多个触摸感测芯片中的每个从设置在前一级处的选通驱动芯片接收所述选通起始信号和所述选通时钟,根据所述选通时钟基于对应的触摸电极的电容变化来生成触摸存在数据,并且将所述触摸存在数据提供给所述触摸处理芯片,然后将接收到的所述选通时钟和所述选通起始信号供应给设置在所述下一级处的所述选通驱动芯片。16.根据权利要求15所述的显示设备,其中,所述触摸处理芯片根据所述多个触摸感测芯片之间的先进先出FIFO数据传输,收集经由至少一个触摸感测芯片发送的所述多个触摸感测芯片的触摸存在数据。17.根据权利要求1所述的显示设备,所述显示设备还包括定时控制器芯片阵列部分,所述定时控制器芯片阵列部分被安装在所述基板的所述非显示区域中,并且被配置为基于输入图像信号来生成数字数据信号,将所述数字数据信号提供给所述数据驱动芯片阵列部分,并且将选通时钟和选通起始信号提供给所述选通驱动芯片阵列部分。18.根据权利要求17所述的显示设备,其中,所述定时控制器芯片阵列部分包括:图像信号接收芯片阵列,所述图像信号接收芯片...

【专利技术属性】
技术研发人员:金敬录金兑穹朴海珍朴恩智孙基民
申请(专利权)人:乐金显示有限公司
类型:发明
国别省市:韩国,KR

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1