一种显示系统及驱动配置方法技术方案

技术编号:21345695 阅读:31 留言:0更新日期:2019-06-13 23:17
本申请实施例提供一种显示系统及驱动配置方法,显示系统包括:具有SDIO引脚的驱动芯片,以及与驱动芯片电连接的显示屏;驱动芯片用于通过SDIO引脚输出图像数据和时钟信号;显示屏用于分别通过预设的图像数据接口和时钟信号接口接收图像数据和时钟信号,并依据时钟信号对图像数据进行显示。这样利用SDIO引脚来传输图像数据和时钟信号,输出信号的速度得以提高,能够达到50MHz的速度,可以做到数百上千级的灰度,可以保证显示屏具有理想的整体显示效果。此外许多低成本的单片机芯片都具有SDIO引脚,其可以用作本申请的驱动芯片,从而有效降低了显示系统的成本,具有很好的普适性、实用性和商业价值。

【技术实现步骤摘要】
一种显示系统及驱动配置方法
本申请涉及显示控制领域,具体而言,涉及一种显示系统及驱动配置方法。
技术介绍
随着显示屏技术的快速发展,市场对于显示屏的需求也越来越多,成本要求也越来越低,现在已由最开始的单双色显示屏,向全彩显示屏发展。单双色显示屏的控制相对较为简单,只需要采用低速单片机芯片作为驱动即可实现对单双色显示屏的控制,但如果仍采用低速单片机芯片来驱动全彩显示屏,则存在输出信号的速度低,最多只能做到32级灰度,整体显示效果不理想的问题。而目前全彩显示屏采用高端核心图像处理芯片和专门的FPGA(Field-ProgrammableGateArray,现场可编程门阵列)芯片来作为驱动实现对全彩显示屏的控制,驱动部分较为复杂,且实现成本也较高。
技术实现思路
本申请实施例的目的在于提供一种显示系统及驱动配置方法,用以提供一种成本低且显示效果较为理想的显示系统及驱动配置方法。本申请实施例提供了一种显示系统,包括:具有SDIO(SecureDigitalInputandOutput,安全数字输入输出)引脚的驱动芯片,以及与所述驱动芯片电连接的显示屏;所述驱动芯片用于通过所述SDIO引脚输出图像数据和时钟信号;所述显示屏用于分别通过预设的图像数据接口和时钟信号接口接收所述图像数据和时钟信号,并依据所述时钟信号对所述图像数据进行显示。在上述实现结构中,利用SDIO引脚来传输图像数据和时钟信号,因为SDIO引脚的传输速度较通用输入输出引脚要高,所以利用SDIO引脚来传输图像数据和时钟信号时,输出速度得以提高,能够达到50MHz的速度,可以做到数百上千级的灰度,可以保证显示屏具有理想的整体显示效果。此外许多低成本的单片机芯片都具有SDIO引脚,其可以用作本申请的驱动芯片,从而可以有效降低显示系统的成本,具有很好的普适性、实用性和商业价值。进一步地,所述驱动芯片还具有通用输入输出引脚;所述驱动芯片还用于通过所述通用输入输出引脚输出控制信号;所述显示屏用于通过预设的控制信号接口接收所述控制信号,并依据所述控制信号进行显示控制。在上述实现结构中,驱动芯片还可以通过通用输入输出引脚(GeneralPurposeInputOutput,GPIO)来实现对控制信号的输出,从而将有限的SDIO引脚资源更多地分配给图像数据和时钟信号,保证显示屏具有理想的整体显示效果。进一步地,所述SDIO引脚中的SDIO_CMD引脚闲置,或所述SDIO引脚中的SDIO_CMD引脚实现通用输入输出引脚功能。应当了解的是,SDIO_CMD引脚是SDIO协议中用于输出命令和接收响应的功能引脚,而在本申请实施例中,涉及SDIO协议的数据是无用的,对其进行输出反而可能会对显示屏的显示造成干扰。因此在上述实现结构中,直接闲置SDIO_CMD引脚或将SDIO_CMD引脚配置成实现GPIO引脚功能而非SDIO引脚功能时,可以有效避免涉及SDIO协议的数据的输出,进一步保障显示屏的显示效果。进一步地,所述显示系统还包括:信号过滤电路;所述SDIO引脚包括第一SDIO数据引脚、第二SDIO数据引脚和SDIO_CLK引脚;所述信号过滤电路的输入端同时与所述第二SDIO数据引脚以及SDIO_CLK引脚连接;所述信号过滤电路的输出端与所述显示屏的时钟信号接口连接;所述第一SDIO数据引脚用于输出所述图像数据;所述第二SDIO数据引脚用于输出时钟选通信号和SD(SecureDigital,安全数字)卡通信数据;所述SDIO_CLK引脚用于输出所述时钟信号;所述信号过滤电路用于在所述第二SDIO数据引脚输出所述时钟选通信号时,输出所述时钟信号;在所述第二SDIO数据引脚输出所述SD卡通信数据时,输出低电平信号。应当了解的是,在使用SDIO引脚时,SDIO协议会生成专门用于SD卡通信的数据(即SD卡通信数据),而这一部分SD卡通信数据是无用的,将其输出到显示屏上可能会对显示屏的显示造成干扰。因此为了避免将SD卡通信数据输出到显示屏,控制将SD卡通信数据配置到第二SDIO数据引脚上输出,并通过信号过滤电路实现仅在第二SDIO数据引脚输出的不为SD卡通信数据时输出时钟信号给显示屏,从而实现对SD卡通信数据的过滤,从而保障显示屏的显示效果。进一步地,所述驱动芯片还包括使能信号引脚;所述使能信号引脚用于输出使能信号;所述信号过滤电路包括或非门处理模块;所述或非门处理模块包括第一或非门电路和第二或非门电路;所述第一或非门电路的输入端同时与所述第二SDIO数据引脚以及SDIO_CLK引脚连接;所述第一或非门电路的输出端与所述第二或非门电路的输入端连接,且所述第二或非门电路的输入端还与所述使能信号引脚连接;所述第二或非门电路的输出端与所述显示屏的时钟信号接口连接;其中,所述第二SDIO数据引脚输出的时钟选通信号为低电平信号;所述第二SDIO数据引脚输出的SD卡通信数据为高电平信号。在上述实现结构中,SD卡通信数据为高电平信号,而时钟选通信号为低电平信号,而由于具有两个或非门的或非门处理模块为低电平有效,这就使得在第二SDIO数据引脚只有在输出时钟选通信号时,才会输出时钟信号,有效实现了对SD卡通信数据的过滤,保障了显示屏的显示效果。进一步地,所述信号过滤电路中的所述或非门处理模块有两个,且两个所述或非门处理模块并联;两个所述或非门处理模块共用所述第二SDIO数据引脚以及SDIO_CLK引脚,并分别与不同的使能信号引脚连接。在上述实现结构中,通过两个并联的或非门处理模块实现对SD卡通信数据的过滤和时钟信号的输出,通过使能信号来确定具体由哪一个或非门处理模块输出时钟信号,可以保证时钟信号的有效输出,并扩展可接入显示屏的接口,增加驱动芯片的驱动能力。进一步地,所述信号过滤电路包括第三或非门电路和非门电路;所述第三或非门电路的输入端同时与所述第二SDIO数据引脚以及SDIO_CLK引脚连接;所述第三或非门电路的输出端与所述非门电路的输入端连接,且所述非门电路的输出端与所述显示屏的时钟信号接口连接;其中,所述第二SDIO数据引脚输出的时钟选通信号为低电平信号;所述第二SDIO数据引脚输出的SD卡通信数据为高电平信号。在上述实现结构中,SD卡通信数据为高电平信号,而时钟选通信号为低电平信号,而由于或非门电路为低电平有效,这就使得在第二SDIO数据引脚只有在输出时钟选通信号时,才会输出时钟信号,有效实现了对SD卡通信数据的过滤,保障了显示屏的显示效果。进一步地,所述驱动芯片还包括使能信号引脚;所述使能信号引脚用于输出使能信号;所述信号过滤电路包括与门处理模块;所述与门处理模块包括第一与门电路和第二与门电路;所述第一与门电路的输入端同时与所述第二SDIO数据引脚以及SDIO_CLK引脚连接;所述第一与门电路的输出端与所述第二与门电路的输入端连接,且所述第二与门电路的输入端还与所述使能信号引脚连接;所述第二与门电路的输出端与所述显示屏的时钟信号接口连接;其中,所述第二SDIO数据引脚输出的时钟选通信号为高电平信号;所述第二SDIO数据引脚输出的SD卡通信数据为低电平信号。在上述实现结构中,SD卡通信数据为低电平信号,而时钟选通信号为高电平信号,而由于与门电路为高电平有效,这就使得在第二SDIO数据引本文档来自技高网...

【技术保护点】
1.一种显示系统,其特征在于,包括:具有安全数字输入输出SDIO引脚的驱动芯片,以及与所述驱动芯片电连接的显示屏;所述驱动芯片用于通过所述SDIO引脚输出图像数据和时钟信号;所述显示屏用于分别通过预设的图像数据接口和时钟信号接口接收所述图像数据和时钟信号,并依据所述时钟信号对所述图像数据进行显示。

【技术特征摘要】
1.一种显示系统,其特征在于,包括:具有安全数字输入输出SDIO引脚的驱动芯片,以及与所述驱动芯片电连接的显示屏;所述驱动芯片用于通过所述SDIO引脚输出图像数据和时钟信号;所述显示屏用于分别通过预设的图像数据接口和时钟信号接口接收所述图像数据和时钟信号,并依据所述时钟信号对所述图像数据进行显示。2.如权利要求1所述的显示系统,其特征在于,所述驱动芯片还具有通用输入输出引脚;所述驱动芯片还用于通过所述通用输入输出引脚输出控制信号;所述显示屏用于通过预设的控制信号接口接收所述控制信号,并依据所述控制信号进行显示控制。3.如权利要求1所述的显示系统,其特征在于,所述SDIO引脚中的SDIO_CMD引脚闲置;或,所述SDIO引脚中的SDIO_CMD引脚实现通用输入输出引脚功能。4.如权利要求1-3任一项所述的显示系统,其特征在于,所述显示系统还包括:信号过滤电路;所述SDIO引脚包括第一SDIO数据引脚、第二SDIO数据引脚和SDIO_CLK引脚;所述信号过滤电路的输入端与所述第二SDIO数据引脚以及SDIO_CLK引脚均连接;所述信号过滤电路的输出端与所述显示屏的时钟信号接口连接;所述第一SDIO数据引脚用于输出所述图像数据;所述第二SDIO数据引脚用于输出时钟选通信号和安全数字SD卡通信数据;所述SDIO_CLK引脚用于输出所述时钟信号;所述信号过滤电路用于在所述第二SDIO数据引脚输出所述时钟选通信号时,输出所述时钟信号;在所述第二SDIO数据引脚输出所述SD卡通信数据时,输出低电平信号。5.如权利要求4所述的显示系统,其特征在于,所述驱动芯片还包括使能信号引脚;所述使能信号引脚用于输出使能信号;所述信号过滤电路包括或非门处理模块;所述或非门处理模块包括第一或非门电路和第二或非门电路;所述第一或非门电路的输入端与所述第二SDIO数据引脚以及SDIO_CLK引脚均连接;所述第一或非门电路的输出端与所述第二或非门电路的输入端连接,且所述第二或非门电路的输入端还与所述使能信号引脚连接;所述第二或非门电路的输出端与所述显示屏的时钟信号接口连接;其中,所述第二SDIO数据引脚输出的时钟选通信号为低电平信号;所述第二SDIO数据引脚输出...

【专利技术属性】
技术研发人员:黄忻杰白文工
申请(专利权)人:上海奉先电子科技有限公司
类型:发明
国别省市:上海,31

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1