The utility model discloses a hardware circuit which generates dead zone of driving signal, including or non-gate chips, and gate chips, capacitors and resistors. The or non-gate chips include first or non-gate and second or non-gate, and the gate chips include first and gate and second and gate. The utility model provides a hardware circuit which generates the dead zone of driving signal, generates the dead zone of hardware through RC filter circuit and logic gate circuit. When the program is wrong, only the hardware circuit can generate the dead zone of signal, forming the second insurance, and improving the reliability.
【技术实现步骤摘要】
一种产生驱动信号死区的硬件电路
本技术涉及一种硬件电路,特别涉及一种产生驱动信号死区的硬件电路。
技术介绍
IGBT等功率器件工作时需要上下桥臂交替开关,如果同时导通会造成上下桥臂短路,需要加入死区防止上下桥臂同时导通。目前大部分驱动信号死区时间都由单片机通过编写软件产生,当软件出现意外时容易导致驱动信号失控,造成IGBT上下桥臂短路烧毁,所以可靠性差;也有通过硬件电路结合软件程序控制上下桥臂产生死区,但是这种方法成本较高且可靠性同样较低。以下列举两个对比文件。公开号CN104734678A的专利技术申请涉及的是基于FPGA的PWM死区时间生成方法,这种基于FPGA的PWM死区时间生成方法:一、在DSP中将低频正弦波与高频三角波进行比较,将正弦波调制成两路高频互补的PWM波,输出到FPGA中;二、利用LabVIEW平台,在单周期循环中捕捉PWM信号的上升沿,当判断出上升沿时设置延时参数,此时输出低电平;每次循环将参数减一,直到参数为零时,输出高电平;FPGA晶振为40MHz,单周期循环时间为25ns,从而实现了延时输出,通过调节参数可实现死区时间的控制;三、将程序编译为位文件下载到FPGA中,实现了基于FPGA的PWM死区时间生成。该专利技术在FPGA中执行死区程序,程序运行精确可靠,死区时间可以精确到纳秒级别远高于传统的微处理器。授权公告号CN104901577B的专利技术公开了一种三相逆变器死区时间在线调整及补偿方法,通过在线调整死区时间,同时将死区电压调制成基波与三倍频方波的合成电压,消除了死区造成的谐波电压对电流的影响。该专利技术方法克服了电流过零 ...
【技术保护点】
1.一种产生驱动信号死区的硬件电路,其特征在于,包括或非门芯片、与门芯片、电容以及电阻,所述或非门芯片包括第一或非门以及第二或非门,所述与门芯片包括第一与门以及第二与门,所述第一或非门的第一输入端连接初始上桥臂驱动信号以及第一与门的第一输入端,第一或非门的第二输入端连接第一电容的第一端以及第一电阻的第一端,第一电容的第二端接地,第一电阻的第二端连接初始上桥臂驱动信号,第一或非门的输出端连接第二与门的第二输入端,第二或非门的第一输入端连接初始下桥臂驱动信号以及第二与门的第一输入端,第二或非门的第二输入端连接第二电容的第一端以及第二电阻的第一端,第二电容的第二端接地,第二电阻的第二端连接初始下桥臂驱动信号,第二或非门的输出端连接第一与门的第二输入端,第一与门的输出端作为上桥臂驱动信号输出端,第二与门的输出端作为下桥臂驱动信号输出端。
【技术特征摘要】
1.一种产生驱动信号死区的硬件电路,其特征在于,包括或非门芯片、与门芯片、电容以及电阻,所述或非门芯片包括第一或非门以及第二或非门,所述与门芯片包括第一与门以及第二与门,所述第一或非门的第一输入端连接初始上桥臂驱动信号以及第一与门的第一输入端,第一或非门的第二输入端连接第一电容的第一端以及第一电阻的第一端,第一电容的第二端接地,第一电阻的第二端连接初始上桥臂驱动信号,第一或非门的输出端连接第二与门的第二输入端,第二或非门的第一输...
【专利技术属性】
技术研发人员:李国杰,赵阿娟,刘洋,郝金淼,
申请(专利权)人:浙江云迪电气科技有限公司,
类型:新型
国别省市:浙江,33
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。