一种移位寄存器及其驱动方法、栅极驱动电路、显示装置制造方法及图纸

技术编号:21117972 阅读:16 留言:0更新日期:2019-05-16 09:40
本发明专利技术的实施例提供一种移位寄存器及其驱动方法、栅极驱动电路、显示装置,能够解决移位寄存器中的晶体管因长时间受单一偏压的影响而导致的阈值电压漂移的问题;该移位寄存器中,输入子电路用于将信号输入端的电压输出至第一控制节点;输出子电路用于将第二时钟信号端的电压输出至信号输出端;第一输出控制子电路用于将第三时钟信号端的电压输出至第一控制节点;第二输出控制子电路用于将第一电压端的电压输出至第一控制节点;复位子电路用于将第一电压端的电压输出至信号输出端;第一复位控制电路用于将第一电压端的电压输出至第二控制节点;第二复位控制电路用于将第四时钟信号端的电压输出至第二控制节点。

【技术实现步骤摘要】
一种移位寄存器及其驱动方法、栅极驱动电路、显示装置
本专利技术涉及显示
,尤其涉及一种移位寄存器及其驱动方法、栅极驱动电路、显示装置。
技术介绍
GOA(GateDriveronArray,阵列基板行驱动)是一种将栅极驱动电路集成于阵列基板上的技术,其中,GOA电路的每一级(即移位寄存器)与一行栅线相连接,用于向该栅线输出栅极扫描信号,以实现对显示面板中的多条栅线的逐行扫描。然而,现有技术中GOA电路中每一级移位寄存器在工作时,移位寄存器中的晶体管因长时间受单一偏压的影响(例如在输出阶段以后,移位寄存器中的控制节点P/Q长时间处于同一状态),容易导致阈值电压的漂移,进而造成GOA电路稳定性降低。
技术实现思路
本专利技术的实施例提供一种移位寄存器及其驱动方法、栅极驱动电路、显示装置,能够解决移位寄存器中的晶体管因长时间受单一偏压的影响而导致的阈值电压漂移的问题。为达到上述目的,本专利技术的实施例采用如下技术方案:本专利技术实施例提供一种移位寄存器,包括:输入子电路、输出子电路、第一输出控制子电路、第二输出控制子电路、复位子电路、第一复位控制子电路、第二复位控制子电路、储能子电路;所述输入子电路与信号输入端、第一时钟信号端、第一控制节点连接,用于在所述第一时钟信号端的电压的控制下,将所述信号输入端的电压输出至所述第一控制节点;所述输出子电路与第二时钟信号端、所述第一控制节点、信号输出端连接,用于在所述第一控制节点的电压的控制下,将所述第二时钟信号端的电压输出至所述信号输出端;用于将所述第一控制节点的电压进行存储,还用于对所述第一控制节点进行放电;所述第一输出控制子电路与第三时钟信号端、所述第一控制节点连接,用于在所述第三时钟信号端的电压的控制下,将所述第三时钟信号端的电压输出至所述第一控制节点;所述第二输出控制子电路与第四时钟信号端、第一电压端、所述第一控制节点连接,用于在所述第四时钟信号端的电压的控制下,将所述第一电压端的电压输出至所述第一控制节点;所述复位子电路与第二控制节点、所述第一电压端、所述信号输出端连接,用于在所述第二控制节点的电压的控制下,将所述第一电压端的电压输出至所述信号输出端;所述第一复位控制电路与所述第一控制节点、所述第二控制节点、所述第一电压端连接,用于在所述第一控制节点的电压的控制下,将所述第一电压端的电压输出至所述第二控制节点;所述第二复位控制电路与所述第二控制节点、所述第四时钟信号端连接,用于在所述第四时钟信号端的电压的控制下,将所述第四时钟信号端的电压输出至所述第二控制节点;所述储能子电路与所述第二控制节点、所述信号输出端连接,用于将所述第二控制节点的电压进行存储,还用于对所述第二控制节点进行放电。在一些实施例中,所述输入子电路包括第一晶体管;所述第一晶体管的栅极与所述第一时钟信号端连接,第一极与所述信号输入端连接,第二极与所述第一控制节点连接;所述输出子电路包括第六晶体管和第一电容;所述第六晶体管的栅极与所述第一控制节点连接,第一极与所述第二时钟信号端连接,第二极与所述信号输出端连接;所述第一电容的第一端与所述第一控制节点连接,第二端与所述信号输出端连接;所述复位子电路包括第七晶体管;所述第七晶体管的栅极与所述第二控制节点连接,第一极与所述第一电压端,第二极与所述信号输出端连接;所述储能子电路包括第二电容;所述第二电容的第一端与所述第二控制节点连接,第二端与所述信号输出端连接。在一些实施例中,所述第一输出控制子电路包括第三晶体管;所述第三晶体管的栅极和第一极与所述第三时钟信号端连接,第二极与所述第一控制节点连接。在一些实施例中,所述第二输出控制子电路包括第五晶体管;所述第五晶体管的栅极与所述第四时钟信号端连接,第一极与所述第一电压端连接,第二极与所述第一控制节点连接。在一些实施例中,所述第一复位控制电路包括第四晶体管;所述第四晶体管的栅极与所述第一控制节点连接,第一极与所述第一电压端连接,第二极与所述第二控制节点连接。在一些实施例中,所述第二复位控制电路包括第二晶体管;所述第二晶体管的栅极和第一极与所述第四时钟信号端连接,第二极与所述第二控制节点连接。本专利技术实施例还提供一种栅极驱动电路,包括多级级联的如前述的移位寄存器;其中,依次级联的四级移位寄存器构成一个驱动单元,不同的驱动单元由不同的四级移位寄存器构成;在每一驱动单元中:第一级移位寄存器的第一时钟信号端、第二级移位寄存器的第四时钟信号端、第三级移位寄存器的第三时钟信号端、第四级移位寄存器的第二时钟信号端与第一系统时钟信号端连接;第一级移位寄存器的第二时钟信号端、第二级移位寄存器的第一时钟信号端、第三级移位寄存器的第四时钟信号端、第四级移位寄存器的第三时钟信号端与第二系统时钟信号端连接;第一级移位寄存器的第三时钟信号端、第二级移位寄存器的第二时钟信号端、第三级移位寄存器的第一时钟信号端、第四级移位寄存器的第四时钟信号端与第三系统时钟信号端连接;第一级移位寄存器的第四时钟信号端、第二级移位寄存器的第三时钟信号端、第三级移位寄存器的第二时钟信号端、第四级移位寄存器的第一时钟信号端与第四系统时钟信号端连接。在一些实施例中,所述栅极驱动电路中的第一级移位寄存器单元的信号输入端连接起始信号端;除了所述第一级移位寄存器以外,任一级移位寄存器的信号输入端与该级移位寄存器的上一级移位寄存器的信号输出端相连接。本专利技术实施例还提供一种显示装置,包括前述的栅极驱动电路。本专利技术实施例还提供一种如前述的移位寄存器的驱动方法,在一图像帧内,所述驱动方法包括:输入阶段:在所述第一时钟信号端的电压的控制下,所述输入子电路开启,将所述信号输入端的电压输出至所述第一控制节点;在所述第一控制节点的电压的控制下,所述输出子电路开启,将所述第二时钟信号端的电压输出至所述信号输出端,并将第一控制节点的电压进行存储;并且,在所述第一控制节点的电压的控制下,所述第一复位控制子电路开启,将所述第一电压端的电压输出至所述第二控制节点;输出阶段:所述输出子电路对所述第一控制节点进行放电,并保持开启,将所述第二时钟信号端的电压输出至所述信号输出端,所述信号输出端输出扫描信号;并且,在所述第一控制节点的电压的控制下,所述第一复位控制子电路开启,将所述第一电压端的电压输出至所述第二控制节点;第一复位阶段:在所述第三时钟信号端的电压的控制下,所述第一输出控制子电路开启,将所述第三时钟信号端的电压输出至所述第一控制节点;在所述第一控制节点的电压的控制下,所述输出子电路开启,将所述第二时钟信号端的电压输出至所述信号输出端进行复位;并且在所述第一控制节点的电压的控制下,所述第一复位控制子电路开启,将所述第一电压端的电压输出至所述第二控制节点;第二复位阶段:在所述第四时钟信号端的电压的控制下,所述第二复位控制子电路开启,将所述第四时钟信号端的电压输出至所述第二控制节点、并存储至所述存储子电路中;在所述第二控制节点的电压的控制下,所述复位子电路开启,将所述第一电压端的电压输出至所述信号输出端进行复位;在所述第四时钟信号端的电压的控制下,所述第二输出控制子电路开启,将所述第一电压端的电压输出所述第一控制节点进行复位;第三复位阶段:所述存储子电路对所述第二控制节点进行放电,在所述第二控制节点本文档来自技高网...

【技术保护点】
1.一种移位寄存器,其特征在于,包括:输入子电路、输出子电路、第一输出控制子电路、第二输出控制子电路、复位子电路、第一复位控制子电路、第二复位控制子电路、储能子电路;所述输入子电路与信号输入端、第一时钟信号端、第一控制节点连接,用于在所述第一时钟信号端的电压的控制下,将所述信号输入端的电压输出至所述第一控制节点;所述输出子电路与第二时钟信号端、所述第一控制节点、信号输出端连接;用于在所述第一控制节点的电压的控制下,将所述第二时钟信号端的电压输出至所述信号输出端;还用于将所述第一控制节点的电压进行存储;还用于对所述第一控制节点进行放电;所述第一输出控制子电路与第三时钟信号端、所述第一控制节点连接,用于在所述第三时钟信号端的电压的控制下,将所述第三时钟信号端的电压输出至所述第一控制节点;所述第二输出控制子电路与第四时钟信号端、第一电压端、所述第一控制节点连接,用于在所述第四时钟信号端的电压的控制下,将所述第一电压端的电压输出至所述第一控制节点;所述复位子电路与第二控制节点、所述第一电压端、所述信号输出端连接,用于在所述第二控制节点的电压的控制下,将所述第一电压端的电压输出至所述信号输出端;所述第一复位控制电路与所述第一控制节点、所述第二控制节点、所述第一电压端连接,用于在所述第一控制节点的电压的控制下,将所述第一电压端的电压输出至所述第二控制节点;所述第二复位控制电路与所述第二控制节点、所述第四时钟信号端连接,用于在所述第四时钟信号端的电压的控制下,将所述第四时钟信号端的电压输出至所述第二控制节点;所述储能子电路与所述第二控制节点、所述信号输出端连接,用于将所述第二控制节点的电压进行存储,还用于对所述第二控制节点进行放电。...

【技术特征摘要】
1.一种移位寄存器,其特征在于,包括:输入子电路、输出子电路、第一输出控制子电路、第二输出控制子电路、复位子电路、第一复位控制子电路、第二复位控制子电路、储能子电路;所述输入子电路与信号输入端、第一时钟信号端、第一控制节点连接,用于在所述第一时钟信号端的电压的控制下,将所述信号输入端的电压输出至所述第一控制节点;所述输出子电路与第二时钟信号端、所述第一控制节点、信号输出端连接;用于在所述第一控制节点的电压的控制下,将所述第二时钟信号端的电压输出至所述信号输出端;还用于将所述第一控制节点的电压进行存储;还用于对所述第一控制节点进行放电;所述第一输出控制子电路与第三时钟信号端、所述第一控制节点连接,用于在所述第三时钟信号端的电压的控制下,将所述第三时钟信号端的电压输出至所述第一控制节点;所述第二输出控制子电路与第四时钟信号端、第一电压端、所述第一控制节点连接,用于在所述第四时钟信号端的电压的控制下,将所述第一电压端的电压输出至所述第一控制节点;所述复位子电路与第二控制节点、所述第一电压端、所述信号输出端连接,用于在所述第二控制节点的电压的控制下,将所述第一电压端的电压输出至所述信号输出端;所述第一复位控制电路与所述第一控制节点、所述第二控制节点、所述第一电压端连接,用于在所述第一控制节点的电压的控制下,将所述第一电压端的电压输出至所述第二控制节点;所述第二复位控制电路与所述第二控制节点、所述第四时钟信号端连接,用于在所述第四时钟信号端的电压的控制下,将所述第四时钟信号端的电压输出至所述第二控制节点;所述储能子电路与所述第二控制节点、所述信号输出端连接,用于将所述第二控制节点的电压进行存储,还用于对所述第二控制节点进行放电。2.根据权利要求1所述的移位寄存器,其特征在于,所述输入子电路包括第一晶体管;所述第一晶体管的栅极与所述第一时钟信号端连接,第一极与所述信号输入端连接,第二极与所述第一控制节点连接;所述输出子电路包括第六晶体管和第一电容;所述第六晶体管的栅极与所述第一控制节点连接,第一极与所述第二时钟信号端连接,第二极与所述信号输出端连接;所述第一电容的第一端与所述第一控制节点连接,第二端与所述信号输出端连接;所述复位子电路包括第七晶体管;所述第七晶体管的栅极与所述第二控制节点连接,第一极与所述第一电压端,第二极与所述信号输出端连接;所述储能子电路包括第二电容;所述第二电容的第一端与所述第二控制节点连接,第二端与所述信号输出端连接。3.根据权利要求1或2所述的移位寄存器,其特征在于,所述第一输出控制子电路包括第三晶体管;所述第三晶体管的栅极和第一极与所述第三时钟信号端连接,第二极与所述第一控制节点连接。4.根据权利要求1或2所述的移位寄存器,其特征在于,所述第二输出控制子电路包括第五晶体管;所述第五晶体管的栅极与所述第四时钟信号端连接,第一极与所述第一电压端连接,第二极与所述第一控制节点连接。5.根据权利要求1或2所述的移位寄存器,其特征在于,所述第一复位控制电路包括第四晶体管;所述第四晶体管的栅极与所述第一控制节点连接,第一极与所述第一电压端连接,第二极与所述第二控制节点连接。6.根据权利要求1或2所述的移位寄存器,其特征在于,所述第二复位控制电路包括第二晶体管;所述第二晶体管的栅极和第一极与所述第四时钟信号端连接,第二极与所述第二控制节点连接。7.一种栅极驱动电路,其特征在于,包括多级级联的如权利要求1-6任一项所述的移位寄存器;其中,依次级联的四级移位寄存器构成一个驱动单元,不同的驱动单元由不同的四级移位寄存...

【专利技术属性】
技术研发人员:陈沫陈凯韩飞李方庆吴旺娣
申请(专利权)人:合肥京东方显示技术有限公司京东方科技集团股份有限公司
类型:发明
国别省市:安徽,34

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1