一种驱动方法、显示面板和驱动模块技术

技术编号:20871090 阅读:21 留言:0更新日期:2019-04-17 10:18
本发明专利技术公开了一种驱动方法、显示面板和驱动模块,驱动方法应用于显示面板,包括输出栅极驱动信号给所述显示面板对应的栅极线的步骤,所述栅极驱动信号的一个信号周期包括维持时间、打开时间和与打开时间相邻的第一下拉时间;维持时间内为第一低电平;在打开时间内为高电平;在第一下拉时间内为第二低电平;所述第二低电平低于所述的第一低电平。本发明专利技术在第一下拉时间内调节像素电极和栅极线之间产生的寄生电容所产生的反向电压,减少闪烁问题。

【技术实现步骤摘要】
一种驱动方法、显示面板和驱动模块
本专利技术涉及显示
,尤其涉及一种驱动方法、显示面板和驱动模块。
技术介绍
随着科技的发展和进步,平板显示器由于具备机身薄、省电和辐射低等热点而成为显示器的主流产品,得到了广泛应用。平板显示器包括薄膜晶体管液晶显示器(ThinFilmTransistor-LiquidCrystalDisplay,TFT-LCD)和有机发光二极管(OrganicLight-EmittingDiode,OLED)显示器等。其中,薄膜晶体管液晶显示器通过控制液晶分子的旋转方向,以将背光模组的光线折射出来产生画面,具有机身薄、省电、无辐射等众多优点。而有机发光二极管显示器是利用有机电致发光二极管制成,具有自发光、响应时间短、清晰度与对比度高、可实现柔性显示与大面积全色显示等诸多优点。在一般液晶显示器的使用中,显示画面的清晰度以及稳定性是我们一直在解决的重要问题,画面常受到驱动电压的影响,导致产生一些闪烁的问题。
技术实现思路
为实现上述目的,本专利技术提供了能够解决显示画面闪烁的一种驱动方法、显示面板和驱动模块。本专利技术还公开了一种驱动方法,应用于显示面板,所述显示面板包括:多条数据线;多条栅极线,所述栅极线和所述数据线互相交错;多个像素,分别由对应的数据线和栅极线驱动,所述每个像素包括对应的像素电极;所述驱动方法包括输出栅极驱动信号给所述显示面板对应的栅极线的步骤;其中,所述栅极驱动信号的一个信号周期包括维持时间、打开时间和与打开时间相邻的第一下拉时间;所述栅极驱动信号在维持时间内为第一低电平;所述栅极驱动信号在打开时间内为高电平;所述栅极驱动信号在第一下拉时间内为第二低电平;所述第二低电平的电压值低于所述的第一低电平的电压值。可选的,所述第一下拉时间位于所述打开时间之前,所述栅极驱动信号的一个信号周期还包括位于打开时间之后的第二下拉时间;所述栅极驱动信号在第二下拉时间内为第三低电平;所述第三低电平的电压值低于所述的第一低电平的电压值。可选的,所述第一下拉时间和所述打开时间时长相等;在上一栅极线的栅极驱动信号对应于所述打开时间时,所述的当前栅极线的栅极驱动信号对应于第一下拉时间内。可选的,所述打开时间和所述第二下拉时间时长相等;在上一栅极线的栅极驱动信号对应于第二下拉时间时,当前栅极线的栅极驱动信号对应于所述打开时间。可选的,所述第二低电平的电压值和所述第三低电平的电压值相等。可选的,所述每个像素包括一个像素电极,同一栅极线连接相邻的两个像素为一像素组,所述像素组包括与不同的数据线连接的第一像素和第二像素;其中,所述像素组的第一像素的像素电极与上一栅极线重叠,形成第一重叠区;所述第一重叠区的面积为S1,所述第一像素的第一重叠区与上一栅极线重叠形成的存储电容为Cst1,所述第一像素的像素电容为Clc1,所述第一像素的像素电极与当前栅线形成的寄生电容为Cgs1;所述第一低电平和所述第三低电平的电压值为V’GL,所述高电平的电压值为VGH,所述第二低电平的电压值为VGL;Cst1=(VGH-VGL)*Cgs1/(VGL-V’GL)。可选的,所述每个像素包括一个像素电极,同一栅极线连接相邻的两个像素为一像素组,所述像素组包括与不同的数据线连接的第一像素和第二像素;所述像素组的第二像素的像素电极与下一栅极线重叠,形成第二重叠区;所述第二重叠区的面积为S2,所述第二像素的第二重叠区与下一栅极线重叠形成的存储电容为Cst2,所述第二像素的像素电容为Clc2,所述第二像素的像素电极与当前栅线形成的寄生电容为Cgs2;所述第一低电平和所述第三低电平的电压值为V’GL,所述高电平的电压值为VGH,所述第二低电平的电压值为VGL;Cst2=(VGH-VGL)*Cgs2/(VGL-V’GL)。本专利技术还公开了一种使用了上述驱动方法的显示面板,其特征在于,包括:多条数据线;多条栅极线,所述栅极线与所述数据线互相交错;以及多个像素,分别由对应的数据线和栅极线驱动,所述每个像素包括对应的像素电极;同一栅极线连接相邻的两个像素为一个像素组,所述像素组包括与不同的数据线连接的第一像素和第二像素;其中,所述像素组的第一像素的像素电极与上一栅极线重叠,形成第一重叠区;所述像素组的第二像素的像素电极与下一栅极线重叠,形成第二重叠区。可选的,所述栅极线包括互相导通的主栅极线和辅栅极线,所述辅栅极线包括第一辅栅极线和第二辅栅极线,所述第一辅栅极线与上一栅极线对应的第二像素的像素电极形成第一重叠区,所述第二辅栅极线与所述下一栅极线对应的第一像素的像素电极形成第二重叠区。本专利技术还公开了一种驱动模块,所述驱动模块驱动如上所述的显示面板,所述驱动模块包括:栅极驱动模块,输出栅极驱动信号给所述显示面板对应的栅极线;其中,所述栅极驱动模块输出的栅极驱动信号的一个信号周期包括:维持时间、打开时间和与打开时间相邻的第一下拉时间;所述栅极驱动信号在维持时间内为第一低电平;所述栅极驱动信号在打开时间为高电平;所述栅极驱动信号在第一下拉时间内为第二低电平;所述第二低电平的电压值低于所述的第一低电平的电压值。相对于栅极驱动信号在一个周期时间内保持相同电平信号输入的方案来说,本申请每个栅极驱动信号的一个周期包括三个时间段,分别是维持时间,打开时间和第一下拉时间,第一下拉时间与打开时间相邻,栅极驱动信号在维持时间内是第一低电平,打开时间内为高电平,下拉时间内为第二低电平,由于栅极线跟像素电极存在寄生电容Cgs,当像素充电后元件关闭时,栅极电压的变化透过寄生电容Cgs对于画素的液晶电容及储存电容电荷产生再分配作用,使得原像素充电后的电压产生反向(kickback)的现象,第一下拉时间内的第二低电平的电压值小于维持时间内的第一低电平的电压值,第一下拉时间用于调节像素电极和栅极线之间产生的寄生电容所产生的反向电压,减少甚至消除闪烁问题的产生。附图说明所包括的附图用来提供对本申请实施例的进一步的理解,其构成了说明书的一部分,用于例示本申请的实施方式,并与文字描述一起来阐释本申请的原理。显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。在附图中:图1是本专利技术的一实施例的一种显示面板的像素放大的示意图;图2是本专利技术的一实施例的像素结构电路的示意图;图3是本专利技术的一实施例的一种只有一个下拉时间的驱动波形的示意图;图4是本专利技术的一实施例的具有两个下拉时间的的驱动波形的示意图;图5是本专利技术的另一实施例的一种驱动波形的示意图;图6是本专利技术的另一实施例的像素结构的示意图;图7是本专利技术的另一实施例的驱动模块的示意图;图8是本专利技术的另一实施例的显示装置的示意图。其中,100、显示装置;110、显示面板;120、驱动模块;121、栅极驱动模块;130、数据线;140、栅极线;141、主栅极线;142、辅栅极线;1421、第一辅栅极线;1422、第二辅栅极线;150、像素;160、像素组;161、第一像素;162、第二像素;170、第一重叠区;180、第二重叠区。具体实施方式需要理解的是,这里所使用的术语、公开的具体结构和功能细节,仅仅是为了描述具体实施例,是代表性的,但是本申请可以通过许多本文档来自技高网...

【技术保护点】
1.一种驱动方法,应用于显示面板,其特征在于,所述显示面板包括:多条数据线;多条栅极线,所述栅极线和所述数据线互相交错;以及多个像素,分别由对应的数据线和栅极线驱动,所述每个像素包括对应的像素电极;所述驱动方法包括输出栅极驱动信号给所述显示面板对应的栅极线的步骤;其中,所述栅极驱动信号的一个信号周期包括维持时间、打开时间和与打开时间相邻的第一下拉时间;所述栅极驱动信号在维持时间内为第一低电平;所述栅极驱动信号在打开时间内为高电平;所述栅极驱动信号在第一下拉时间内为第二低电平;所述第二低电平的电压值低于所述的第一低电平的电压值。

【技术特征摘要】
1.一种驱动方法,应用于显示面板,其特征在于,所述显示面板包括:多条数据线;多条栅极线,所述栅极线和所述数据线互相交错;以及多个像素,分别由对应的数据线和栅极线驱动,所述每个像素包括对应的像素电极;所述驱动方法包括输出栅极驱动信号给所述显示面板对应的栅极线的步骤;其中,所述栅极驱动信号的一个信号周期包括维持时间、打开时间和与打开时间相邻的第一下拉时间;所述栅极驱动信号在维持时间内为第一低电平;所述栅极驱动信号在打开时间内为高电平;所述栅极驱动信号在第一下拉时间内为第二低电平;所述第二低电平的电压值低于所述的第一低电平的电压值。2.如权利要求1所述的一种驱动方法,其特征在于,所述第一下拉时间位于所述打开时间之前,所述栅极驱动信号的一个信号周期还包括位于打开时间之后的第二下拉时间;所述栅极驱动信号在第二下拉时间内为第三低电平;所述第三低电平的电压值低于所述的第一低电平的电压值。3.如权利要求2所述的一种驱动方法,其特征在于,所述第一下拉时间和所述打开时间时长相等;在上一栅极线的栅极驱动信号对应于所述打开时间时,所述的当前栅极线的栅极驱动信号对应于第一下拉时间内。4.如权利要求3所述的一种驱动方法,其特征在于,所述打开时间和所述第二下拉时间时长相等;在上一栅极线的栅极驱动信号对应于第二下拉时间时,当前栅极线的栅极驱动信号对应于所述打开时间。5.如权利要求2所述的一种驱动方法,其特征在于,所述第二低电平的电压值和所述第三低电平的电压值相等。6.如权利要求4所述的一种驱动方法,其特征在于,所述每个像素包括一个像素电极,同一栅极线连接相邻的两个像素为一像素组,所述像素组包括与不同的数据线连接的第一像素和第二像素;其中,所述像素组的第一像素的像素电极与上一栅极线重叠,形成第一重叠区;所述第一重叠区的面积为S1,所述第一像素的第一重叠区与上一栅极线重叠形成的存储电容为Cst1,所述第一像素的像素电容为Clc1,所述第一像素的像素电极与当前栅线形成的寄生电容为Cgs1;所述第一低电平和所述第三低电平的电压值为V’GL,所述高电平的电压值为VGH,所述第二低电平的电压值为VGL;Cst1=...

【专利技术属性】
技术研发人员:单剑锋
申请(专利权)人:惠科股份有限公司
类型:发明
国别省市:广东,44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1