一种高效能融合服务器架构制造技术

技术编号:20763894 阅读:37 留言:0更新日期:2019-04-03 14:18
本发明专利技术特别涉及一种高效能融合服务器架构。该高效能融合服务器架构,采用通用处理器+双FPGA芯片的异构架构,将网络,计算和存储实现高效融合,包括通用处理器,FPGA 1芯片,FPGA 2芯片,本地内存,内存阵列,闪存阵列和FPGA本地内存;所述FPGA 1芯片,FPGA 2芯片与本地内存均连接到通用处理器,所述内存阵列和闪存阵列均连接到FPGA 1芯片,所述FPGA本地内存连接到FPGA 2芯片,所述FPGA 1芯片与FPGA 2芯片之间通过数据总线相连接。该高效能融合服务器架构,采用通用处理器+双FPGA芯片的异构架构,灵活性高,能耗低,容错特性强,实现了计算,存储与网络的融合,极大地提升了云应用效率。

【技术实现步骤摘要】
一种高效能融合服务器架构
本专利技术涉及服务器
,特别涉及一种高效能融合服务器架构。
技术介绍
随着互联网用户的快速增长,数据体量的急剧膨胀,数据中心对计算的需求也在迅猛上涨。诸如深度学习在线预测、直播中的视频转码、图片压缩解压缩以及HTTPS加密等各类应用对计算的需求已远远超出了传统CPU处理器的能力所及。历史上,受益于半导体技术的持续演进,计算机体系结构的吞吐量和系统性能不断提高,处理器的性能每18个月就能翻倍(众所周知的“摩尔定律”),使得处理器的性能可以满足应用软件的需求。但是,近几年半导体技术改进达到了物理极限,电路越来越复杂,每一个设计的开发成本高达数百万美元,数十亿美元才能形成新产品投产能力。2016年3月24日,英特尔宣布正式停用“Tick-Tock”处理器研发模式,未来研发周期将从两年周期向三年期转变。至此,摩尔定律对英特尔几近失效。一方面处理器性能再无法按照摩尔定律进行增长,另一方面数据增长对计算性能要求超过了按“摩尔定律”增长的速度。处理器本身无法满足HPC(HighPerformanceCompute,高性能计算)应用软件的性能需求,导致需求和性能之间出本文档来自技高网...

【技术保护点】
1.一种高效能融合服务器架构,其特征在于:采用通用处理器+双FPGA芯片的异构架构,将网络,计算和存储实现高效融合,包括通用处理器,FPGA 1芯片,FPGA 2芯片,本地内存,内存阵列,闪存阵列和FPGA本地内存;所述FPGA 1芯片,FPGA 2芯片与本地内存均连接到通用处理器,所述内存阵列和闪存阵列均连接到FPGA1芯片,所述FPGA本地内存连接到FPGA2芯片,所述FPGA1芯片与FPGA2芯片之间通过数据总线相连接。

【技术特征摘要】
1.一种高效能融合服务器架构,其特征在于:采用通用处理器+双FPGA芯片的异构架构,将网络,计算和存储实现高效融合,包括通用处理器,FPGA1芯片,FPGA2芯片,本地内存,内存阵列,闪存阵列和FPGA本地内存;所述FPGA1芯片,FPGA2芯片与本地内存均连接到通用处理器,所述内存阵列和闪存阵列均连接到FPGA1芯片,所述FPGA本地内存连接到FPGA2芯片,所述FPGA1芯片与FPGA2芯片之间通过数据总线相连接。2.根据权利要求1所述的高效能融合服务器架构,其特征在于:所述FPGA1芯片采用高速内存接口与通用处理器实现高速互联,扩展出内存阵列接口和闪存接口,用于加大高速存储空间,并实现与FPGA2芯片的SRIO接口实现互联;所述FPGA2芯片采用通用异构架构,用于实现网络报文解析和卸载,并仲裁数据功能及发送方向。3.根据权利要求2所述的高效能融合服务器架构,其特征在于:所述FPGA1芯片用于存储扩展与加速,内部设有2个DDR4接口,1个SRIO接口,1个闪存控制器接口以及内部RAM逻辑模块和存储控制与仲裁逻辑模块;所述2个DDR4接口,1个SRIO接口,1个闪存控制器接口以及内部RAM逻辑模块均连接到存储控制与仲裁逻辑模块。4.根据权利要求3所述的高效能融合服务器架构,其特征在于:所述2个DDR4接口分别用于连接内存阵列和通用处理器,所述SRIO接口用于实现FPGA1芯片与FPGA2芯片之间的数据互联,所述闪存控制器接口用于连接闪存阵列,所述内部RAM逻辑模块用于存放数据Mapping表,所述存储控制与仲裁逻辑模块负责对数据指令进行分类,确认数据读取或写入在内存阵列或者...

【专利技术属性】
技术研发人员:姜凯于治楼郝虹李朋
申请(专利权)人:济南浪潮高新科技投资发展有限公司
类型:发明
国别省市:山东,37

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1