用于闪存主控硬件自动快速产生闪存接口讯号序列的方法技术

技术编号:20763822 阅读:28 留言:0更新日期:2019-04-03 14:17
本发明专利技术公开了一种用于闪存主控硬件自动快速产生闪存接口讯号序列的方法,配置闪存指令序列产生器控制器,使主控端在需要对闪存组件发出读取或写入等任意指令时,只需要由处理器读写少数信息予寄存器后,藉由直接调用序列产生器内已事先预存的任一闪存指令序列,快速无误的对闪存组件发出任意指令序列,藉以有效提升闪存主控模块之工作效能。

【技术实现步骤摘要】
用于闪存主控硬件自动快速产生闪存接口讯号序列的方法
本专利技术涉及闪存
,具体为一种用于闪存主控硬件自动快速产生闪存接口讯号序列的方法。
技术介绍
闪存是一种长寿命的非易失性(在断电情况下仍能保持所存储的数据信息)的存储器,数据删除不是以单个的字节为单位而是以固定的区块为单位,区块大小一般为256KB到20MB。闪存是电子可擦除只读存储器的变种,闪存与EEPROM不同的是,EEPROM能在字节水平上进行删除和重写而不是整个芯片擦写,而闪存的大部分芯片需要块擦除。由于其断电时仍能保存数据,闪存通常被用来保存设置信息,如在电脑的BIOS(基本程序)、PDA、数码相机中保存资料等。现行闪存主控装置设计在进行发出读取或写入指令操作时,需要由处理器对闪存主控模块之寄存器做多次读写动作以完成闪存指令序列所需之操作代码控制,此方式不但耗时没效率,对于处理器资源之占用也非常巨大.在需要对闪存做频繁操作时无法有效提升操作性能。
技术实现思路
本专利技术的目的在于提供一种用于闪存主控硬件自动快速产生闪存接口讯号序列的方法,以解决上述
技术介绍
中提出的问题。为实现上述目的,本专利技术提供如下技术方案:一种用于闪存主控硬件自动快速产生闪存接口讯号序列的方法,包括主控芯片,所述主控芯片内设置闪存储存控制器和闪存控制物理层,所述闪存储存控制器内设有闪存控制寄存器和闪存接口控制器,所述闪存控制寄存器连接闪存接口控制器,所述闪存接口控制器连接闪存控制物理层,所述闪存控制物理层还连接外部多个闪存储存组件。优选的,多个闪存储存组件包括第一闪存储存组件、第二闪存储存组件、第三闪存储存组件、第N闪存储存组件,N为大于3的整数。优选的,所述闪存储存控制器内还设有闪存指令序列产生器,所述闪存指令序列产生器分别连接闪存控制寄存器和闪存接口控制器。优选的,包括以下步骤:A、配置闪存指令序列产生器控制器,;B、使主控端在需要对闪存组件发出读取或写入等任意指令时,只需要由处理器读写少数信息予寄存器后,藉由直接调用序列产生器内已事先预存的任一闪存指令序列,;C、快速无误的对闪存组件发出任意指令序列。与现有技术相比,本专利技术的有益效果是:本专利技术配置闪存指令序列产生器控制器,使主控端在需要对闪存组件发出读取或写入等任意指令时,只需要由处理器读写少数信息予寄存器后,藉由直接调用序列产生器内已事先预存的任一闪存指令序列,快速无误的对闪存组件发出任意指令序列,藉以有效提升闪存主控模块之工作效能。附图说明图1为本专利技术主控内部的闪存控制单元,未配置闪存指令序列产生器示意图;图2为本专利技术主控内部的闪存控制单元,配置闪存指令序列产生器示意图;图3为本专利技术主控内部的闪存控制单元,未配置闪存指令序列产生器的状况示意图;图4为本专利技术主控内部的闪存控制单元,配置闪存指令序列产生器的状况示意图。具体实施方式下面将结合本专利技术实施例中的附图,对本专利技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本专利技术一部分实施例,而不是全部的实施例。基于本专利技术中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本专利技术保护的范围。请参阅图1-4,本专利技术提供一种技术方案:一种用于闪存主控硬件自动快速产生闪存接口讯号序列的方法,包括主控芯片1,所述主控芯片1内设置闪存储存控制器2和闪存控制物理层3,所述闪存储存控制器2内设有闪存控制寄存器4和闪存接口控制器5,所述闪存控制寄存器4连接闪存接口控制器5,所述闪存接口控制器5连接闪存控制物理层3,所述闪存控制物理层3还连接外部多个闪存储存组件;多个闪存储存组件包括第一闪存储存组件6、第二闪存储存组件7、第三闪存储存组件8、第N闪存储存组件,N为大于3的整数。本专利技术中,闪存储存控制器2内还设有闪存指令序列产生器9,所述闪存指令序列产生器9分别连接闪存控制寄存器4和闪存接口控制器5。本专利技术中,一种用于闪存主控硬件自动快速产生闪存接口讯号序列的方法包括以下步骤:A、配置闪存指令序列产生器控制器,;B、使主控端在需要对闪存组件发出读取或写入等任意指令时,只需要由处理器读写少数信息予寄存器后,藉由直接调用序列产生器内已事先预存的任一闪存指令序列,;C、快速无误的对闪存组件发出任意指令序列。综上所述,本专利技术配置闪存指令序列产生器控制器,使主控端在需要对闪存组件发出读取或写入等任意指令时,只需要由处理器读写少数信息予寄存器后,藉由直接调用序列产生器内已事先预存的任一闪存指令序列,快速无误的对闪存组件发出任意指令序列,藉以有效提升闪存主控模块之工作效能。尽管已经示出和描述了本专利技术的实施例,对于本领域的普通技术人员而言,可以理解在不脱离本专利技术的原理和精神的情况下可以对这些实施例进行多种变化、修改、替换和变型,本专利技术的范围由所附权利要求及其等同物限定。本文档来自技高网...

【技术保护点】
1.一种用于闪存主控硬件自动快速产生闪存接口讯号序列的方法,包括主控芯片(1),其特征在于:所述主控芯片(1)内设置闪存储存控制器(2)和闪存控制物理层(3),所述闪存储存控制器(2)内设有闪存控制寄存器(4)和闪存接口控制器(5),所述闪存控制寄存器(4)连接闪存接口控制器(5),所述闪存接口控制器(5)连接闪存控制物理层(3),所述闪存控制物理层(3)还连接外部多个闪存储存组件。

【技术特征摘要】
1.一种用于闪存主控硬件自动快速产生闪存接口讯号序列的方法,包括主控芯片(1),其特征在于:所述主控芯片(1)内设置闪存储存控制器(2)和闪存控制物理层(3),所述闪存储存控制器(2)内设有闪存控制寄存器(4)和闪存接口控制器(5),所述闪存控制寄存器(4)连接闪存接口控制器(5),所述闪存接口控制器(5)连接闪存控制物理层(3),所述闪存控制物理层(3)还连接外部多个闪存储存组件。2.根据权利要求1所述的用于闪存主控硬件自动快速产生闪存接口讯号序列的方法,其特征在于:多个闪存储存组件包括第一闪存储存组件(6)、第二闪存储存组件(7)、第三闪存储存组件(8)、第N闪存储存...

【专利技术属性】
技术研发人员:陈育鸣
申请(专利权)人:江苏华存电子科技有限公司
类型:发明
国别省市:江苏,32

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1