【技术实现步骤摘要】
仲裁电路
本专利技术涉及电子电路
,特别涉及一种异步仲裁电路(asynchronousarbitratingcircuit)。
技术介绍
在逻辑电路设计中,仲裁电路可以接收多个请求信号(requestsignal),并根据多个请求信号的先后次序,决定这些请求信号的优先权(priority)。举例来说,当一个电路系统中有多个控制器可以存取存储器时,在电路系统中即需要设计一仲裁电路。当多个控制器发出读取要求时,仲裁电路必须根据读取要求的先后次序来决定那一个控制器被认可(acknowledged),其具有优先权来读取存储器的数据,而其他的控制器无法被认可,无法读取存储器的数据。
技术实现思路
本专利技术涉及一种仲裁电路,包括:一第一异或门,具有一第一输入端接收一第一请求信号,一第二输入端连接至一第一节点,一输出端连接至一第二节点;一第二异或门,具有一第一输入端接收一第二请求信号,一第二输入端连接至该第二节点,一输出端连接至该第一节点;一第一晶体管,具有一源极端连接至该第一节点,一栅极端连接至该第二节点,一漏极端产生一第一确认信号;一第二晶体管,具有一源极端连接至一电源 ...
【技术保护点】
1.一种仲裁电路,包括:一第一异或门,具有一第一输入端接收一第一请求信号,一第二输入端连接至一第一节点,一输出端连接至一第二节点;一第二异或门,具有一第一输入端接收一第二请求信号,一第二输入端连接至该第二节点,一输出端连接至该第一节点;一第一晶体管,具有一源极端连接至该第一节点,一栅极端连接至该第二节点,一漏极端产生一第一确认信号;一第二晶体管,具有一源极端连接至一电源电压,一栅极端连接至该第二节点,一漏极端连接至该第一晶体管的该漏极端;一第三晶体管,具有一源极端连接至该第二节点,一栅极端连接至该第一节点,一漏极端产生一第二确认信号;一第四晶体管,具有一源极端连接至该电源电 ...
【技术特征摘要】
1.一种仲裁电路,包括:一第一异或门,具有一第一输入端接收一第一请求信号,一第二输入端连接至一第一节点,一输出端连接至一第二节点;一第二异或门,具有一第一输入端接收一第二请求信号,一第二输入端连接至该第二节点,一输出端连接至该第一节点;一第一晶体管,具有一源极端连接至该第一节点,一栅极端连接至该第二节点,一漏极端产生一第一确认信号;一第二晶体管,具有一源极端连接至一电源电压,一栅极端连接至该第二节点,一漏极端连接至该第一晶体管的该漏极端;一第三晶体管,具有一源极端连接至该第二节点,一栅极端连接至该第一节点,一漏极端产生一第二确认信号;一第四晶体管,具有一源极端连接至该电源电压,一栅极端连接至该第一节点,一漏极端连接至该第三晶体管的该漏极端;以及一上拉电路,连接至该第一节点、该第二节点、该第一异或门的该第一输入端以及该第二异或门的该第一输入端;其中,当该第一请求信号与该第二请求信号同时为一逻辑低电平时,该上拉电路将该第二节点的电压上拉至一逻辑高电平。2.如权利要求1所述的仲裁电路,其中该上拉电路包括四个晶体管,串接于该第二节点与该电源电压之间,且该四个晶体管的栅极分别连接至该第一节点、该第二节点、该第一异或门的该第一输入端以及该第二异或门的该第一输入端。3.如权利要求2所述的仲裁电路,其中该上拉电路包括:一第五晶体管,具有一漏极端连接至该第二节点、一栅极端连接至该第二节点、一源极端;一第六晶体管,具有一漏极端连接至该第五晶体管的该源极端,一栅极端连接至该第一节点,一源极端;一第七晶体管,具有一漏极端连接至该第六晶体管的该源极端,一栅极端连接至该第二异或门的该第一输入端,一源极端;以及一第八晶体管,具有一漏极端连接至该第七晶体管的该源极端,一栅极端连接至该第一异或门的该第一输入端,一源极端连接至该电源电压。4.如权利要求1所述的仲裁电路,其中该上拉电路包括:一或门,具有一第一输入端接收该第一请求信号、一第二输入端接收该第二请求信号,一输出端;三个晶体管,串接于该第二节点与该电源电压之间,且该三个晶体管的栅极分别连接至该第一节点、该第二节点以及该或门的该输出端。5.如权利要求4所述的仲裁电路,其中该上拉电路包括:一第九晶体管,具有一漏极端连接至该第二节点、一栅极端连接至该第二节点、一源极端;一第十晶体管,具有一漏极端连接至该第九晶体管的该源极端,一栅极端连接至该第一节点,一源极端;以及一第十一晶体管,具有一漏极端连接至该第十晶体管的该源极端,一栅极端连接至该或门的该输出端,一源极端连接至该电源电...
【专利技术属性】
技术研发人员:张昭勇,林世钦,王维偿,
申请(专利权)人:智原科技股份有限公司,
类型:发明
国别省市:中国台湾,71
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。