【技术实现步骤摘要】
降低输出开关毛刺的数模转换器及方法
本专利技术涉及一种数模转换器,特别涉及一种降低输出开关毛刺的数模转换器,属于集成电路设计与测试
技术介绍
传统的开关电流型数模转换器(DAC)主要受到两种误差,即梯度误差和对称误差的影响。在论文YasuyukiNakamura,TakahiroMiki,AtsushiMaeda,HarufusaKondoh,andNobuharuYazawa,“A10-b70-MS/sCMOSD/AConverter”IEEEJournalofSolid-StateCircuits,vol.26,No.4,April1991等中有较为详细的论述,并且后续的数模转换器都是采用这种结构进行设计。主要的误差消除方法是采用“等级对称开关阵列”的方式,将开关阵列划分为四个象限。当输出依次增加时,象限之间采用中心对称的开关次序,在每个象限内部又采用对称的开关次序(如等级对称开关次序)。这种开关次序可以有效地消除二维梯度分布的浓度误差和二维对称分布的浓度误差。由于每次开关中,四个象限同时均有一个电流源导通或者关断,所以不会造成水平方向和垂直方向的梯 ...
【技术保护点】
1.降低输出开关毛刺的数模转换器,其特征在于,包括:输入寄存器,用于对数字信号的输入缓存;列编码器,针对各象限进行列编码,控制电流源阵列的开关顺序;行编码器,针对各象限进行行编码,控制电流源阵列的开关顺序;锁存器,对开关信号进行锁存,减小开关噪声以减小输出毛刺;开关电流源阵列,进行各个象限的开关电流源阵列排布;多相位时钟产生器,产生多个相位的时钟单元,并加强驱动。
【技术特征摘要】
1.降低输出开关毛刺的数模转换器,其特征在于,包括:输入寄存器,用于对数字信号的输入缓存;列编码器,针对各象限进行列编码,控制电流源阵列的开关顺序;行编码器,针对各象限进行行编码,控制电流源阵列的开关顺序;锁存器,对开关信号进行锁存,减小开关噪声以减小输出毛刺;开关电流源阵列,进行各个象限的开关电流源阵列排布;多相位时钟产生器,产生多个相位的时钟单元,并加强驱动。2.根据权利要求1所述的降低输出开关毛刺的数模转换器,其特征在于,数字信号依次通过输入寄存器、列编码器、锁存器后,传输至开关电流源阵列,同时,数字信号经输入寄存器、行编码器、锁存器后,传输至开关电流源阵列;时钟信号通过多相位时钟产生器分别传输至输入寄存器、行编码器,所述多相位时钟产生器与列编码器相连。3.根据权利要求1所述的降低输出开关毛刺的数模转换器,其特征在于,设定从1个相位到n个相位的时钟,其中n=1,2,3,……,依据不同的应用场...
【专利技术属性】
技术研发人员:韩益锋,俞伟钧,张维,吴文桃,朱敏芬,
申请(专利权)人:常州工学院,
类型:发明
国别省市:江苏,32
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。