The invention discloses a transmitting circuit for eliminating random code jitter noise in mipi, including a first register, XOR gate, inverter, transmission gate, second register and third register, a data signal DIN_preand a first clock signal CLK generate a delay signal DIN_DL through the first register, a delay signal DIN_DL and a data signal DIN_prethrough XOR gate to generate XOR equivalent; When the signal DIN_preexists continuously 0 or 1, XOR signal DXOR is 0, transmission door is opened, the second clock signal CLK2 generates jump signal DINC through the second register, and the anti-trust signal DIND of jump signal DINC; the data signal DIN_preand the second clock signal CLK2 generate random code signal DIN through the third register, and the anti-trust signal DINB of random code signal DIN. The invention fundamentally eliminates jitter noise caused by random codes.
【技术实现步骤摘要】
一种mipi中消除随机码抖动噪声的发送电路
本专利技术涉及mipi(移动产业处理器接口)高速信号发送电路
,尤其涉及mipi中消除随机码抖动噪声的发送电路。
技术介绍
在mipi等高速信号发送电路中,驱动电路及前级驱动电路的电源通常由无电容型LDO(lowdropout,低压差线性稳压器)供电,如图2所示,在高速随机码信号DIN传送时,LDO的电流负载也同时高速随机切换,无电容型LDO对高频电流负载响应有限,形成无法消除的随机纹波,当随机大小的纹波作用在驱动电路及前级驱动电路的信号边沿时,信号由此产生抖动A1、A2、A3,其大小各不相同,因而信号上升沿速度各不相同,影响眼图质量。图2中,VLDO表示电压。传统做法是提高无电容LDO的瞬态响应速度,但是片内电容面积大,效果有限。
技术实现思路
本专利技术的目的在于提供一种mipi中消除随机码抖动噪声的发送电路,消除了随机码导致的抖动噪声。实现上述目的的技术方案是:一种mipi中消除随机码抖动噪声的发送电路,包括第一寄存器、异或门、反相器、传输门、第二寄存器和第三寄存器,数据信号DIN_pre和第一时钟信号CLK经过所述第一寄存器,产生慢一比特的延迟信号DIN_DL;延迟信号DIN_DL和数据信号DIN_pre经过异或门,产生异或信号DXOR;异或信号DXOR经反相器产生的反相信号以及异或信号DXOR连接所述传输门的两个控制端,第二时钟信号CLK2连接所述传输门的输入端;所述传输门的输出端连接所述第二寄存器;当数据信号DIN_pre存在连续0或1时,异或信号DXOR为0,所述传输门开启,第二时钟信号CLK2经 ...
【技术保护点】
1.一种mipi中消除随机码抖动噪声的发送电路,其特征在于,包括第一寄存器、异或门、反相器、传输门、第二寄存器和第三寄存器,数据信号DIN_pre和第一时钟信号CLK经过所述第一寄存器,产生慢一比特的延迟信号DIN_DL;延迟信号DIN_DL和数据信号DIN_pre经过异或门,产生异或信号DXOR;异或信号DXOR经反相器产生的反相信号以及异或信号DXOR连接所述传输门的两个控制端,第二时钟信号CLK2连接所述传输门的输入端;所述传输门的输出端连接所述第二寄存器;当数据信号DIN_pre存在连续0或1时,异或信号DXOR为0,所述传输门开启,第二时钟信号CLK2经过所述第二寄存器产生跳变信号DINC,以及跳变信号DINC的反相信号DIND;数据信号DIN_pre和第二时钟信号CLK2经过所述第三寄存器,产生随机码信号DIN,以及随机码信号DIN的反相信号DINB。
【技术特征摘要】
1.一种mipi中消除随机码抖动噪声的发送电路,其特征在于,包括第一寄存器、异或门、反相器、传输门、第二寄存器和第三寄存器,数据信号DIN_pre和第一时钟信号CLK经过所述第一寄存器,产生慢一比特的延迟信号DIN_DL;延迟信号DIN_DL和数据信号DIN_pre经过异或门,产生异或信号DXOR;异或信号DXOR经反相器产生的反相信号以及异或信号DXOR连接所述传输门的两个控制端,...
【专利技术属性】
技术研发人员:孔亮,刘亚东,庄志青,
申请(专利权)人:灿芯半导体上海有限公司,
类型:发明
国别省市:上海,31
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。