一种基于FPGA实现的高效多普勒滤波器组制造技术

技术编号:20159321 阅读:29 留言:0更新日期:2019-01-19 00:11
本发明专利技术属于雷达技术领域,提供一种基于FPGA实现的高效多普勒滤波器组,将传统结构中调用的存储模块合理拆分成N块,每块存储模块的深度为原来的1/N,然后通过正确引入地址控制模块,同时控制N个地址控制字,将数据以N倍的速率读出,后续FFT处理通过串/并混合FFT结构实现,进而实现多普勒滤波器组的高效并行结构;在硬件存储资源的消耗和传统串行结构一致的情况下,将多普勒滤波器组计算时间缩短了N倍,显著提高了多普勒滤波器组处理效率,高效完成了多普勒滤波器组的功能,满足了雷达侦察实时性要求。

【技术实现步骤摘要】
一种基于FPGA实现的高效多普勒滤波器组
本专利技术属于雷达
,涉及多普勒滤波器组的FPGA硬件平台高效实现,具体为一种基于FPGA实现的高效多普勒滤波器组。
技术介绍
雷达信号处理系统是雷达系统的重要组成部分,随着雷达技术和微电子技术的飞速发展,雷达信号处理正向着通用化、系统化和模块化的方向发展;FPGA因灵活性强、处理速度快、可靠性强等优点在雷达信号处理系统中被广泛应用。动目标检测技术是雷达信号处理系统中的关键技术之一,基本原理是应用电磁波的多普勒效应;多普勒效应指当发射源和接收者之间有相对径向运动时,接收到的信号频率将发生变化,即多普勒频移。多普勒滤波器组是动目标检测技术中的核心部分,现有的实现方式通常有两种:一种是FIR横向数字滤波器,这种滤波器运算量大,所以需要对乘法器资源进行复用,结构复杂,实现困难,且当所需滤波器数量增多时,硬件电路的面积增大,进而产生较大的功耗;另一种是FFT滤波器组实现方式,这种方式相对FIR数字滤波器方式在运算量上显著减少,但传统FFT实现方式为串行结构,该串行结构只调用一个存储模块用于存储相参信号,控制一个地址控制字按照慢时域寻址方式将信号依次取出,之后FFT的计算也为串行FFT,结构简单,但数据处理所用时间长,影响了雷达侦察处理的实时性。
技术实现思路
本专利技术的目的在于针对上述问题,提出了一种基于FPGA实现的高效多普勒滤波器组;本专利技术将传统结构中调用的存储模块合理拆分成N块,每块存储模块的深度为原来的1/N,然后通过正确引入地址控制模块,同时控制N个地址控制字,将数据以N倍的速率读出,后续FFT处理通过串/并混合FFT结构实现,进而实现多普勒滤波器组的高效并行结构;在硬件存储资源的消耗和传统串行结构一致的情况下,将多普勒滤波器组计算时间缩短了N倍,显著提高了多普勒滤波器组处理效率,高效完成了多普勒滤波器组的功能,满足了雷达侦察实时性要求。为实现上述目的,本专利技术采用的技术方案为:一种基于FPGA实现的高效多普勒滤波器组,包括存储模块、串并混和FFT模块、模值计算模块、最大值地址寻址模块及地址控制模块;其特征在于,所述存储模块由N个RAM核构成,N满足:T为正整数、M为脉冲相参累积数,脉冲雷达信号以指针式存储方式存入N个RAM核中;所述地址控制模块控制存储模块中N个RAM核并行读取,由所述串并混和FFT模块对读取数据进行FFT变换后,再由所述模值计算模块及最大值地址寻址模块计算得到读取数据中的模值最大值所在的位置,作为输出。进一步的,所述地址控制模块控制存储模块中N个RAM核并行读取的具体过程为:每个RAM核中,按照地址位顺序依次读取数据,所述地址位顺序由如下步骤确定:步骤a.初始化更新参数addr_int=0;步骤b.设定地址位addr:addr=addr_int、地址位以脉冲长度L为增量依次增加至addr=(T-1)L+addr_int时,更新地址位addr:addr=addr_int+1;步骤c.若更新后地址位addr=L、则读取结束,否则、进入步骤d;步骤d.更新addr_int:addr_int=addr_int+1,并跳至步骤b。进一步的,所述串并混和FFT模块的计算表达式为:式中,N=M/T,DFT[·]表示傅里叶变换。进一步的,所述脉冲相参累积数M为2的幂次方。本专利技术的有益效果在于:本专利技术提供了一种基于FPGA实现的高效多普勒滤波器组;该滤波器组结构以多普勒滤波器组FFT实现方法为基础,搭载FPGA硬件平台,将传统的一个存储模块等分成N个小存储模块,采用指针式储存方法将相参累积信号进行存储后,再合理引入地址位控制模块控制上述N个小存储块同时进行读操作,将传统多普勒滤波器组串行读取方式转成并行读取方式,并结合了串/并混合FFT结构,完成了多普勒滤波器组高效并行结构的实现。在存储资源使用不变的情况下,将实现多普勒滤波器组的时间缩短了N倍,同时采用串/并混合FFT结构,也一定程度上减少了乘法器的使用。综上所述,本专利技术在多普勒滤波器组工程实现背景下,基于提高整个信号处理的实时性、节约硬件资源的思想,通过引入新的存取方式,并结合串/并混合FFT结构实现方法,高效实现了多普勒滤波器组的功能。附图说明图1基于FFT多普勒滤波器组传统实现结构图。图2为本专利技术的FPGA实现结构图。图3本专利技术的FFT实现结构图。图4为本专利技术的FFT蝶形结构图。图5为本专利技术matlab仿真结果图。图6为本专利技术FPGA实现结果图。具体实施方式下面结合附图和实施例对本专利技术作进一步详细的说明。本专利技术提出一种多普勒滤波器组的FPGA高效实现结构,其结构原理如图2所示;本实施例中主要是基于FPGA硬件平台实现,在Vivado2015.2平台和MATLABR2010b平台上已得到联合验证;具体过程包括以下步骤:步骤1.将接收机接收到的中频回波信号通过相干检波器后进行高速采样,然后通过杂波滤波器及下变频等一系列处理后的信号输入到多普勒滤波器组,即图2中的x(n);步骤2.将x(n)以指针式存储方式存入N个RAM核中,即在第一个RAM核存储完毕后,再把接下来的信号存入第二个RAM核,以此类推,直到最后一个RAM核存储完毕后,进行步骤3;步骤3.并行控制RAM核读取地址,假设每个脉冲的长度为L个点,一共相参累积了M个脉冲信号;为了便于后续FFT的处理,M选取为2的幂次方,一共调用N个RAM核,N的选取保证M与N的比值为一个正整数T(即为每个RAM核存储的脉冲相参累积数),则每个RAM核的深度为LT;所有RAM核的初始地址位为addr=0,地址位以L为增量依次增加,当地址位增加到addr=(T-1)L-1时,完成第一次读取;将地址位重置为addr=1,地址位以L为增量依次增加,当地址位增加到addr=(T-1)L时,完成第二次读取;将地址位重置为addr=2,地址位以L为增量依次增加,当地址位增加到addr=(T-1)L+1时,完成第三次读取;以此类推,当最后一次地址位重置为addr=L-1,地址位以L为增量依次增加,地址位增加到addr=TL-1时,完成最后一次读取;每完成一次读取,实际上读出M个数据,分T个时钟完成,每个时钟读出N个数据;该高效结构通过将传统的一个存储块等划分成N个小存储块,合理引入地址位控制模块控制上述N个小存储块同时进行读操作,将传统多普勒滤波器组串行读取方式转成并行读取方式;结合后续的串/并混合FFT实现方式,实现了多普勒滤波器组的高效并行结构,将传统多普勒滤波器组计算时间缩短了N倍,进而提高了信号处理的实时性;步骤4.当数据开始正常读取后,需要对M点数据进行FFT计算,由于M点数据的读取需要T个时钟;为了提高效率,节省资源,采用串/并混合FFT结构,其计算表达式:式中,N=M/T,DFT[·]表示傅里叶变换;由上式可知,一个M点FFT可以分成T点FFT再加上后面N点蝶形运算单元实现,该N点蝶形单元采用基-2进行搭建实现;在每个时钟改变蝶形单元的旋转因子,从而对蝶形结构进行复用,减少硬件资源消耗,在T个时钟内完成M点的FFT运算,与读取的速率保持一致;如图4所示为N=8时的蝶形结构示意图,其中0≤r≤T-1,当N等于其它值时,可按照此结构进行类推;步骤5.将步骤4中计本文档来自技高网...

【技术保护点】
1.一种基于FPGA实现的高效多普勒滤波器组,包括存储模块、串并混和FFT模块、模值计算模块、最大值地址寻址模块及地址控制模块;其特征在于,所述存储模块由N个RAM核构成,N满足:

【技术特征摘要】
1.一种基于FPGA实现的高效多普勒滤波器组,包括存储模块、串并混和FFT模块、模值计算模块、最大值地址寻址模块及地址控制模块;其特征在于,所述存储模块由N个RAM核构成,N满足:T为正整数、M为脉冲相参累积数,脉冲雷达信号以指针式存储方式存入N个RAM核中;所述地址控制模块控制存储模块中N个RAM核并行读取,由所述串并混和FFT模块对读取数据进行FFT变换后,再由所述模值计算模块及最大值地址寻址模块计算得到读取数据中的模值最大值所在的位置,作为输出。2.按权利要求1所述基于FPGA实现的高效多普勒滤波器组,其特征在于,所述地址控制模块控制存储模块中N个RAM核并行读取的具体过程为:每个RAM核中,按照地址位顺序依次读取数据,所述地址位顺序由...

【专利技术属性】
技术研发人员:唐斌周游蓝永星熊英王军
申请(专利权)人:电子科技大学
类型:发明
国别省市:四川,51

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1